亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

片上網(wǎng)絡

  • 指紋識別算法的研究及基于FPGA的硬件實現

    隨著圖像處理和模式識別技術的進步,基于生物特征的識別技術成為蓬勃發展的高技術之一,根據IBG(InternationalBiometricGroup)組織對生物特征市場的統計和預測,該領域的收入的年增長率30-50%,到2008年,全球總收入將達到46.39億美元。而基于指紋特征的識別技術由于其獨特的可靠性,穩定性,方便快捷的特點,恰好符合了市場的需求。目前指紋識別技術是生物識別領域中應用最廣泛的識別技術,也是研究與應用的一個熱點。 SOPC片上可編程系統和嵌入式系統是當前電子設計領域中最熱門的概念。NiosⅡ是Altera公司開發的一種采用流水線技術、單指令流的RISC嵌入式處理器軟核,可以將它嵌入FPGA內部,與用戶自定義邏輯結合構成一個基于FPGA的片上系統。與嵌入式硬核相比較,嵌入式軟核具有更大的靈活性。而FPGA的高速性、恰恰滿足了指紋識別系統對速度的要求。 本文對指紋識別技術中各個環節的算法進行了較為深入的研究,結合NiosⅡ嵌入式處理器的特點,對算法進行了合理的選擇與優化,形成了一套完整的指紋識別算法,并提出了一種基于FPGA的指紋識別系統硬件設計方案。 論文的內容主要包括以下幾個方面: 1、對指紋圖像預處理、后處理和匹配算法進行了改進,提高了算法的性能;設計了一種適用于快速匹配的指紋特征數據結構;提出了一套基于特征點匹配的指紋識別算法。實驗結果表明該算法速度快、誤識率較低、可靠性較高,可以滿足實用的要求。 2、本著增加系統集成度、減小系統體積、提高便攜性、降低功耗和成本,同時提升系統的性能的原則,使用Altera公司提供的外圍設備IP核配合NiosⅡ處理器軟核搭建了一個單片嵌入式系統,然后以內嵌NiosⅡ軟核的FPGA和FPS200指紋采集器為核心芯片,外配片外RAM和Flash存儲器以及小鍵盤和LCD顯示屏等器件,設計了一個便攜式指紋識別系統,提出了一套基于FPGA的硬件設計方案。 3、利用NiosⅡ開發板對硬件設計方案進行了初步的驗證,實現了指紋采集芯片FPS200與FPGA的接口,并進行了算法的移植。 實驗結果表明本文所提出的系統設計方案是可行的。基于FPGA的自動指紋識別系統在速度、功耗、體積、擴展性方面有著獨特的優勢,具有廣闊的發展空間。最后提出了對這一設計繼續改進的思路和下一步研究的內容。

    標簽: FPGA 指紋識別 法的研究 硬件實現

    上傳時間: 2013-06-07

    上傳用戶:kikye

  • 抑制少槽永磁直流電機定位力矩的方法研究

    在永磁直流電機中,即使電樞繞組不通電,由于永磁體產生的磁場同電樞鐵芯的齒槽相互作用而產生轉矩,即齒槽定位力矩(CoggingTorque)。定位力矩使電機輸出轉矩波動,產生振動及噪聲。文中闡述了產生定位力矩的原理,綜述了包括德昌電機公司的技術在內的抑制定位力矩的方法和研究現狀。抑制定位力矩的方法,主要就是減小電樞旋轉過程中氣隙中磁場能量的變化。 文中以少槽永磁直流電機為例,通過有限元分析,以及DOE實驗驗證,對轉子沖片增加輔助凹槽、充磁方式和轉子沖片不同類型對定位力矩的影響進行了研究,深入分析了沖片輔助凹槽對抑制少槽永磁直流電機定位力矩的作用,結果表明,同一沖片上在對稱位置上排布輔助凹槽能取得很好的效果,而以沖片中心線對稱地加兩個輔助凹槽時,輔助凹槽角度不同作用不同。對不同沖片,適合的輔助凹槽角度也是不同的。文中找出了一個較成熟的抑制少槽永磁直流電機定位力矩的系統方法,給出了生產中實用的抑制方法,同時通過實驗給出了這些方法對電機性能的影響。 DOE方法能從不同因素中找出對定位力矩起主要作用的變異因素,并且尋找到各變異因素之間的影響作用,給出抑制定位力矩各變量的最佳組合,相比現時生產中的方法,該組合可將定位力矩降低70%。

    標簽: 直流電機 定位 力矩 方法研究

    上傳時間: 2013-07-10

    上傳用戶:ljthhhhhh123

  • 基于ARM嵌入式平臺的X86譯碼SoC架構設計.pdf

    SoC(System On a Chip)又稱為片上系統,是指將微處理器、模擬IP核、數字IP核和存儲器(或片外存儲器接口)集成在單一芯片上。SoC產品不斷朝著體積小、功能強的方向發展,芯片內部整合越來越多的功能。ARM架構作為嵌入式系統流行的應用,其應用的擴展面臨軟件擴充的問題,而X86平臺上卻有很多軟件資源。若將已有的X86軟件移植到ARM平臺,則可以在一定程度上解決軟件擴充的問題。 本論文針對X86指令在ARM中兼容的應用,以智能手機的應用為例,提出了基于ARM嵌入式平臺,使用X86指令到ARM指令的二進制翻譯模塊,達到對X86指令的兼容。主要研究ARM公司的片上總線系統——AMBA AHB和AMBA APB片上總線標準。對Multi-layer總線結構進行研究,分析了Multi-layer AHB系統中使用的Bus Matrix模塊的結構,從Bus Matrix模塊的內部矩陣結構和系統架構兩方面針對系統的特點作出優化。 最后介紹了論文采用的事物級模型與Verilog HDL協同仿真的方法和系統的控制過程,通過仿真結果的比較,驗證了利用二進制翻譯模塊實現X86指令執行的可行性和優化后的架構較適合于X86翻譯系統的應用。

    標簽: ARM X86 SoC

    上傳時間: 2013-06-28

    上傳用戶:釣鰲牧馬

  • 基于ARM的超聲波風速測量系統設計

    風速是氣象測量的一個重要要素,利用超聲波進行風速測量現如今得到廣泛的應用,技術已經很成熟。當超聲波在空氣中傳播時,受到風速的影響,順風和逆風情況下存在一個時間差,基于這個原理制成的時差法超聲波風速測量儀表,具有精度高、可靠性強、集成度高等優勢,并可以與雨量、濕度等測量儀表構成完整的移動氣象站,與傳統的機械式儀表、電磁式儀表相比,具有較強的優勢,其關鍵參數是系統的測量精度。 ARM作為32位的微處理器,具有豐富的片上資源,高達60M的處理能力,而且功耗很小,適合作為智能儀表的核心處理器。本文給出了基于LPC2132的風速測量系統,可以實現風速的測量、顯示、精度調節以及與上位機之間的通信等功能。系統硬件電路包括ARM7處理器以及外圍的模擬、數字電路,并采用模塊化進行設計。這種思想大大簡化了系統硬件電路設計的復雜性,增強了系統的穩定性與可靠性。軟件部分根據超聲波信號的特點,選用新型的構造包絡的方法,在準確判斷超聲波到達時間的問題上有所改進。 文章共分六個部分。第一章緒論介紹了超聲波風速測量儀表的發展現狀、本篇論文選題的目的和意義、所做的工作以及創新點。第二章介紹了超聲波風速測量的基本原理。第三章是介紹基于ARM的超聲波風速測量的系統的硬件設計。第四章是系統的軟件設計。第五章是系統的誤差分析。第六章是全文的總結以及就下一步的工作提出一些設想。

    標簽: ARM 超聲波 系統設計 風速測量

    上傳時間: 2013-06-04

    上傳用戶:mikesering

  • 基于ARM的自動導引車設計

    AGV(Automated Guided Vehicle)即自動導引車,是具備一定自主能力的運輸設備,在自動化物流系統和工廠自動化系統中具有重要的應用價值。 AGV是一種高度自動化產品,它所涉及的技術包括針對特定用途的車體結構、貨物移送機構、路徑導引技術、貨位檢測技術、防碰撞技術、驅動技術和控制技術。更深入的研究還包括多車協調與優化調度技術、智能控制技術等。 本文首先對AGV的發展及關鍵技術進行了總結與歸納,并分析了現有技術的特點與不足,在此基礎上設計了一個模擬貨物分揀的小型AGV系統。車體采用二輪驅動和前后萬向輪支承的結構,可以實現靈活的轉向和快速移動。導引方式采用光電傳感器路徑導引,以計數方式實現貨位識別檢測。ARM是一種高性能的嵌入式微處理器,AGV控制系統采用了基于ARM7核的微控制器LPC2210,其豐富的片上資源可以很方便地實現AGV的所有檢測、信息處理及控制功能。利用LPC2210的串行通信功能,再配合無線通信模塊建立與PC機的通信聯系,通過PC機實現對AGV小車的控制與調度。 制作完成后的AGV樣機在實驗室模擬環境下進行了性能測試,其性能指標均滿足設計要求。

    標簽: ARM 自動

    上傳時間: 2013-04-24

    上傳用戶:cjl42111

  • FPGAIP核的設計

    FPGA能夠減少電子系統的開發風險和開發成本,縮短上市時間,降低維護升級成本,廣泛地應用在電子系統中.隨著集成電路向著片上系統(SoC)的發展,需要設計出FPGA IP核用于SoC芯片的設計.該論文的工作圍繞FPGA IP核的設計進行,在FPGA結構設計優化和FPGAIP接口方案設計兩方面進行了研究.設計改進了適用于數據通路的FPGA新結構——FDP.設計改進了可編程邏輯單元(LC);對可編程連線作為"2層2類"的層次結構進行組織,進行了改進并確定了各種連線的通道寬度;結合對迷宮布線算法的分析以及benchmark電路實驗的方法,提出了用于分段式網格連線的開關盒和連接盒新結構,提高連線的面積利用效率.在FPGA IP核的接口方案上,基于邊界掃描測試電路提出了FPGA IP核的測試方案;結合擴展邊界掃描測試電路得到的編程功和自動下載電路,為FPGA IP核提供了具有兩種不同編程方法的編程接口.采用SMIC 0.35um 3層金屬CMOS工藝,實現了一個10萬系統門規模的FDP結構,并和編程、測試接口一起進行版圖設計,試制了FDP100k芯片.FDP100k中包括了32×32個LC,128個可編程IO單元.在FDP100k的芯片測試中,對編程寄存器、各種可編程資源進行測試,并完成電路實現、性能參數測試以及IP核接口的測試,結果表明FPGA IP核的整體功能正確.

    標簽: FPGAIP

    上傳時間: 2013-04-24

    上傳用戶:gokk

  • 12位4通道并行串行模數轉換芯片ADS7824的原理及應用

    ADS7824是美國BB公司生產的12位開關電容式逐次逼近型模/數轉換芯片.它具有與CPU的并行/串行接口,功耗低,片上資源豐富,接口靈活等特點.文中詳細介紹了ADS7824的工作原理、引腳定義、工作

    標簽: 7824 ADS 4通道 并行

    上傳時間: 2013-07-08

    上傳用戶:yy307115118

  • 基于ARM和嵌入式Linux的網絡視頻監控系統的設計與研究

    隨著社會的發展,網絡視頻監控系統已經成為日常生產生活中的重要輔助設備,應用十分廣泛。當前視頻監控系統正逐步由模擬化走向數字化,隨著視頻壓縮技術和網絡技術的發展,開發新一代的基于計算機網絡和多媒體MPEG-4壓縮算法的視頻監控系統已成為整個行業技術發展的主要方向之一。人們有時會采用DSP與MPEG-4算法結合的方案來實現,也有的部門采用了片上系統(SOC),但這些不但編程極度復雜,而且成本也過高。本文提出并研究設計了一種基于ARM微處理器S3C2410、MPEG-4專用壓縮芯片MPG440、以嵌入式Linux為操作系統的視頻監控系統方案,不僅開發便捷、成本低廉,而且實時性較好,適應范圍廣。 首先,采用軟硬件協同設計的思想提出了系統的總體設計方案,系統的整體架構分為攝像頭、云臺控制器、網絡視頻服務器以及客戶端PC機等四大部分。 第二,以三星公司的S3C2410芯片和DAVICOM公司的DM9000以太網接口芯片為硬件核心,對整個系統進行了模塊化的硬件電路的設計。根據S3C2410的特點及系統整體需求,完成了電源復位模塊、晶振模塊、存儲器接口模塊、視頻數據處理模塊、以太網接口模塊、云臺控制模塊等的硬件選型與電路連接。其中,在云臺控制模塊等的電路設計中充分體現了優化設計的技巧,并重點對網絡接口部分和視頻數據處理部分進行了詳細的硬件設計與說明。闡述了整個系統的工作流程。 第三,從應用需求出發,選擇嵌入式Linux操作系統作為本系統的軟件平臺,搭建了交叉式的開發環境,對bootloader進行了選擇,并給出了加載步驟。完成了對嵌入式Linux內核的選擇及移植。 第四,采用基于任務的設計方法對服務器端的軟件進行了總體設計,主要包括共用程序庫、config配置文件、日志文件以及多個任務等。并對運行于客戶端的軟件設計進行了簡要說明。 第五,由于數字視頻傳輸的實時性能和通過網絡傳輸以后客戶端接收的視頻圖像質量在本系統中至關重要,所以本文對傳輸信道和網絡協議進行了優化選擇,并詳細闡述了IP組播技術、流媒體傳輸協議等在圖像傳輸過程中的具體應用。

    標簽: Linux ARM 嵌入式 網絡視頻

    上傳時間: 2013-04-24

    上傳用戶:sc965382896

  • 基于FPGA的π4-DQPSK全數字中頻發射機和接收機的實現

    本文以電子不停車收費系統課題為背景,設計并實現了基于FPGA的π/4-DOPSK全數字中頻發射機和接收機。π/4-DQPSK廣泛應用于移動通信和衛星通信中,具有頻帶利用率高、頻譜特性好、抗衰落性能強的特點。 近年來現場可編程門陣列(FPGA)器件在芯片邏輯規模和處理速度等方面性能的迅速提高,用硬件編程實現無線功能的軟件無線電技術在理論和實用化上都趨于成熟和完善,因此可以把數字調制,數字上/下變頻,數字解調在同一塊FPGA上實現,即實現了中頻發射機和接收機一體化的片上可編程系統(SOPC,System On Programmabie Chip)。 本文首先根據指標要求對數字收發機方案進行設計,確定了適合不停車收費系統的全數字發射機和接收機的結構,接著根據π/4-DQPSK發射機和接收機的理論,設計并實現了基于FPGA的成形濾波器SRRC、半帶濾波器HB和定時算法并給出性能分析,最后給出硬件測試平臺上結果和測試結果分析。

    標簽: DQPSK FPGA 全數字 中頻

    上傳時間: 2013-07-18

    上傳用戶:saharawalker

  • 基于FPGA的視頻編碼器設計

    ISO和ITU-T制定的一系列視頻編碼國際標準的推出,開創了視頻通信和存儲應用的新紀元。從H.261視頻編碼建議,到H.262/3、MPEG-1/2/4等都有一個共同的不斷追求的目標,即在盡可能低的碼率(或存儲容量)下獲得盡可能好的圖像質量。 本課題的研究建立在目前主流的壓縮算法的基礎上,綜合出各種標準中實現途徑的共性和優勢,將算法的主體移植于FPGA(FieldProgrammableGateArray)平臺上。憑借該種類嵌入式系統配置靈活、資源豐富的特點,建立一個可重構的內核處理模塊。進一步的完善算法(運算速度、精度)和外圍系統后,就可作為專用視頻壓縮編碼器進行門級電路設計的原型,構建一個片上可編程的獨立系統。 編碼器設計有良好的應用前景,通過使用離散余弦變換和熵編碼,對運動圖像從空間上進行壓縮編碼,使得編碼后的數據流適合于傳輸、通信、存儲和編輯等方面的要求。同時,系統的設計將解碼的工作量大幅度降低,功能模塊在作適當的改動后可為解碼器的參考設計使用。 研究所涉及的各功能模塊都進行了系統性的仿真和綜合,滿足工程樣機的前期研發需要。

    標簽: FPGA 視頻編碼器

    上傳時間: 2013-04-24

    上傳用戶:xiangwuy

主站蜘蛛池模板: 营口市| 内丘县| 延长县| 葵青区| 克什克腾旗| 龙陵县| 交口县| 涪陵区| 双鸭山市| 闽清县| 汕头市| 湘潭县| 大埔县| 磐安县| 合江县| 新晃| 龙川县| 台南县| 会同县| 扬州市| 乃东县| 崇州市| 博野县| 平安县| 柏乡县| 海兴县| 镇巴县| 深圳市| 大连市| 泰宁县| 隆德县| 大新县| 繁峙县| 桐梓县| 任丘市| 长宁区| 安溪县| 北安市| 泉州市| 周宁县| 绍兴县|