基于FPGA的頻率相位可調DDS信號發生器
資源簡介:基于FPGA的頻率相位可調DDS信號發生器
上傳時間: 2017-06-09
上傳用戶:stvnash
資源簡介:這是一個基于FPGA的頻率計和相位計的設計方案
上傳時間: 2015-11-12
上傳用戶:TRIFCT
資源簡介:基于FPGA的邏輯分析儀可顯示八路波形,實時分析八路波形
上傳時間: 2015-04-14
上傳用戶:jcljkh
資源簡介:基于FPGA的雙路可移相任意波形發生器 Altera中國大學生電子設計文章競賽獲獎作品刊登
上傳時間: 2013-12-24
上傳用戶:xjz632
資源簡介:基于FPGA的頻率計模塊設計,帶quartus下的圖形文件
上傳時間: 2017-04-22
上傳用戶:xcy122677
資源簡介:基于LM2596的正負輸出可調電源用于調試模擬量采集系統原理圖+PCB
上傳時間: 2022-07-24
上傳用戶:
資源簡介:基于FPGA的VHDL編程實現各種音頻信號,采用的是周立功公司的fusion_startkit開發板。
上傳時間: 2013-08-08
上傳用戶:皇族傳媒
資源簡介:基于FPGA的VHDL編程實現各種音頻信號,采用的是周立功公司的fusion_startkit開發板。
上傳時間: 2016-10-15
上傳用戶:aix008
資源簡介:??? 在軟件無線電數字接收機中,從AD前端采集過來的數字信號頻率高達72 MHz,如此高的頻率使得后端DSP不能直接完成相關的數字信號處理任務。因此合理的設計基于FPGA的DDC,以降低數字信號頻率,方便后端DSP實時完成相關的數字信號處理任務就顯得尤為重要。...
上傳時間: 2014-12-28
上傳用戶:432234
資源簡介:??? 在軟件無線電數字接收機中,從AD前端采集過來的數字信號頻率高達72 MHz,如此高的頻率使得后端DSP不能直接完成相關的數字信號處理任務。因此合理的設計基于FPGA的DDC,以降低數字信號頻率,方便后端DSP實時完成相關的數字信號處理任務就顯得尤為重要。...
上傳時間: 2013-11-20
上傳用戶:520
資源簡介:首先介紹了采用直接數字頻率合成(DDS)技術的正弦信號發生器的基本原理和采用FPGA實現DDS信號發生器的基本方法,然后結合DDS的原理分析了采用DDS方法實現的正弦信號發生器的優缺點,其中重點分析了幅度量化雜散產生的誤差及其原因,最后針對DDS原理上存在的...
上傳時間: 2013-10-09
上傳用戶:ssj927211
資源簡介:實現了基于FPGA的DDS信號源設計,能同時兩路輸出,輸出波形包括正弦波、三角波、方波和鋸齒波,且其頻率和相位均可調,還能計算兩路輸出信號的相位差。
上傳時間: 2022-04-21
上傳用戶:
資源簡介:頻率特性測試儀(簡稱掃頻儀)是一種測試電路頻率特性的儀器,它廣泛應用于無線電、電視、雷達及通信等領域,為分析和改善電路的性能提供了便利的手段。而傳統的掃頻儀由多個模塊構成,電路復雜,體積龐大,而且在高頻測量中,大量的分立元件易受溫度變化和電磁...
上傳時間: 2013-06-08
上傳用戶:xiangwuy
資源簡介:首先介紹了采用直接數字頻率合成(DDS)技術的正弦信號發生器的基本原理和采用FPGA實現DDS信號發生器的基本方法,然后結合DDS的原理分析了采用DDS方法實現的正弦信號發生器的優缺點,其中重點分析了幅度量化雜散產生的誤差及其原因,最后針對DDS原理上存在的...
上傳時間: 2013-11-21
上傳用戶:himbly
資源簡介:基于FPGA的DDS正弦信號發生器,信號失真小,頻率穩定,可調
上傳時間: 2013-12-22
上傳用戶:saharawalker
資源簡介:現代電子系統中,FIR數字濾波器作為數字信號處理技術的重要組成部分,以其良好的線性特性在許多領域內被廣泛的應用。在工程實踐中,往往要求信號處理具有實時性和靈活性,而已有的一些軟件和硬件實現方式則難以同時達到這兩方面的要求。 隨著可編程邏輯器件和...
上傳時間: 2013-07-26
上傳用戶:KSLYZ
資源簡介:如今電力電子電路的控制旨在實現高頻開關的計算機控制,并向著更高頻率、更低損耗和全數字化的方向發展。現場可編程門陣列器件(Field Programmable Gate Arrays)是近年來嶄露頭角的一類新型集成電路,它具有簡潔、經濟、高速度、低功耗等優勢,又具有全集成化...
上傳時間: 2013-07-05
上傳用戶:duoshen1989
資源簡介:如今電力電子電路的控制旨在實現高頻開關的計算機控制,并向著更高頻率、更低損耗和全數字化的方向發展。現場可編程門陣列器件(FieldProgrammableGateArrays)是近年來嶄露頭角的一類新型集成電路,它具有簡潔、經濟、高速度、低功耗等優勢,又具有全集成化、...
上傳時間: 2013-06-22
上傳用戶:yph853211
資源簡介:如今電力電子電路的控制旨在實現高頻開關的計算機控制,并向著更高頻率、更低損耗和全數字化的方向發展。現場可編程門陣列器件(FieldProgrammableGateArrays)是近年來嶄露頭角的一類新型集成電路,它具有簡潔、經濟、高速度、低功耗等優勢,又具有全集成化、...
上傳時間: 2013-07-10
上傳用戶:x4587
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-08-06
上傳用戶:taozhihua1314
資源簡介:基于FPGA的DDS信號發生器的簡單實現。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉換速度,非常適合快速跳頻通信的要求。 DDS(直接數字合成)是近年來迅速發展起來的一種新的頻率合成方法。
上傳時間: 2013-08-13
上傳用戶:zl5712176
資源簡介:以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用...
上傳時間: 2013-11-06
上傳用戶:songkun
資源簡介:基于FPGA的直接數字頻率合成器(DDS)設計 (源程序)
上傳時間: 2014-07-21
上傳用戶:ainimao
資源簡介:基于FPGA的DDS信號發生器的簡單實現。DDS(直接數字合成)是近年來迅速發展起來的一種新的頻率合成方法。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉換速度,非常適合快速跳頻通信的要求。
上傳時間: 2017-02-06
上傳用戶:caiiicc
資源簡介:基于MCS-51單片機調頻調相信號發生器 功能:A路能產生2~200HZ/分鐘頻率可調 @ B路能產生同A路相位滯后0~180讀可調 @ 可以鍵盤設定頻率和相位 @ 可以顯示頻率和相位
上傳時間: 2017-05-14
上傳用戶:jeffery
資源簡介:基于FPGA 的直接數字頻率合成信號發生器(DDS)設計
上傳時間: 2017-09-14
上傳用戶:拔絲土豆
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-11-25
上傳用戶:ruan2570406
資源簡介:移動無線信道特性對移動通信系統性能具有重要影響,移動信道建模和仿真對移動通信系統的研發具有重要意義。因此,對移動信道建模與仿真進行研究,具有重要的理論意義和實際應用價值。 本文從無線電波的傳播特點出發,分析了無線電波的傳播模型和描述信道特性...
上傳時間: 2013-04-24
上傳用戶:suxuan110425
資源簡介:在團簇與激光相互作用的研究中和在團簇與加速器離子束的碰撞研究中,需要對加速器束流或者激光束進行脈沖化與時序同步,同時用于測量作用產物的探測系統如飛行時間譜儀(TOF)等要求各加速電場的控制具有一定的時序匹配。在整個實驗中,需要用到符合要求的多路...
上傳時間: 2013-06-15
上傳用戶:ZJX5201314
資源簡介:本文結合工程需要詳細論述了一種數字相位計的實現方法,該方法是基于FPGA(現場可編程門陣列)芯片運用FFT(快速傅立葉變換)算法完成的。首先,從相位測量的原理出發,分析了傳統相位計的缺點,給出了一種高可靠性的相位檢測實用算法,其算法核心是對采集信號進...
上傳時間: 2013-06-04
上傳用戶:lgnf