8-1024可變點(diǎn)數(shù)FFT/IFFT變換,VHDL語(yǔ)言設(shè)計(jì), 仿真通過(guò),可以很容易綜合.
資源簡(jiǎn)介:8-1024可變點(diǎn)數(shù)FFT/IFFT變換,VHDL語(yǔ)言設(shè)計(jì), 仿真通過(guò),可以很容易綜合.
上傳時(shí)間: 2014-01-18
上傳用戶(hù):coeus
資源簡(jiǎn)介:1024點(diǎn)FFT快速傅立葉變換 VHDL語(yǔ)言實(shí)現(xiàn)
上傳時(shí)間: 2013-12-27
上傳用戶(hù):alan-ee
資源簡(jiǎn)介:能進(jìn)行32位浮點(diǎn)數(shù)FFT運(yùn)算的VHDL描述。
上傳時(shí)間: 2015-06-11
上傳用戶(hù):wfeel
資源簡(jiǎn)介:FFT算法的VHDL語(yǔ)言實(shí)現(xiàn) 可在Modelsim上運(yùn)行和調(diào)試
上傳時(shí)間: 2015-07-19
上傳用戶(hù):黑漆漆
資源簡(jiǎn)介:電子EDA,VHDL語(yǔ)言設(shè)計(jì)8位的fifo數(shù)據(jù)緩沖器的VHDL源程序
上傳時(shí)間: 2016-01-10
上傳用戶(hù):wweqas
資源簡(jiǎn)介:FFT的VHDL語(yǔ)言程序,屬于電子EDA,VHDL語(yǔ)言設(shè)計(jì)
上傳時(shí)間: 2014-12-07
上傳用戶(hù):lwwhust
資源簡(jiǎn)介:采用VHDL語(yǔ)言設(shè)計(jì)一個(gè)4通道的數(shù)據(jù)采集控制模塊。系統(tǒng)的功能描述如下: 1.系統(tǒng)主時(shí)鐘為100 MHz。 2.數(shù)據(jù)為16位-數(shù)據(jù)線上連續(xù)2次00FF后數(shù)據(jù)傳輸開(kāi)始。 3.系統(tǒng)內(nèi)部總線寬度為8位。 4.共有4個(gè)通道(ch1、ch2、ch3、ch4),每個(gè)通道配備100 Bytes的RAM,當(dāng)存滿...
上傳時(shí)間: 2013-12-25
上傳用戶(hù):zycidjl
資源簡(jiǎn)介:這是一個(gè)8分頻的VHDL語(yǔ)言設(shè)計(jì)程序,也可以看成是8進(jìn)制計(jì)數(shù)器
上傳時(shí)間: 2013-12-22
上傳用戶(hù):nanxia
資源簡(jiǎn)介:用VHDL語(yǔ)言設(shè)計(jì)基于FPGA器件的高采樣率FIR濾波器,基于VHDL與CPLD器件的FIR數(shù)字濾波器的設(shè)計(jì)
上傳時(shí)間: 2013-08-07
上傳用戶(hù):ukuk
資源簡(jiǎn)介:這是一個(gè)使用VHDL語(yǔ)言設(shè)計(jì)的電梯控制程序,里面還有仿真時(shí)序圖。
上傳時(shí)間: 2013-08-20
上傳用戶(hù):希醬大魔王
資源簡(jiǎn)介:VHDL語(yǔ)言編寫(xiě)的中斷模塊,是個(gè)一般性的設(shè)計(jì),可以很容易修改到你自己的設(shè)計(jì)中去.
上傳時(shí)間: 2015-06-03
上傳用戶(hù):英雄
資源簡(jiǎn)介:用VHDL語(yǔ)言設(shè)計(jì)CPU中的一部分:加法器的設(shè)計(jì),包括多種加法器的設(shè)計(jì)方法!內(nèi)容為英文
上傳時(shí)間: 2015-06-11
上傳用戶(hù):xiaohuanhuan
資源簡(jiǎn)介:用VHDL語(yǔ)言設(shè)計(jì)CPU中的一部分:乘法器的設(shè)計(jì),包括多種乘法器的設(shè)計(jì)方法!內(nèi)容為英文
上傳時(shí)間: 2015-06-11
上傳用戶(hù):450976175
資源簡(jiǎn)介:ic設(shè)計(jì)入門(mén) 用VHDL語(yǔ)言設(shè)計(jì)IC的一些主要方法和說(shuō)明
上傳時(shí)間: 2015-08-17
上傳用戶(hù):zhengzg
資源簡(jiǎn)介:這是用VHDL 語(yǔ)言編寫(xiě)的參數(shù)可以直接設(shè)置的2n倍時(shí)鐘分頻器,在運(yùn)用時(shí),不需要閱讀VHDL源代碼,只需要把clk_div2n.vhd加入當(dāng)前工程便可以直接調(diào)用clk_div2n.bsf。
上傳時(shí)間: 2015-08-23
上傳用戶(hù):xinyuzhiqiwuwu
資源簡(jiǎn)介:硬件出租車(chē)記數(shù)器完整的VHDL語(yǔ)言設(shè)計(jì),可以仿真下載測(cè)試
上傳時(shí)間: 2015-08-24
上傳用戶(hù):nanshan
資源簡(jiǎn)介:清楚地講述了怎樣用VHDL語(yǔ)言設(shè)計(jì)整數(shù)分頻、小數(shù)分頻、分?jǐn)?shù)分頻等,是學(xué)習(xí)VHDL不可多得的好材料!
上傳時(shí)間: 2015-09-09
上傳用戶(hù):Andy123456
資源簡(jiǎn)介:VHDL語(yǔ)言設(shè)計(jì)資料,學(xué)習(xí)FPGA設(shè)計(jì)的好書(shū)籍。
上傳時(shí)間: 2015-11-25
上傳用戶(hù):l254587896
資源簡(jiǎn)介:單片機(jī)與慢速器件接口VHDL程序,屬于電子EDA,VHDL語(yǔ)言設(shè)計(jì)
上傳時(shí)間: 2014-01-18
上傳用戶(hù):標(biāo)點(diǎn)符號(hào)
資源簡(jiǎn)介:用VHDL語(yǔ)言設(shè)計(jì)的頻率計(jì),經(jīng)過(guò)驗(yàn)證,沒(méi)有問(wèn)題
上傳時(shí)間: 2013-12-08
上傳用戶(hù):15736969615
資源簡(jiǎn)介:在用VHDL語(yǔ)言設(shè)計(jì)中應(yīng)充分利用VHDL語(yǔ)言特點(diǎn),從設(shè)計(jì)思想語(yǔ)句運(yùn)用及描述方法上等多方面對(duì)電路進(jìn)行優(yōu)化,舉實(shí)例.
上傳時(shí)間: 2016-02-15
上傳用戶(hù):xymbian
資源簡(jiǎn)介:LCD控制VHDL程序與仿真程序代碼很有價(jià)值
上傳時(shí)間: 2013-12-23
上傳用戶(hù):BOBOniu
資源簡(jiǎn)介:VHDL語(yǔ)言設(shè)計(jì) 8255并行I/O接口芯片
上傳時(shí)間: 2013-12-17
上傳用戶(hù):shizhanincc
資源簡(jiǎn)介:用VHDL語(yǔ)言設(shè)計(jì)的二輸入與非門(mén)電路,結(jié)構(gòu)簡(jiǎn)單,使用,希望能有所幫助,謝謝批評(píng)指導(dǎo)!
上傳時(shí)間: 2016-06-22
上傳用戶(hù):miaochun888
資源簡(jiǎn)介:這是用VHDL語(yǔ)言設(shè)計(jì)的四輸入與非門(mén)電路,很簡(jiǎn)單,也很實(shí)用,希望對(duì)大家能有幫助,謝謝批評(píng)指導(dǎo).
上傳時(shí)間: 2016-06-22
上傳用戶(hù):xhz1993
資源簡(jiǎn)介:本書(shū)詳細(xì)介紹了VHDL語(yǔ)言設(shè)計(jì)數(shù)字邏輯電路和數(shù)字系統(tǒng)的過(guò)程和方法,并對(duì)設(shè)計(jì)中各種相關(guān)技術(shù)做了詳細(xì)的介紹,出此之外,本書(shū)提供了豐富的 實(shí)例,條理清晰,通俗易懂。
上傳時(shí)間: 2016-06-28
上傳用戶(hù):頂?shù)弥?/p>
資源簡(jiǎn)介:這是一個(gè)使用VHDL語(yǔ)言設(shè)計(jì)的電梯控制程序,里面還有仿真時(shí)序圖。
上傳時(shí)間: 2013-12-25
上傳用戶(hù):xymbian
資源簡(jiǎn)介:利用VHDL語(yǔ)言設(shè)計(jì)的數(shù)字鐘,能進(jìn)行正常的時(shí)、分、秒計(jì)時(shí)功能,分別由6個(gè)數(shù)碼管顯示24h、60min、60s
上傳時(shí)間: 2016-07-17
上傳用戶(hù):lunshaomo
資源簡(jiǎn)介:VHDL的設(shè)計(jì)例程 可以讓剛開(kāi)始做設(shè)計(jì)的朋友來(lái)參考一下
上傳時(shí)間: 2013-12-17
上傳用戶(hù):qiaoyue
資源簡(jiǎn)介:線性相位FIR濾波器(17階)的VHDL語(yǔ)言設(shè)計(jì) 功能很強(qiáng)大,很好用
上傳時(shí)間: 2016-08-10
上傳用戶(hù):dongbaobao