地鐵自動(dòng)售票機(jī)(基于FPGA)設(shè)計(jì),論壇網(wǎng)友上傳的,多謝下,現(xiàn)在分享給大家!~
資源簡(jiǎn)介:地鐵自動(dòng)售票機(jī)(基于FPGA)設(shè)計(jì),論壇網(wǎng)友上傳的,多謝下,現(xiàn)在分享給大家!~
上傳時(shí)間: 2013-07-13
上傳用戶:caixiaoxu26
資源簡(jiǎn)介:基于FPGA設(shè)計(jì)實(shí)例,適合電子類大四學(xué)生入門與提高,可以用做課程設(shè)計(jì)和畢業(yè)設(shè)計(jì)
上傳時(shí)間: 2013-08-06
上傳用戶:gououo
資源簡(jiǎn)介:基于FPGA設(shè)計(jì)數(shù)字鎖相環(huán),提出了一種由微分超前/滯后型檢相器構(gòu)成數(shù)字鎖相環(huán)的Verilog-HDL建模方案
上傳時(shí)間: 2013-08-19
上傳用戶:Huge_Brother
資源簡(jiǎn)介:畢設(shè)基于FPGA設(shè)計(jì)的出租車計(jì)費(fèi)系統(tǒng).基于FPGA設(shè)計(jì)的出租車計(jì)費(fèi)系統(tǒng)
上傳時(shí)間: 2013-07-10
上傳用戶:lx9076
資源簡(jiǎn)介:基于FPGA設(shè)計(jì)ADC0809采樣控制器原代碼
上傳時(shí)間: 2015-03-14
上傳用戶:zhangyigenius
資源簡(jiǎn)介:基于FPGA設(shè)計(jì)數(shù)字鎖相環(huán),提出了一種由微分超前/滯后型檢相器構(gòu)成數(shù)字鎖相環(huán)的Verilog-HDL建模方案
上傳時(shí)間: 2013-12-25
上傳用戶:dyctj
資源簡(jiǎn)介:基于FPGA設(shè)計(jì)的數(shù)字頻率計(jì),用VHDL寫的代碼。。。。有6各模塊
上傳時(shí)間: 2014-11-18
上傳用戶:myworkpost
資源簡(jiǎn)介:基于FPGA設(shè)計(jì)實(shí)例,適合電子類大四學(xué)生入門與提高,可以用做課程設(shè)計(jì)和畢業(yè)設(shè)計(jì)
上傳時(shí)間: 2017-08-17
上傳用戶:924484786
資源簡(jiǎn)介:基于FPGA設(shè)計(jì)的字符VGA? LCD顯示實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔說(shuō)明,通過(guò)字符轉(zhuǎn)換工具將字符轉(zhuǎn)換為 8 進(jìn)制 mif 文件存放到單端口的 ROM IP 核中,再?gòu)腞OM 中把轉(zhuǎn)換后的數(shù)據(jù)讀取出來(lái)顯示到 VGA 上,F(xiàn)PGA型號(hào)Cyclone4E系列中的EP4CE6F17C8,Quartus...
上傳時(shí)間: 2021-12-18
上傳用戶:
資源簡(jiǎn)介:基于FPGA設(shè)計(jì)的sdram讀寫測(cè)試實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔說(shuō)明,DRAM選用海力士公司的 HY57V2562 型號(hào),容量為的 256Mbit,采用了 54 引腳的TSOP 封裝, 數(shù)據(jù)寬度都為 16 位, 工作電壓為 3.3V,并丏采用同步接口方式所有的信號(hào)都是時(shí)鐘信號(hào)。FPGA型號(hào)...
上傳時(shí)間: 2021-12-18
上傳用戶:
資源簡(jiǎn)介:基于FPGA設(shè)計(jì)的vga顯示測(cè)試實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔說(shuō)明,F(xiàn)PGA型號(hào)Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input? ? ? ? ? ? ? ? ? ? ? ?clk, input? ? ? ? ? ? ? ? ? ? ? ?rst_n, //vga outpu...
上傳時(shí)間: 2021-12-19
上傳用戶:kingwide
資源簡(jiǎn)介:該文檔為基于FPGA設(shè)計(jì)的綜合技術(shù)分析總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2022-03-18
上傳用戶:
資源簡(jiǎn)介:基于FPGA設(shè)計(jì)的相關(guān)論文資料大全 84篇用FPGA實(shí)現(xiàn)FFT的研究 劉朝暉 韓月秋 摘 要 目的 針對(duì)高速數(shù)字信號(hào)處理的要求,給出了用現(xiàn)場(chǎng)可編程門陣列(FPGA)實(shí)現(xiàn)的 快速傅里葉變換(FFT)方案.方法 算法為按時(shí)間抽取的基4算法,采用遞歸結(jié)構(gòu)的塊浮點(diǎn)運(yùn) 算方...
上傳時(shí)間: 2022-03-23
上傳用戶:
資源簡(jiǎn)介:描述了基于FPGA的FIR濾波器設(shè)計(jì)。根據(jù)FIR的原理及嚴(yán)格線性相位濾波器具有偶對(duì)稱的性質(zhì)給出了FIR濾波器的4種結(jié)構(gòu),即直接乘加結(jié)構(gòu)、乘法器復(fù)用結(jié)構(gòu)、乘累加結(jié)構(gòu)、DA算法。在本文中給出上述幾種算法的結(jié)構(gòu)框圖,并通過(guò)FPGA編程實(shí)現(xiàn)上述幾種算法,并給出所用的資...
上傳時(shí)間: 2013-12-09
上傳用戶:lvzhr
資源簡(jiǎn)介:為滿足三維大地電磁勘探技術(shù)對(duì)多個(gè)采集站的同步需求,基于FPGA設(shè)計(jì)了一種晶振頻率校準(zhǔn)系統(tǒng)。系統(tǒng)可以調(diào)節(jié)各采集站的恒溫壓控晶體振蕩器同步于GPS,從而使晶振能夠輸出高準(zhǔn)確度和穩(wěn)定度的同步信號(hào)。系統(tǒng)中使用FPGA設(shè)計(jì)了高分辨率的時(shí)間間隔測(cè)量單元,達(dá)到0.121...
上傳時(shí)間: 2013-10-17
上傳用戶:xsnjzljj
資源簡(jiǎn)介:在團(tuán)簇與激光相互作用的研究中和在團(tuán)簇與加速器離子束的碰撞研究中,需要對(duì)加速器束流或者激光束進(jìn)行脈沖化與時(shí)序同步,同時(shí)用于測(cè)量作用產(chǎn)物的探測(cè)系統(tǒng)如飛行時(shí)間譜儀(TOF)等要求各加速電場(chǎng)的控制具有一定的時(shí)序匹配。在整個(gè)實(shí)驗(yàn)中,需要用到符合要求的多路...
上傳時(shí)間: 2013-06-15
上傳用戶:ZJX5201314
資源簡(jiǎn)介:伴隨高速DSP技術(shù)的廣泛應(yīng)用,實(shí)時(shí)快速可靠地進(jìn)行數(shù)字信號(hào)處理成為用戶追求的目標(biāo)。同時(shí),由于可編程器件在速度和集成度方面的飛速提高,使得利用硬件實(shí)現(xiàn)數(shù)字信號(hào)實(shí)時(shí)快速可靠處理有了新的途徑。 FIR濾波器是數(shù)字信號(hào)處理中常用部件,它的最大優(yōu)點(diǎn)在于:設(shè)計(jì)...
上傳時(shí)間: 2013-04-24
上傳用戶:zdluffy
資源簡(jiǎn)介:近年來(lái),隨著微電子技術(shù)的高速發(fā)展,數(shù)字圖像壓縮編碼技術(shù)的逐漸成熟,實(shí)時(shí)圖象處理在多媒體、HDTV、圖像通信等領(lǐng)域有著越來(lái)越廣泛的應(yīng)用,圖像壓縮/解壓的IC芯片也已成為多媒體技術(shù)的核心,實(shí)現(xiàn)這些算法芯片的研究成為信息產(chǎn)業(yè)的新熱點(diǎn).該文基于FPGA設(shè)計(jì)了JPEG圖...
上傳時(shí)間: 2013-05-31
上傳用戶:yuying4000
資源簡(jiǎn)介:MPEG-4是目前非常流行的視頻壓縮標(biāo)準(zhǔn),基于MPEG-4的視頻處理系統(tǒng)有兩種體系結(jié)構(gòu):可編程結(jié)構(gòu)和專用結(jié)構(gòu).可編程結(jié)構(gòu)靈活,適用范圍廣,易于升級(jí),但電路復(fù)雜,電路功耗大.專用視頻編解碼器結(jié)構(gòu)硬件開(kāi)銷小,處理速度高.該文主要研究專用的MPEG-4視頻編解碼芯片設(shè)計(jì)方法...
上傳時(shí)間: 2013-06-15
上傳用戶:it男一枚
資源簡(jiǎn)介:隨著GPS(Global Positioning System)技術(shù)的不斷發(fā)展和成熟,其全球性、全天候、低成本等特點(diǎn)使得GPS接收機(jī)的用戶數(shù)量大幅度增加,應(yīng)用領(lǐng)域越來(lái)越廣。但由于定位過(guò)程中各種誤差源的存在,單機(jī)定位精度受到影響。目前常從兩個(gè)方面考慮減小誤差提高精度:①用高...
上傳時(shí)間: 2013-04-24
上傳用戶:二驅(qū)蚊器
資源簡(jiǎn)介:描述了基于FPGA的FIR濾波器設(shè)計(jì)。根據(jù)FIR的原理及嚴(yán)格線性相位濾波器具有偶對(duì)稱的性質(zhì)給出了FIR濾波器的4種結(jié)構(gòu),即直接乘加結(jié)構(gòu)、乘法器復(fù)用結(jié)構(gòu)、乘累加結(jié)構(gòu)、DA算法。在本文中給出上述幾種算法的結(jié)構(gòu)框圖,并通過(guò)FPGA編程實(shí)現(xiàn)上述幾種算法,并給出所用的資...
上傳時(shí)間: 2013-10-30
上傳用戶:1101055045
資源簡(jiǎn)介:為滿足三維大地電磁勘探技術(shù)對(duì)多個(gè)采集站的同步需求,基于FPGA設(shè)計(jì)了一種晶振頻率校準(zhǔn)系統(tǒng)。系統(tǒng)可以調(diào)節(jié)各采集站的恒溫壓控晶體振蕩器同步于GPS,從而使晶振能夠輸出高準(zhǔn)確度和穩(wěn)定度的同步信號(hào)。系統(tǒng)中使用FPGA設(shè)計(jì)了高分辨率的時(shí)間間隔測(cè)量單元,達(dá)到0.121...
上傳時(shí)間: 2013-11-17
上傳用戶:www240697738
資源簡(jiǎn)介:1引言電荷耦合器CCD具有尺寸小、精度高、功耗低、壽命長(zhǎng)、測(cè)量精度高等優(yōu)點(diǎn),在圖像傳感和非接觸測(cè)量領(lǐng)域得到了廣泛應(yīng)用。由于CCD芯片的轉(zhuǎn)換效率、信噪比等光電特性只有在合適的時(shí)序驅(qū)動(dòng)下才能達(dá)到器件工藝設(shè)計(jì)所要求的最佳值,以及穩(wěn)定的輸出信號(hào),因此驅(qū)動(dòng)...
上傳時(shí)間: 2022-06-23
上傳用戶:
資源簡(jiǎn)介:基于FPGA的靜止圖像壓縮系統(tǒng)的研究-JPEG編碼器的設(shè)計(jì)電力電子與電力傳動(dòng)數(shù)字圖像在人們生活中的應(yīng)用越來(lái)越廣泛,由于原始圖像數(shù)據(jù)量比較大,因此數(shù)字圖像壓縮技術(shù)逐漸成為圖像應(yīng)用的一個(gè)核心環(huán)節(jié)。在數(shù)字圖像壓縮領(lǐng)域,國(guó)際標(biāo)準(zhǔn)化組織于1992年推出的JPEG標(biāo)準(zhǔn)...
上傳時(shí)間: 2013-05-24
上傳用戶:GHF
資源簡(jiǎn)介: 采用自動(dòng)增益控制(AGC)技術(shù)實(shí)現(xiàn)的寬頻帶放大器在雷達(dá)系統(tǒng)及其他相關(guān)電子領(lǐng)域有著廣泛的應(yīng)用。 本文詳細(xì)討論了基于FPGA和可編程增益放大器(PGA)實(shí)現(xiàn)的自動(dòng)增益控制寬帶視頻放大器的設(shè)計(jì)及實(shí)現(xiàn)方法。首先給出了自動(dòng)增益控制寬帶放大器取樣反饋、數(shù)字控制...
上傳時(shí)間: 2013-06-05
上傳用戶:acon
資源簡(jiǎn)介:摘要: 本文介紹了基于FPGA 的出租車計(jì)價(jià)器系統(tǒng)的功能、設(shè)計(jì)思想和實(shí)現(xiàn), 該設(shè)計(jì)采用模塊化自上而下的層次化設(shè)計(jì),頂\r\n層設(shè)計(jì)有5 個(gè)模塊,各模塊中子模塊采用VHDL 或圖形法設(shè)計(jì)。在Max+plusⅡ下實(shí)現(xiàn)編譯、仿真等,最后成功下載到FPGA 芯\r\n片中。完成了可預(yù)置自...
上傳時(shí)間: 2013-08-09
上傳用戶:Zxcvbnm
資源簡(jiǎn)介:基于FPGA數(shù)字電壓表的設(shè)計(jì) EDA是電子設(shè)計(jì)自動(dòng)化(Electronic Design Automation)的縮寫,在20世紀(jì)60年代中期從計(jì)算機(jī)輔助設(shè)計(jì)(CAD)、計(jì)算機(jī)輔助制造(CAM)、計(jì)算機(jī)輔助測(cè)試(CAT)和計(jì)算機(jī)輔助工程(CAE)的概念發(fā)展而來(lái)的。 EDA技術(shù)就是以計(jì)算機(jī)為...
上傳時(shí)間: 2013-11-24
上傳用戶:無(wú)聊來(lái)刷下
資源簡(jiǎn)介:一種基于FPGA實(shí)現(xiàn)的FFT結(jié)構(gòu) 調(diào)從基本元器件開(kāi)始的計(jì)算機(jī)硬件系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),大多設(shè)置在自動(dòng)控制系,形成了與應(yīng)用系統(tǒng)結(jié)合的計(jì)算機(jī)教育。 1966年多處理器平臺(tái)FPGA 學(xué)習(xí)目標(biāo) (1) 理解為什么嵌入式系統(tǒng)使用多處理器 (2) 指出處理器中CPU和硬件邏輯的折衷
上傳時(shí)間: 2013-12-25
上傳用戶:hoperingcong
資源簡(jiǎn)介:基于FPGA自動(dòng)售貨機(jī)設(shè)計(jì)這是一份非常不錯(cuò)的資料,歡迎下載,希望對(duì)您有幫助!
上傳時(shí)間: 2021-12-27
上傳用戶:jason_vip1
資源簡(jiǎn)介:當(dāng)前,片上系統(tǒng)(SOC)已成為系統(tǒng)實(shí)現(xiàn)的主流技術(shù)。流片風(fēng)險(xiǎn)與費(fèi)用增加、上市時(shí)間壓力加大、產(chǎn)品功能愈加復(fù)雜等因素使得SOC產(chǎn)業(yè)逐漸劃分為IP提供者、SOC設(shè)計(jì)服務(wù)者和芯片集成者三個(gè)層次。SOC設(shè)計(jì)已走向基于IP集成的平臺(tái)設(shè)計(jì)階段,經(jīng)過(guò)嚴(yán)格驗(yàn)證質(zhì)量可靠的IP核成為...
上傳時(shí)間: 2013-06-12
上傳用戶:mqien