利用VHDL 語言設計出租車計費系統, 使其實現計費以及預置和模擬汽車啟動、停止、暫停等功能, 并設計動態掃描電路顯示車費數目, 突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優點。此程序通過下載到特定芯片后, 可應用于實際的出租車計費系統中。
資源簡介:利用VHDL 語言設計出租車計費系統, 使其實現計費以及預置和模擬汽車啟動、停止、暫停等功能, 并設計動態掃描電路顯示車費數目, 突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優點。此程序通過下載到特定芯片后, 可應用于實際的出租車計費系統...
上傳時間: 2017-05-22
上傳用戶:變形金剛
資源簡介:該系統利用VHDL語言、PLD設計出租車計費系統,以MAX+PLUSⅡ軟件作為開發平臺,設計了出租車計費器系統程序并進行了程序仿真。使其實現計費以及預置和模擬汽車啟動、停止、暫停等功能,并動態掃描顯示車費數目。
上傳時間: 2017-08-30
上傳用戶:kernaling
資源簡介:本書系統地介紹了一種硬件描述語言,即VHDL語言設計數字邏輯電路和數字系統的新方法。這是電子電路設計方法上一次革命性的變化,也是邁向21世紀的電子工程師所必須掌握的專門知識。本書共分12章,第l章---第8章主要介紹VHDL語言的基本知識和使用VHDL語言設計...
上傳時間: 2014-01-11
上傳用戶:sz_hjbf
資源簡介:本文利用Verilog HDL 語言自頂向下的設計方法設計多功能數字鐘,突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優點,并通過Altera QuartusⅡ 4.1 和ModelSim
上傳時間: 2013-07-21
上傳用戶:ve3344
資源簡介:本文利用Verilog HDL 語言自頂向下的設計方法設計多功能數字鐘,突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優點,并通過Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成綜合、仿真。此程序通過下載到FPGA 芯片后,可應用于實際的數字鐘顯示中...
上傳時間: 2013-11-10
上傳用戶:hz07104032
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-08-06
上傳用戶:taozhihua1314
資源簡介:利用超高速硬件描述語言(VHDL)在現場可編程邏輯門陣列(FPGA)上編程實現的純數字式等精度頻率計,不但具有較高的測量精度,而且其測量精度不會隨著被測信號頻率的降低而下降。為了實現對任意信號進行頻率測量,在前端輸入加整形電路即可。
上傳時間: 2013-12-06
上傳用戶:it男一枚
資源簡介:本書從實際的角度介紹了硬件描述語言Verilog-HDL。通過動手實踐體驗其語法結構、功能等內涵
上傳時間: 2014-08-04
上傳用戶:xuanjie
資源簡介:硬件描述語言VHDL的最小內核nios設計,滿足了內核的基本需要。
上傳時間: 2014-12-04
上傳用戶:cooran
資源簡介:VHDL程序設計,是學習硬件描述語言的良好資料,是硬件工程師的必備資料.
上傳時間: 2016-02-05
上傳用戶:清風冷雨
資源簡介:用VHDL硬件描述語言實現的良好運行的三分頻電路
上傳時間: 2014-06-29
上傳用戶:龍飛艇
資源簡介:使用VHDL硬件描述語言實現了直接頻率合成器的制作,并在Altera公司的CycloneII上得到實現,驗證了代碼的正確性。用戶操作可以參照程序中的說明,請使用QuartusII6.0以上版本打開,低版本打開時會有錯誤提示
上傳時間: 2017-01-10
上傳用戶:清風冷雨
資源簡介::傳統的交通燈控制器多數由單片機或PLC來實現,文中介紹了基于VHDL硬件描述語言進行交通燈控制 器設計的一般思路和方法。選擇XIL INX公司低功耗、低成本、高性能的FPGA芯片,采用ISE5. X和MODELSIM SE 6. 0開發工具進行了程序的編譯和功能仿真。最后給出了交...
上傳時間: 2013-12-20
上傳用戶:wang0123456789
資源簡介:這里包含了很多硬件描述語言VHDL的實例!
上傳時間: 2017-03-05
上傳用戶:yyyyyyyyyy
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-11-25
上傳用戶:ruan2570406
資源簡介:介紹VHDL硬件描述語言的特點及設計思想,運用VHDL硬件描述語言實現計算機原理實驗中RAM存儲器的設計方法,重點描述了對傳統計算機組成原理實驗中移植到基于CPLD平臺的思想
上傳時間: 2015-08-21
上傳用戶:lvzhr
資源簡介:本文介紹了VHDL硬件描述語言基礎,包括: 1.簡介 2.基本結構 3.基本數據類型 4.設計組合電路 5.設計時序電路 6.設計狀態機 7.大規模電路的層次化設計 8.Function and Procedure
上傳時間: 2013-12-16
上傳用戶:541657925
資源簡介:此程序是用硬件描述語言VHDL編寫的分頻程序,實現了不同的頻率輸入。
上傳時間: 2016-11-15
上傳用戶:talenthn
資源簡介:本文介紹了樂曲演奏電路的設計與實現中涉及的CPLD/FPGA可編程邏輯控件,開發環境MAX+PLUSⅡ,硬件描述語言HDL以及介紹了在MAX+PLUSⅡ的EDA 軟件平臺上, 一種基于FPGA 的樂曲發生器的設計方法, 并給出了設計的頂層電路圖和底層模塊的VHDL(或AHDL)源程序。該設...
上傳時間: 2014-02-01
上傳用戶:wff
資源簡介:本書全面的介紹了VHDL硬件描述語言的基本知識和利用VHDL語言進行數字電路系統設計的方法。
上傳時間: 2013-07-30
上傳用戶:long14578
資源簡介:學習VHDL硬件描述語言的一些例子的原代碼,比較全面,相信對初學者很有幫助
上傳時間: 2013-08-23
上傳用戶:四只眼
資源簡介:這是一個VHDL(硬件描述語言)的編譯器,更確切說是一個解釋器,輸入是VHDL語言,輸出是經過提到后的符號表,也就是將VHDL中的重要變量比如輸入輸出變量和DFF等保存下來。
上傳時間: 2013-12-12
上傳用戶:zhangyi99104144
資源簡介:用VHDL硬件描述語言實現的對FPGA(Cyclone II)的配置的VHDL源代碼。
上傳時間: 2015-04-02
上傳用戶:nanxia
資源簡介:程序主要用硬件描述語言(VHDL)實現: 單片機與FPGA接口通信的問題
上傳時間: 2015-04-06
上傳用戶:libinxny
資源簡介:通過對用硬件描述語言VHDL表示的某個專用部件(如中斷控制器、差錯控制碼編碼/譯碼器,此為譯碼器)的代碼分析,構建它的邏輯結構,加深對相關部件設計技術的理解。 試驗平臺:MaxPlusII
上傳時間: 2015-04-08
上傳用戶:lps11188
資源簡介:這是一個I2C串行數據通信協議以VHDL硬件描述語言實現的IP核,可直接編譯運行
上傳時間: 2015-04-27
上傳用戶:chenbhdt
資源簡介:此課程講義很有用,主要介紹了VHDL硬件描述語言,適合于初學者
上傳時間: 2015-05-07
上傳用戶:s363994250
資源簡介:這是用VHDL語言(硬件描述語言)寫的一個二維 8*8塊的離散余弦變換(DCT)以及反變換(IDCT).全同步設計,低門數.可以用于多媒體及打印應用領域.
上傳時間: 2015-06-03
上傳用戶:caiiicc
資源簡介:system c 是在C環境下的硬件描述語言,比VHDL 等語言具有更強的抽象能力,內有system C的開發支持庫和一些VC下的開發例程
上傳時間: 2013-12-27
上傳用戶:戀天使569
資源簡介:利用硬件描述語言VHDL設計交通燈電路,設計一個十字路口交通燈控制器,東西、南北方向有紅燈、黃燈、綠燈,持續時間分別為45、5、40秒。
上傳時間: 2013-12-10
上傳用戶:yimoney