FPGA實現(xiàn)的基4FFT處理器高效排序算法研究
資源簡介:FPGA實現(xiàn)的基4FFT處理器高效排序算法研究
上傳時間: 2017-03-05
上傳用戶:cylnpy
資源簡介:用Java實現(xiàn)的數(shù)據(jù)結(jié)構(gòu)四種排序算法,快速,冒泡,直接插入和選擇排序
上傳時間: 2014-01-09
上傳用戶:jeffery
資源簡介:一種基于FPGA實現(xiàn)的FFT結(jié)構(gòu)\\r\\n調(diào)從基本元器件開始的計算機硬件系統(tǒng)的設(shè)計與實現(xiàn),大多設(shè)置在自動控制系,形成了與應(yīng)用系統(tǒng)結(jié)合的計算機教育。 1966年多處理器平臺FPGA 學(xué)習(xí)目標 (1) 理解為什么嵌入式系統(tǒng)使用多處理器 (2) 指出處理器中CPU和硬件邏輯的折衷
上傳時間: 2013-08-20
上傳用戶:linlin
資源簡介:介紹 FFT 基2/4 算法的演算過程,并以FPGA 實現(xiàn)的可行方案
上傳時間: 2014-01-03
上傳用戶:趙云興
資源簡介:一種基于FPGA實現(xiàn)的FFT結(jié)構(gòu) 調(diào)從基本元器件開始的計算機硬件系統(tǒng)的設(shè)計與實現(xiàn),大多設(shè)置在自動控制系,形成了與應(yīng)用系統(tǒng)結(jié)合的計算機教育。 1966年多處理器平臺FPGA 學(xué)習(xí)目標 (1) 理解為什么嵌入式系統(tǒng)使用多處理器 (2) 指出處理器中CPU和硬件邏輯的折衷
上傳時間: 2013-12-25
上傳用戶:hoperingcong
資源簡介:附件代碼實現(xiàn)了基4FFT的碟形單元運算,是FFT算法的核心部分,并且此碟形單元運算是基于浮點運算的
上傳時間: 2014-01-12
上傳用戶:zhengzg
資源簡介:xilinx公司的FPGA實現(xiàn)數(shù)字視頻信號處理器。語言是VHDL。
上傳時間: 2013-12-04
上傳用戶:wangchong
資源簡介: 全數(shù)字調(diào)制解調(diào)技術(shù)具有多速率、多制式、智能性等特點,這極大的提高了通信系統(tǒng)的靈活性和通用性,符合未來通信技術(shù)發(fā)展的方向。 本文從如下幾個方面對全數(shù)字調(diào)制解調(diào)器進行了深入系統(tǒng)研究:1,在介紹全數(shù)字調(diào)制解調(diào)器的發(fā)展現(xiàn)狀和研究QPSK通信調(diào)制解...
上傳時間: 2013-07-08
上傳用戶:xinshou123456
資源簡介:FIR數(shù)字濾波器設(shè)計FPGA實現(xiàn)的研究。流水線技術(shù)在文中得到了應(yīng)用,提高了數(shù)據(jù)處理的速度
上傳時間: 2013-08-06
上傳用戶:wangyi39
資源簡介:這是用FPGA實現(xiàn)的設(shè)計兩人擲骰子比較點大小的游戲,里面有詳細的程序源碼及分析,希望有些幫助
上傳時間: 2013-08-06
上傳用戶:lili123
資源簡介:FPGA實現(xiàn)的直接數(shù)字頻率合成器,本文基于DDS的基本原理,利用Altera公司的FPGA芯片F(xiàn)LEX10系列器件完成了一個DDS系統(tǒng)的設(shè)計。
上傳時間: 2013-08-06
上傳用戶:wangzhen1990
資源簡介:基于FPGA實現(xiàn)的一種新型數(shù)字鎖相環(huán)
上傳時間: 2013-08-07
上傳用戶:2467478207
資源簡介:利用FPGA實現(xiàn)的DDS,可輸出正弦波,輸出頻率可調(diào)
上傳時間: 2013-08-11
上傳用戶:蠢蠢66
資源簡介:一種基于FPGA 實現(xiàn)的全并行結(jié)構(gòu)FFT 設(shè)計方法,采用全并行加流水結(jié)構(gòu), 可在一個時鐘節(jié)拍內(nèi)完成32 點FFT 運算的功能, 設(shè)計最高運算速度可達11ns
上傳時間: 2013-08-16
上傳用戶:467368609
資源簡介:基于FPGA的調(diào)頻高斯濾波器介紹了用FPGA實現(xiàn)的調(diào)頻高斯濾波器。
上傳時間: 2013-08-17
上傳用戶:x4587
資源簡介:針對嵌入式系統(tǒng)的底層網(wǎng)絡(luò)接口給出了一種由FPGA實現(xiàn)的以太網(wǎng)控制器的設(shè)計方法.該控制器能支持10Mbps和100Mbps的傳輸速率以及半雙工和全雙工模式,同時可提供MII接口,可并通過外接以太網(wǎng)物理層(PHY)芯片來實現(xiàn)網(wǎng)絡(luò)接入\r\n
上傳時間: 2013-08-18
上傳用戶:青春給了作業(yè)95
資源簡介:用FPGA實現(xiàn)的DA轉(zhuǎn)換器,有說明和源碼,VDHL文件。\\r\\nA PLD Based Delta-Sigma DAC\\r\\nDelta-Sigma modulation is the simple, yet powerful,\\r\\ntechnique responsible for the extraordinary\\r\\nperformance and low cost of today s audio CD\\r\\...
上傳時間: 2013-08-22
上傳用戶:dudu1210004
資源簡介:文檔是關(guān)于自適應(yīng)信號處理算法研究及FPGA實現(xiàn)的文章,
上傳時間: 2013-08-27
上傳用戶:Maple
資源簡介:利用FPGA實現(xiàn)的可編程綜合采樣器\r\nAProgrammableIntegratedSamplerUsingFPGA
上傳時間: 2013-09-06
上傳用戶:z754970244
資源簡介:本文以Turbo碼譯碼器的FPGA實現(xiàn)為目標,對Turbo碼的迭代譯碼算法及用硬件語言實現(xiàn)其譯碼算法進行了深入研究。 本文首先在理論上對Turbo碼的編譯碼原理進行了深入的研究,并用C語言對其MAP譯碼算法進行了驗證仿真,接著就Turbo碼MAP算法的衍生算法即LOG_MAP和M...
上傳時間: 2013-04-24
上傳用戶:wengtianzhu
資源簡介:FPGA實現(xiàn)的任意波形發(fā)生器的設(shè)計FPGA實現(xiàn)的任意波形發(fā)生器的設(shè)計FPGA實現(xiàn)的任意波形發(fā)生器的設(shè)計
上傳時間: 2013-07-16
上傳用戶:木子葉1
資源簡介:adsp2116x的基4FFT
上傳時間: 2015-01-16
上傳用戶:VRMMO
資源簡介:在公司做的一個用FPGA實現(xiàn)的數(shù)字電視系統(tǒng)中 ASI轉(zhuǎn)TS流的程序
上傳時間: 2015-05-14
上傳用戶:xhz1993
資源簡介:此文檔為采用FPGA實現(xiàn)的以太網(wǎng)MAC層,以及嵌入式的TCP/IP協(xié)議棧
上傳時間: 2014-11-30
上傳用戶:libenshu01
資源簡介:這是一個數(shù)值計算算法在FPGA中實現(xiàn)的東東。包括CORDIC算法的詳細資料還有float型數(shù)的詳細論述,可供參考。
上傳時間: 2014-01-15
上傳用戶:GavinNeko
資源簡介:一個用FPGA實現(xiàn)的16FFT,僅供參考不作為工程文件
上傳時間: 2015-07-01
上傳用戶:lo25643
資源簡介:XAPP858 - 利用 Virtex-5 FPGA 實現(xiàn)的高性能 DDR2 SDRAM 接口數(shù)據(jù)采集 本應(yīng)用指南描述了用于實現(xiàn) 667 Mbps(333 MHz)高性能 DDR2 SDRAM 接口的控制器和數(shù)據(jù)采集的技巧。 本數(shù)據(jù)采集技巧使用了輸入串行器/解串器(ISERDES)和輸出串行器/解串器(OSERDES)的...
上傳時間: 2014-01-19
上傳用戶:sk5201314
資源簡介:XILINX的FPGA實現(xiàn)的雙口ram源碼,可作為dsp\SDRAM和pci橋接作用,可直接使用,實際工程通過。
上傳時間: 2013-12-29
上傳用戶:Avoid98
資源簡介:用java實現(xiàn)的多線程字典排序,可以直接運行
上傳時間: 2013-12-26
上傳用戶:chenlong
資源簡介:基于VC的基4FFT 變換 ,蝶形表單獨生成,通過尋址獲得蝶形表的具體值,為工程FFT變換提供參考
上傳時間: 2014-01-22
上傳用戶:lijinchuan