(2,1,9)卷積編解碼器,譯碼部分采用Vitebi譯碼算法,設計使用Verilog HDL語言,在Modelsim平臺下仿真通過
資源簡介:(2,1,9)卷積編解碼器,譯碼部分采用Vitebi譯碼算法,設計使用Verilog HDL語言,在Modelsim平臺下仿真通過
上傳時間: 2013-12-17
上傳用戶:hphh
資源簡介:(2,1,9)卷積碼的一個查找表,用與(2,1,9)卷積碼的編碼,可以根據寄存器的狀態來判別輸出數.
上傳時間: 2016-01-28
上傳用戶:1079836864
資源簡介:壓縮包內為本人寫的(2,1,3)卷積碼編碼器和維特比(viterbi)譯碼器.編碼器和譯碼器分別封裝在一個類中,每個類的方法和變量均有注解
上傳時間: 2014-11-28
上傳用戶:xieguodong1234
資源簡介:(2,1,3)卷積碼搭建了簡單的系統來進行糾錯展示,可以實現從編碼,加入錯誤,譯碼,輸入輸出碼字對比等基本功能,另外加入了交互模塊,用戶可以自己設定錯誤比特的數目和位置,使糾錯功能顯而易見.
上傳時間: 2013-12-20
上傳用戶:13517191407
資源簡介:瑞利信道下(2,1,3)卷積碼仿真,得到誤碼率曲線。
上傳時間: 2014-01-06
上傳用戶:363186
資源簡介:2,1,7卷積碼譯碼s-function
上傳時間: 2013-12-25
上傳用戶:llandlu
資源簡介:給出了(2,1,3)卷積編碼和維特比譯碼的源程序
上傳時間: 2014-01-11
上傳用戶:qwe1234
資源簡介:本程序是在Quartus7.2環境下編譯的一個簡單的(2,1,3)卷積碼,能夠成功地編譯和仿真。
上傳時間: 2016-03-24
上傳用戶:change0329
資源簡介:faac-1.25.rar音頻編解碼器demo
上傳時間: 2013-12-25
上傳用戶:ddddddos
資源簡介:這是一種用C實現的(2,1,7)卷積碼維特比譯碼算法的軟件實現.
上傳時間: 2013-12-14
上傳用戶:515414293
資源簡介:試說明卷積編解碼的工作原理。 請用Simulink仿真卷積編碼,并用Viterbi譯碼的方法進行解碼,其中的編解碼全部自己編寫代碼(S-Function方式),在加性白高斯噪聲信道中,畫出比特信噪比與誤碼率的關系曲線。
上傳時間: 2017-01-25
上傳用戶:磊子226
資源簡介:提出了一個采用(2,1,7)卷積碼+QPSK的中頻調制解調方案,并在Xilinx公司的100萬 門FPGA芯片上實現了該系統。該系統在信噪比SNR為6dB左右時可實現速率超過1Mbit/s、誤碼率 小于10-5的數據傳輸。
上傳時間: 2014-01-05
上傳用戶:exxxds
資源簡介:EDA卷積碼編解碼器實現技術針對某擴頻通信系統數據糾錯編碼的需要, 構造并分析了(2 , 1 , 6) 卷積碼編解碼器的基本工作原理, 提出了基于MAX +
上傳時間: 2013-07-18
上傳用戶:ynwbosss
資源簡介:本文在闡述卷積碼編解碼器基本工作原理的基礎上,提出了在MAX+PlusⅡ開發平臺上基于VHDL語言設計(2,1,6)卷積碼編解碼器的方法。
上傳時間: 2013-06-16
上傳用戶:zfh920401
資源簡介:卷積碼譯碼算法改進 實現Conv.(2,1,9)的編碼、軟判決滑動窗維特比譯碼,其生成多項式為G0=561(八進制),G1=753(八進制),調制方式為BPSK,信道為AWGN,比較不同的譯碼深度對譯碼器性能的影響
上傳時間: 2014-01-05
上傳用戶:wfl_yy
資源簡介:speex的編解碼器源代碼,1.2 beta版, 帶回聲消除功能,我在VS 2005下編譯成功,并用輸入文件測試的方式測試了它的回音消除功能,效果不錯
上傳時間: 2013-12-11
上傳用戶:225588
資源簡介:隨著糾錯編碼理論研究的不斷深入,糾錯碼的實際應用越來越廣泛。卷積碼作為其中重要的一種,已被大多數通信系統所采用。(2,1,7)卷積碼是一種短約束長度最佳碼,編、譯碼器易于實現,且具有較強的糾錯能力。 本文研究了IEEE 802.11協議中(2,1,7)卷積碼編碼、交...
上傳時間: 2013-05-25
上傳用戶:00.00
資源簡介:matlab實現(2,1,3)卷積碼的編碼和譯碼
上傳時間: 2016-05-27
上傳用戶:時空凝滯
資源簡介:Jpeg2000編解碼器,附VC、Delphi等常用編程語言的使用例程 J2K-Codec ver 1.9 === === === === === === === === ===== Make your graphics look better with an easy-to-use JPEG 2000 decoding component. J2K-Codec can help game developers, s...
上傳時間: 2013-12-27
上傳用戶:kytqcool
資源簡介:電子通信系統的建模與仿真 第7章 通信系統差錯控制仿真 7.1 縮短卷積碼 7.2 有縮短卷積碼加交織的差錯控制系統研究 7.3 自適應均衡系統(LMS算法) 7.4 迭代譯碼的級聯卷積碼
上傳時間: 2016-09-06
上傳用戶:aa17807091
資源簡介:speex-1.2rc1.tar.gz,語音編解碼器
上傳時間: 2014-01-20
上傳用戶:waizhang
資源簡介:實驗目的:1.了解卷積算法原理。 2.掌握TMS320C5402程序的軟件調試方法。
上傳時間: 2013-12-21
上傳用戶:Breathe0125
資源簡介:卷積編譯碼的matlab仿真,包括1/2,2/3 3/4三種信道卷積編譯碼
上傳時間: 2013-12-23
上傳用戶:redmoons
資源簡介:MG3500SoC是支持H.264高清編解碼器的片上系統,內部集成一個嵌入式ARM926處理器,支持高清H.264編解碼、MPEG鄄2解碼和JPEG編解碼。介紹了MG3500SoC的主要性能特點、引腳排列、主要接口功能及在DVR上的應用,以及MG3500SoC及其周圍器件的硬件設計,提出了在設...
上傳時間: 2013-11-12
上傳用戶:elinuxzj
資源簡介:隨著信息時代的到來,用戶對數據保護和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經信道傳輸后,到達接收端不可避免地會受到干擾而出現信號失真。因此需要采用差錯控制技術來檢測和糾正由信道失真引起的信息傳輸錯誤。RS(Reed—Solomon)碼是差錯控...
上傳時間: 2013-04-24
上傳用戶:思琦琦
資源簡介:隨著移動終端、多媒體、Internet網絡、通信,圖像掃描技術的發展,以及人們對圖象分辨率,質量要求的不斷提高,用軟件壓縮難以達到實時性要求,而且會帶來因傳輸大量原始圖象數據帶來的帶寬要求,因此采用硬件實現圖象壓縮已成為一種必然趨勢。而熵編碼單元作...
上傳時間: 2013-05-19
上傳用戶:吳之波123
資源簡介:該論文討論如何采用一種串行無逆的Berlekamp-Massey(BM)算法,設計應用于DVB系統中的RS(204,188)信道編碼/解碼電路,并通過FPGA的驗證.RS解碼器的設計采用無逆BM算法,并利用串行方式來實現,不僅避免了求逆運算,而且只需用3個有限域乘法器就可以實現,大大的降低...
上傳時間: 2013-08-05
上傳用戶:BOBOniu
資源簡介:在嵌入式FPGA開發環境(ISE7.1)下的Huffman編解碼的程序.
上傳時間: 2013-08-21
上傳用戶:lepoke
資源簡介:介紹用FPGA設計實現MIL-STD1553B部接口中的曼徹斯特碼編解碼器
上傳時間: 2013-08-30
上傳用戶:Amygdala
資源簡介:基于fpga的JPEG編解碼器設計,采用流水線優化解決時間并行性問題,提高DCT/IDCT模塊的運行速度。
上傳時間: 2013-08-31
上傳用戶:taa123456