一個初步的數(shù)字鎖相環(huán)程序,沒有測試文件,應該可以運行。
資源簡介:一個初步的數(shù)字鎖相環(huán)程序,沒有測試文件,應該可以運行。
上傳時間: 2014-11-18
上傳用戶:zwei41
資源簡介:用VHDL寫的數(shù)字鎖相環(huán)程序 pll.vhd為源文件 pllTB.vhd為testbench
上傳時間: 2014-01-20
上傳用戶:zwei41
資源簡介:一個實現(xiàn)簡單的數(shù)字鎖相環(huán)Verilog代碼,本人借鑒網(wǎng)上現(xiàn)有的代碼后經(jīng)修改在Cyclone II上調(diào)通實現(xiàn),里面有ModelSim仿真成功的波形圖
上傳時間: 2014-01-22
上傳用戶:003030
資源簡介:數(shù)字鎖相環(huán)程序,適合于FM、AM開發(fā) 數(shù)字鎖相環(huán)程序,適合于FM、AM開發(fā)
上傳時間: 2015-06-20
上傳用戶:363186
資源簡介:基于ti公司6713dsp的數(shù)字鎖相環(huán),運行環(huán)境為ccs3.1。希望有所幫助。
上傳時間: 2015-10-04
上傳用戶:ma1301115706
資源簡介:介紹了一寬帶的數(shù)字鎖相環(huán)的實現(xiàn)方法,歡迎大家踴躍下載
上傳時間: 2015-11-25
上傳用戶:咔樂塢
資源簡介:針對高頻感應加熱電源中用傳統(tǒng)的模擬鎖相環(huán)跟蹤頻率所存在的問題,提出一種非常適合于高頻感應加熱的 新型的數(shù)字鎖相環(huán)。使用FPGA 內(nèi)底層嵌入功能單元中的數(shù)字鎖相環(huán)74HCT297 ,并添加少量的數(shù)字電路來實現(xiàn)。最后利 用仿真波形驗證該設計的合理性和有效性。整...
上傳時間: 2014-01-11
上傳用戶:AbuGe
資源簡介:國外一篇很好的數(shù)字鎖相環(huán)(PLL)設計文檔(解壓后PLL.pdf),不可不看呦!
上傳時間: 2016-08-10
上傳用戶:dengzb84
資源簡介:介紹數(shù)字鎖相環(huán)的基本結(jié)構(gòu),詳細分析基于FPGA的數(shù)字鎖相環(huán)的鑒相器、環(huán)路濾波器、壓控振蕩器各部分的實現(xiàn)方法,并給出整個數(shù)字鎖相環(huán)的實現(xiàn)原理圖。仿真結(jié)果表明,分析合理,設計正確。
上傳時間: 2016-08-12
上傳用戶:xiaoyunyun
資源簡介:本人寫的數(shù)字鎖相環(huán),有模擬數(shù)據(jù),學習鎖相環(huán)很好的材料。參考書“數(shù)字鎖相環(huán)路原理與應用”編寫。
上傳時間: 2014-01-18
上傳用戶:xsnjzljj
資源簡介:收集的數(shù)字鎖相環(huán)設計相關文章多篇.主要采用VHDL語言進行設計.
上傳時間: 2014-12-07
上傳用戶:kytqcool
資源簡介:使用VHDL語言進行的數(shù)字鎖相環(huán)的設計,里面有相關的文件,可以使用MUX+PLUS打開
上傳時間: 2014-06-29
上傳用戶:lanhuaying
資源簡介:該文檔為基于FPGA的數(shù)字鎖相環(huán)的研究與實現(xiàn)總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-04-27
上傳用戶:
資源簡介:針對高頻感應加熱電源中用傳統(tǒng)的模擬鎖相環(huán)跟蹤頻率所存在的問題,提出一種非常適合于高頻感應加熱的\r\n新型的數(shù)字鎖相環(huán)。使用FPGA 內(nèi)底層嵌入功能單元中的數(shù)字鎖相環(huán)74HCT297 ,并添加少量的數(shù)字電路來實現(xiàn)。最后利\r\n用仿真波形驗證該設計的合理性和有效性...
上傳時間: 2013-08-22
上傳用戶:nairui21
資源簡介:一個匯編寫的鎖相環(huán)程序,直接用來控制國半的LMX1601芯片,也可參考控制其它PLL IC
上傳時間: 2015-08-22
上傳用戶:PresidentHuang
資源簡介:一個自己編寫的全數(shù)字鎖相環(huán)及其測試向量,比較簡單但功能基本達到。
上傳時間: 2013-12-22
上傳用戶:xinzhch
資源簡介:自己寫的一個鎖相環(huán)程序,希望對大家有所幫助
上傳時間: 2016-02-09
上傳用戶:gmh1314
資源簡介:該程序?qū)崿F(xiàn)的功能是數(shù)字鎖相環(huán)的設計。源代碼可以直接進行仿真試驗◎
上傳時間: 2016-08-12
上傳用戶:璇珠官人
資源簡介:一種可編程的全數(shù)字鎖相環(huán)的絲線,可以用來做一個小的課程設計
上傳時間: 2014-02-11
上傳用戶:xwd2010
資源簡介:數(shù)字鎖相環(huán)DPLL實例程序,幫助理解PLL的結(jié)構(gòu)和詳細原理
上傳時間: 2014-08-14
上傳用戶:saharawalker
資源簡介:在過去的十幾年間,F(xiàn)PGA取得了驚人的發(fā)展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質(zhì)量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統(tǒng)性能的重要因素。現(xiàn)在,解決時鐘延時...
上傳時間: 2013-07-06
上傳用戶:LouieWu
資源簡介:基于FPGA實現(xiàn)的一種新型數(shù)字鎖相環(huán)
上傳時間: 2013-08-07
上傳用戶:2467478207
資源簡介:基于FPGA的全數(shù)字鎖相環(huán)設計,內(nèi)有設計過程和設計思想
上傳時間: 2013-08-13
上傳用戶:fqscfqj
資源簡介:關于數(shù)字鎖相環(huán)的一點東西,可以下來看看\r\n
上傳時間: 2013-08-26
上傳用戶:7891
資源簡介:PLL是數(shù)字鎖相環(huán)設計源程序, 其中, Fi是輸入頻率(接收數(shù)據(jù)), Fo(Q5)是本地輸出頻率. 目的是從輸入數(shù)據(jù)中提取時鐘信號(Q5), 其頻率與數(shù)據(jù)速率一致, 時鐘上升沿鎖定在數(shù)據(jù)的上升和下降沿上;頂層文件是PLL.GDF
上傳時間: 2014-06-09
上傳用戶:daguda
資源簡介:PLL是數(shù)字鎖相環(huán)設計源程序, 其中, Fi是輸入頻率(接收數(shù)據(jù)), 數(shù)字鎖相技術在通信領域應用非常廣泛,本例用VHDL描述了一個鎖相環(huán)作為參考,源碼已經(jīng)調(diào)試過。編譯器synplicty.Fo(Q5)是本地輸出頻率. 目的是從輸入數(shù)據(jù)中提取時鐘信號(Q5), 其頻率與數(shù)據(jù)速率一致,...
上傳時間: 2013-12-31
上傳用戶:hphh
資源簡介:用verilog語言編寫的全數(shù)字鎖相環(huán)的源代碼,基于fpga平臺
上傳時間: 2015-06-13
上傳用戶:wanqunsheng
資源簡介:關于數(shù)字鎖相環(huán)的使用,結(jié)合FM,AM的使用來說明
上傳時間: 2013-12-29
上傳用戶:蟲蟲蟲蟲蟲蟲
資源簡介:一種改進的全數(shù)字鎖相環(huán)設計 一種改進的全數(shù)字鎖相環(huán)設計
上傳時間: 2013-12-24
上傳用戶:stampede
資源簡介:比較好的技術文章《基于VHDL的全數(shù)字鎖相環(huán)的設計》有關鍵部分的源代碼。
上傳時間: 2013-12-24
上傳用戶:362279997