1、 用FPGA實(shí)現(xiàn)PS/2鼠標(biāo)接口。 2、 鼠標(biāo)左鍵按下時(shí)十字形鼠標(biāo)圖象的中間方塊改變顏色,右按下時(shí)箭頭改變顏色。 3、 Reset按鍵:總復(fù)位。
資源簡(jiǎn)介:1、 用FPGA實(shí)現(xiàn)PS/2鼠標(biāo)接口。 2、 鼠標(biāo)左鍵按下時(shí)十字形鼠標(biāo)圖象的中間方塊改變顏色,右按下時(shí)箭頭改變顏色。 3、 Reset按鍵:總復(fù)位。
上傳時(shí)間: 2015-09-06
上傳用戶:love_stanford
資源簡(jiǎn)介:該程序是用F449的 P3.4、P3.5、P3.6口來(lái)捕獲P1.1、P1.2、P1.3端口當(dāng)鍵按下時(shí)的電平變化沒(méi),并將鍵值通過(guò)LED和LCD顯示鍵值,鍵盤(P1.1=FUN; P1.2=DEC; P1.3=INC)連接
上傳時(shí)間: 2013-12-22
上傳用戶:yxgi5
資源簡(jiǎn)介:學(xué)習(xí)如何在我們的窗口過(guò)程函數(shù)中處理鼠標(biāo)按鍵消息。示例程序演示了如何等待左鍵按下消息,我們將在按下的位置顯示一個(gè)字符串。
上傳時(shí)間: 2014-01-07
上傳用戶:AbuGe
資源簡(jiǎn)介:該程序用C++實(shí)現(xiàn)了KSZ8721以太網(wǎng)接口驅(qū)動(dòng)包括: 1、支持 Micrel KSZ8721BL PHY. 2、MII interface port是 EMAC。 3、實(shí)現(xiàn)了通過(guò)EMAC以太網(wǎng)接口讀寫書(shū)數(shù)據(jù)。
上傳時(shí)間: 2013-12-22
上傳用戶:zhangyigenius
資源簡(jiǎn)介:1、前臺(tái)用Flash2004+AS2.0重新開(kāi)發(fā)。 2、[增加]文字效果 3、[增加]游戲區(qū)[貪食蛇/推箱子/頂球游戲] 4、[增加]留言區(qū)對(duì)鼠標(biāo)滾輪支持。 5、[增加]悄悄話功能,登陸管理后可見(jiàn) 6、[增加]是否公開(kāi)留言選項(xiàng) 7、[增加]修改用戶留言 8、[增加]增強(qiáng)Mp3播放器...
上傳時(shí)間: 2016-02-18
上傳用戶:離殤
資源簡(jiǎn)介:針對(duì)高速數(shù)字信號(hào)處理的要求,提出用FPGA 實(shí)現(xiàn)基- 4FFT 算法,并對(duì)其整體結(jié)構(gòu)、蝶形單\\\\\\\\r\\\\\\\\n元進(jìn)行了分析. 采用蝶算單元輸入并行結(jié)構(gòu)和同址運(yùn)算,能同時(shí)提供蝶形運(yùn)算所需的4 個(gè)操作\\\\\\\\r\\\\\\\\n數(shù),具有最大的數(shù)據(jù)并行性,能提高處理速度 按照旋...
上傳時(shí)間: 2013-08-08
上傳用戶:gxrui1991
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率、抖動(dòng)、最大時(shí)鐘數(shù)、異步時(shí)鐘設(shè)計(jì)和時(shí)鐘/數(shù)據(jù)關(guān)系。設(shè)計(jì)過(guò)程中最重要的一步是確定要用多少個(gè)不同的時(shí)鐘,以及如何進(jìn)行布線
上傳時(shí)間: 2013-08-23
上傳用戶:q986086481
資源簡(jiǎn)介:鍵盤鼠標(biāo)的原代碼,用FPGA實(shí)現(xiàn),使用Verilog HDL編寫,已經(jīng)使用FPGA驗(yàn)正過(guò)了,完全可以用
上傳時(shí)間: 2013-12-12
上傳用戶:athjac
資源簡(jiǎn)介:MPC02板卡VB控制程序:這是一個(gè)非常簡(jiǎn)單的演示示例: 使用方法如下: 1、 用安裝光盤安裝驅(qū)動(dòng)程序及函數(shù)庫(kù)。 1、 在硬盤上建立一個(gè)文件夾。 2、 將文件夾下所有文件拷貝到硬盤上所建文件夾中,并去掉所有文件的只讀屬性。 3、 啟動(dòng)VB6.0集成環(huán)境,并打...
上傳時(shí)間: 2013-12-19
上傳用戶:a3318966
資源簡(jiǎn)介:用FPGA 實(shí)現(xiàn)全雙工異步串口(UART),與PC 機(jī)通信。1 位起始位;8 位數(shù)據(jù)位;一個(gè)停止位;無(wú)校驗(yàn)位;波特率為2400、4800、9600、11520 任選或可變(可用按鍵控制波特率模式)。
上傳時(shí)間: 2013-12-23
上傳用戶:無(wú)聊來(lái)刷下
資源簡(jiǎn)介:基于Xilinx FPGA實(shí)現(xiàn)PS2鍵盤鼠標(biāo)接口。版本1.0
上傳時(shí)間: 2014-07-22
上傳用戶:a6697238
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)了RS232異步串行通信,所用語(yǔ)言是VHDL,另外本人還有Verilog的歡迎交流學(xué)習(xí),根據(jù)RS232 異步串行通信來(lái)的幀格式,在FPGA發(fā)送模塊中采用的每一幀格式為:1位開(kāi)始位+8位數(shù)據(jù)位+1位奇校驗(yàn)位+1位停止位,波特率為2400。由設(shè)置的波特率可以算出分頻系數(shù)...
上傳時(shí)間: 2013-11-29
上傳用戶:ve3344
資源簡(jiǎn)介:針對(duì)高速數(shù)字信號(hào)處理的要求,提出用FPGA 實(shí)現(xiàn)基- 4FFT 算法,并對(duì)其整體結(jié)構(gòu)、蝶形單 元進(jìn)行了分析. 采用蝶算單元輸入并行結(jié)構(gòu)和同址運(yùn)算,能同時(shí)提供蝶形運(yùn)算所需的4 個(gè)操作 數(shù),具有最大的數(shù)據(jù)并行性,能提高處理速度 按照旋轉(zhuǎn)因子存放規(guī)則,蝶形運(yùn)算所需的3 ...
上傳時(shí)間: 2017-03-09
上傳用戶:671145514
資源簡(jiǎn)介:鍵盤鼠標(biāo)的源碼及約束(verilog)已用FPGA實(shí)現(xiàn)
上傳時(shí)間: 2017-03-14
上傳用戶:litianchu
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)FFT的算法分析,硬件介紹!
上傳時(shí)間: 2013-08-05
上傳用戶:qq1604324866
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)三電平PWM發(fā)生器的完整資料
上傳時(shí)間: 2013-08-06
上傳用戶:DXM35
資源簡(jiǎn)介:這是用FPGA實(shí)現(xiàn)的設(shè)計(jì)兩人擲骰子比較點(diǎn)大小的游戲,里面有詳細(xì)的程序源碼及分析,希望有些幫助
上傳時(shí)間: 2013-08-06
上傳用戶:lili123
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)RS232通信,此代碼是用VHDL語(yǔ)言編寫,非常有用的好東東啊
上傳時(shí)間: 2013-08-21
上傳用戶:爺?shù)臍赓|(zhì)
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)dsp 的fft算法 其中有幾個(gè)文檔文件和用vhdl寫的1024點(diǎn)的fft代碼
上傳時(shí)間: 2013-08-22
上傳用戶:ukuk
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)的DA轉(zhuǎn)換器,有說(shuō)明和源碼,VDHL文件。\\r\\nA PLD Based Delta-Sigma DAC\\r\\nDelta-Sigma modulation is the simple, yet powerful,\\r\\ntechnique responsible for the extraordinary\\r\\nperformance and low cost of today s audio CD\\r\\...
上傳時(shí)間: 2013-08-22
上傳用戶:dudu1210004
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)任意波形發(fā)生器的源代碼,另外還包括FPGA實(shí)現(xiàn)UART,從而與MCU實(shí)現(xiàn)串行通信。
上傳時(shí)間: 2013-08-27
上傳用戶:llwap
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)fft
上傳時(shí)間: 2013-09-06
上傳用戶:菁菁聆聽(tīng)
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率、抖動(dòng)、最大時(shí)鐘數(shù)、異步時(shí)鐘設(shè)計(jì)和時(shí)鐘/數(shù)據(jù)關(guān)系。設(shè)計(jì)過(guò)程中最重要的一步是確定要用多少個(gè)不同的時(shí)鐘,以及如何進(jìn)行布線
上傳時(shí)間: 2016-04-03
上傳用戶:ma1301115706
資源簡(jiǎn)介:隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號(hào)處理的理論和技術(shù)廣泛的應(yīng)用于通訊、語(yǔ)音處理、計(jì)算機(jī)和多媒體等領(lǐng)域。快速傅立葉變換(FFT)使離散傅立葉變換的運(yùn)算時(shí)間縮短了幾個(gè)數(shù)量級(jí),在數(shù)字信號(hào)處理領(lǐng)域被廣泛應(yīng)用。FFT已經(jīng)成為現(xiàn)代信號(hào)處理的重要手段之一。 現(xiàn)場(chǎng)可編...
上傳時(shí)間: 2013-04-24
上傳用戶:康郎
資源簡(jiǎn)介:隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號(hào)處理的理論和技術(shù)廣泛的應(yīng)用于通訊、語(yǔ)音處理、計(jì)算機(jī)和多媒體等領(lǐng)域。快速傅立葉變換(FFT)使離散傅立葉變換的運(yùn)算時(shí)間縮短了幾個(gè)數(shù)量級(jí),在數(shù)字信號(hào)處理領(lǐng)域被廣泛應(yīng)用。FFT已經(jīng)成為現(xiàn)代信號(hào)處理的重要手段之一。 現(xiàn)場(chǎng)可編...
上傳時(shí)間: 2013-04-24
上傳用戶:ykykpb
資源簡(jiǎn)介:本書(shū)比較全面地闡述了FPGA在數(shù)字信號(hào)處理中的應(yīng)用問(wèn)題。 數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn) 本書(shū)共分8章,主要內(nèi)容包括典型FPGA器件的介紹、vhdl硬件描述語(yǔ)言、FPGA設(shè)計(jì)中常用軟件簡(jiǎn)介、用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理的數(shù)據(jù)規(guī)劃、多種結(jié)構(gòu)類型的fir數(shù)字濾波器的FPGA實(shí)現(xiàn)、...
上傳時(shí)間: 2013-06-04
上傳用戶:y562413679
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)SDRAM的操作,具體操作見(jiàn)內(nèi)部說(shuō)明文件
上傳時(shí)間: 2014-01-05
上傳用戶:ecooo
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)IIC通訊的主控端,最簡(jiǎn)化的代碼,占用最小FPGA資源
上傳時(shí)間: 2015-03-24
上傳用戶:Ants
資源簡(jiǎn)介:VB 例程序講解 、局域網(wǎng)聊天程序 二、可以換膚的窗體 三、richtext實(shí)現(xiàn)的文本編輯器 四、用OLE實(shí)現(xiàn)文件拖放 五、窗體卸載時(shí)彈出確認(rèn)對(duì)話框 六、讓控件大小隨窗體改變而改變 七、拖動(dòng)無(wú)標(biāo)題欄窗體 八、在打開(kāi)文件對(duì)話框中選擇多文件
上傳時(shí)間: 2015-04-25
上傳用戶:VRMMO
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)fft
上傳時(shí)間: 2014-01-20
上傳用戶:fanboynet