用FPGA實(shí)現(xiàn)了RS232異步串行通信,所用語(yǔ)言是VHDL,另外本人還有Verilog的歡迎交流學(xué)習(xí),根據(jù)RS232 異步串行通信來(lái)的幀格式,在FPGA發(fā)送模塊中采用的每一幀格式為:1位開始位+8位數(shù)據(jù)位+1位奇校驗(yàn)位+1位停止位,波特率為2400。由設(shè)置的波特率可以算出分頻系數(shù),具體算法為分頻系數(shù)X=CLK/(BOUND*2)。
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶:
資源簡(jiǎn)介:
上傳時(shí)間:
上傳用戶: