用verilog實(shí)現(xiàn)濾波器的功能,通過(guò)軟件綜合仿真,在利用FPGA實(shí)現(xiàn)
資源簡(jiǎn)介:用verilog實(shí)現(xiàn)濾波器的功能,通過(guò)軟件綜合仿真,在利用FPGA實(shí)現(xiàn)
上傳時(shí)間: 2013-12-14
上傳用戶(hù):lanhuaying
資源簡(jiǎn)介:用verilog實(shí)現(xiàn)8255芯片功能
上傳時(shí)間: 2013-10-31
上傳用戶(hù):sunjet
資源簡(jiǎn)介:php編寫(xiě)地FTP地程序模塊。里面比較詳細(xì)敘述了怎么用php實(shí)現(xiàn)ftp的功能。
上傳時(shí)間: 2013-12-16
上傳用戶(hù):watch100
資源簡(jiǎn)介:用vhdl實(shí)現(xiàn)秒表的功能,具有秒表功能,有分、秒顯示,后期可以自己添加鬧鐘的模塊。
上傳時(shí)間: 2016-12-20
上傳用戶(hù):aeiouetla
資源簡(jiǎn)介:用verilog實(shí)現(xiàn)了奇數(shù)和偶數(shù)不同的分頻器設(shè)計(jì)
上傳時(shí)間: 2016-07-11
上傳用戶(hù):jhjjh
資源簡(jiǎn)介:iic implementation,用verilog實(shí)現(xiàn)了IIC標(biāo)準(zhǔn)協(xié)議的功能
上傳時(shí)間: 2015-10-19
上傳用戶(hù):vodssv
資源簡(jiǎn)介:利用CCS用來(lái)實(shí)現(xiàn)FIR濾波器的功能。保證正確。
上傳時(shí)間: 2016-09-22
上傳用戶(hù):小碼農(nóng)lz
資源簡(jiǎn)介:用verilog實(shí)現(xiàn)fir濾波器,實(shí)現(xiàn)了一個(gè)8階的fir濾波器
上傳時(shí)間: 2014-12-22
上傳用戶(hù):qb1993225
資源簡(jiǎn)介:用verilog 代碼編寫(xiě)的179階FIR數(shù)字濾波器,采用分布式算法實(shí)現(xiàn)
上傳時(shí)間: 2015-10-03
上傳用戶(hù):zwei41
資源簡(jiǎn)介:用verilog實(shí)現(xiàn)的移位寄存器,可以實(shí)現(xiàn)左移、右移等功能
上傳時(shí)間: 2014-01-23
上傳用戶(hù):520
資源簡(jiǎn)介:用dsp實(shí)現(xiàn)濾波器功能,內(nèi)含.asm文件及相應(yīng)的執(zhí)行文件,需要的請(qǐng)下載
上傳時(shí)間: 2014-11-29
上傳用戶(hù):redmoons
資源簡(jiǎn)介:用verilog實(shí)現(xiàn)的以太網(wǎng)接口!!!!!!!!!!!!!!!!!!
上傳時(shí)間: 2013-07-13
上傳用戶(hù):LSPSL
資源簡(jiǎn)介:用verilog實(shí)現(xiàn)的串口收發(fā)數(shù)據(jù)程序,已經(jīng)調(diào)試通過(guò)
上傳時(shí)間: 2013-08-21
上傳用戶(hù):lixinxiang
資源簡(jiǎn)介:用verilog實(shí)現(xiàn)基于FPGA的通用分頻器
上傳時(shí)間: 2013-08-30
上傳用戶(hù):xingyuewubian
資源簡(jiǎn)介:這個(gè)類(lèi)實(shí)現(xiàn)了用C#發(fā)送郵件的功能
上傳時(shí)間: 2015-02-21
上傳用戶(hù):gundamwzc
資源簡(jiǎn)介:本程序是用匯編語(yǔ)言實(shí)現(xiàn)數(shù)字時(shí)鐘功能的.通過(guò)修改8259中斷控制器的中斷屏蔽寄存器(21H號(hào)端口) 打開(kāi)時(shí)間中斷, 實(shí)時(shí)中斷, 鍵盤(pán)中斷
上傳時(shí)間: 2015-03-31
上傳用戶(hù):manking0408
資源簡(jiǎn)介:用c和匯編實(shí)現(xiàn)相同的功能,具體見(jiàn)程序,挺簡(jiǎn)單的一個(gè)程序
上傳時(shí)間: 2013-12-12
上傳用戶(hù):aappkkee
資源簡(jiǎn)介:給同學(xué)寫(xiě)的JAVA的期末考試題,主要的功能是用JAVA實(shí)現(xiàn)數(shù)據(jù)庫(kù)的連接
上傳時(shí)間: 2014-12-21
上傳用戶(hù):英雄
資源簡(jiǎn)介:用verilog實(shí)現(xiàn)的四乘四鍵盤(pán)程序,在Quartus II上編譯通過(guò)并成功
上傳時(shí)間: 2015-05-13
上傳用戶(hù):ruan2570406
資源簡(jiǎn)介:用VC++實(shí)現(xiàn)文件加密功能的源代碼,本代碼實(shí)現(xiàn)對(duì)文件的簡(jiǎn)單加密。
上傳時(shí)間: 2015-06-05
上傳用戶(hù):2404
資源簡(jiǎn)介:此代碼是用verilog實(shí)現(xiàn)的以太網(wǎng)接口,在此基礎(chǔ)上做修改,可以作為一般的以太網(wǎng)接口程序開(kāi)發(fā).
上傳時(shí)間: 2014-01-20
上傳用戶(hù):zhichenglu
資源簡(jiǎn)介:用verilog實(shí)現(xiàn)基于FPGA的通用分頻器
上傳時(shí)間: 2015-08-20
上傳用戶(hù):songrui
資源簡(jiǎn)介:這是我下的一個(gè)用verilog實(shí)現(xiàn)的除法代碼
上傳時(shí)間: 2015-10-01
上傳用戶(hù):zhuoying119
資源簡(jiǎn)介:用Delphi實(shí)現(xiàn)GIS的鷹眼圖功能,可進(jìn)行放大,縮小,框選等操作。
上傳時(shí)間: 2015-10-13
上傳用戶(hù):1101055045
資源簡(jiǎn)介:這是一個(gè)用verilog實(shí)現(xiàn)的除法器代碼。
上傳時(shí)間: 2013-12-28
上傳用戶(hù):wmwai1314
資源簡(jiǎn)介:用verilog實(shí)現(xiàn)QPSK中的差分,擾碼,串并,解差分,解擾碼,解串并,用MUXPLUS2進(jìn)行仿真
上傳時(shí)間: 2013-12-14
上傳用戶(hù):nairui21
資源簡(jiǎn)介:用verilog實(shí)現(xiàn)了一個(gè)數(shù)字秒表的設(shè)計(jì)
上傳時(shí)間: 2015-11-15
上傳用戶(hù):小眼睛LSL
資源簡(jiǎn)介:錄音機(jī)一個(gè),可以實(shí)現(xiàn)基本的功能,是用vc ++編寫(xiě)的,不是我的!
上傳時(shí)間: 2014-01-22
上傳用戶(hù):凌云御清風(fēng)
資源簡(jiǎn)介:必用的C程序,單片機(jī)實(shí)現(xiàn)濾波器的方法
上傳時(shí)間: 2014-01-06
上傳用戶(hù):yt1993410
資源簡(jiǎn)介:該程序可以用來(lái)實(shí)現(xiàn)huffman的編碼譯碼功能
上傳時(shí)間: 2015-12-24
上傳用戶(hù):yzy6007