這樣做的目的是要說明的應(yīng)用提供 電子系統(tǒng)設(shè)計(jì)師的必要工具 設(shè)計(jì)和評(píng)估鎖相環(huán)( PLL )的 配置集成電路。
資源簡(jiǎn)介:這樣做的目的是要說明的應(yīng)用提供 電子系統(tǒng)設(shè)計(jì)師的必要工具 設(shè)計(jì)和評(píng)估鎖相環(huán)( PLL )的 配置集成電路。
上傳時(shí)間: 2013-12-24
上傳用戶:colinal
資源簡(jiǎn)介:這個(gè)程序是matlab用來來對(duì)鎖相環(huán)(PLL)進(jìn)行仿真的,這樣的選擇基于多方面的考慮
上傳時(shí)間: 2013-12-18
上傳用戶:cooran
資源簡(jiǎn)介:國(guó)外一篇很好的數(shù)字鎖相環(huán)(PLL)設(shè)計(jì)文檔(解壓后PLL.pdf),不可不看呦!
上傳時(shí)間: 2016-08-10
上傳用戶:dengzb84
資源簡(jiǎn)介:使用改進(jìn)的COSTAS環(huán)實(shí)現(xiàn)鎖相環(huán)(PLL),應(yīng)用于高動(dòng)態(tài)的數(shù)字化接收系統(tǒng)
上傳時(shí)間: 2014-01-05
上傳用戶:Andy123456
資源簡(jiǎn)介:基于matlab的鎖相環(huán)(PLL)仿真源代碼
上傳時(shí)間: 2017-07-08
上傳用戶:13517191407
資源簡(jiǎn)介:模擬鎖相環(huán)(aPLL)的一些simulink模型
上傳時(shí)間: 2017-08-19
上傳用戶:dreamboy36
資源簡(jiǎn)介:這篇指導(dǎo)資料的目的是介紹OSWorkflow的所有概念,指導(dǎo)你如何使用它,并且保證你逐步理解OSWorkflow的關(guān)鍵內(nèi)容。 本指導(dǎo)資料假定你已經(jīng)部署OSWorkflow的范例應(yīng)用在你的container上。范例應(yīng)用部署是使用基于內(nèi)存的數(shù)據(jù)存儲(chǔ),這樣你不需要擔(dān)心如何配置其他持久...
上傳時(shí)間: 2014-12-07
上傳用戶:huql11633
資源簡(jiǎn)介:TERAWINS T302B數(shù)碼相框方案,T302B是一多功能合一、高集成度、高性價(jià)比的數(shù)碼相框(DPF)SoC解決方案。
上傳時(shí)間: 2016-04-07
上傳用戶:WMC_geophy
資源簡(jiǎn)介:全數(shù)字鎖相環(huán)(adPLL)的部分源程序代碼,是其中最重要的部分。
上傳時(shí)間: 2017-09-03
上傳用戶:liansi
資源簡(jiǎn)介:4046鎖相環(huán)功率超聲電源的頻率跟蹤電路 值得參考
上傳時(shí)間: 2013-10-08
上傳用戶:bhqrd30
資源簡(jiǎn)介:結(jié)合直接數(shù)字頻率合成(DDS)和鎖相環(huán)(PLL)技術(shù)完成了X波段低相噪本振跳頻源的設(shè)計(jì)。文章通過軟件仿真重點(diǎn)分析了本振跳頻源的低相噪設(shè)計(jì)方法,同時(shí)給出了主要的硬件選擇和詳細(xì)電路設(shè)計(jì)過程。最后對(duì)樣機(jī)的測(cè)試結(jié)果表明,本方案具有相位噪聲低、頻率控制靈活...
上傳時(shí)間: 2013-11-12
上傳用戶:jiwy
資源簡(jiǎn)介:為了研制一種鎖定時(shí)間短、相位噪聲低、雜散抑制度高的頻率合成技術(shù),采用了直接數(shù)字式頻率合成器(DDS)驅(qū)動(dòng)鎖相環(huán)(PLL)的結(jié)構(gòu)。該頻率合成器綜合了DDS頻率轉(zhuǎn)換速度快、頻率分辨率高和PLL輸出頻帶寬、輸出雜散低的優(yōu)點(diǎn)。基于該結(jié)構(gòu)研制實(shí)現(xiàn)了輸出頻率范圍為...
上傳時(shí)間: 2014-12-28
上傳用戶:assef
資源簡(jiǎn)介:用VHDL寫的數(shù)字鎖相環(huán)程序 PLL.vhd為源文件 PLLTB.vhd為testbench
上傳時(shí)間: 2014-01-20
上傳用戶:zwei41
資源簡(jiǎn)介:小數(shù)分頻技術(shù)解決了鎖相環(huán)頻率合成器中的頻率分辨率和轉(zhuǎn)換時(shí)間的矛盾, 但是卻引入了嚴(yán)重的相位噪聲, 傳統(tǒng)的相位補(bǔ)償方法由于對(duì)Aö D 等數(shù)字器件的要求很高并具有滯后性實(shí)現(xiàn)難度較大。$2 調(diào)制器對(duì)噪聲具有整形的功 能, 因而將多階的$2 調(diào)制器用于小數(shù)分頻...
上傳時(shí)間: 2017-01-04
上傳用戶:498732662
資源簡(jiǎn)介:目前以IGBT為開關(guān)器件的串聯(lián)諧振感應(yīng)加熱電源在大功率和高頻下的研究是一個(gè)熱點(diǎn)和難點(diǎn),為彌補(bǔ)采用模擬電路搭建而成的控制系統(tǒng)的不足,對(duì)感應(yīng)加熱電源數(shù)字化控制研究是必然趨勢(shì)。本文以串聯(lián)諧振型感應(yīng)加熱電源為研究對(duì)象,采用T公司的TMS320F2812為控制芯片實(shí)...
上傳時(shí)間: 2022-06-20
上傳用戶:
資源簡(jiǎn)介:本論文是依托“985”工程超寬帶全中頻比幅比相測(cè)向系統(tǒng)研制項(xiàng)目,在原有經(jīng)典雷達(dá)接收機(jī)系統(tǒng)設(shè)計(jì)方案的基礎(chǔ)上,結(jié)合測(cè)向系統(tǒng)的工作原理和測(cè)向要求,采用四通道一次變頻超外差設(shè)計(jì)方案,基于MC和MMC器件分模塊設(shè)計(jì)了一個(gè)雷達(dá)接收機(jī),并對(duì)該接收機(jī)的頻率源進(jìn)行了...
上傳時(shí)間: 2022-03-29
上傳用戶:slq1234567890
資源簡(jiǎn)介:隨著微電子技術(shù)的發(fā)展,可編程邏輯器件取得了迅速的發(fā)展,其功能日益強(qiáng)大,F(xiàn)PGA內(nèi)部可用邏輯資源飛速增長(zhǎng),近來推出的FPGA都針對(duì)數(shù)字信號(hào)處理的特點(diǎn)做了特定設(shè)計(jì),集成了存儲(chǔ)器、鎖相環(huán)(PLL)、硬件乘法器、DSP模塊等,通過使用各個(gè)公司提供的FPGA開發(fā)軟件使...
上傳時(shí)間: 2013-07-16
上傳用戶:xiaowei314
資源簡(jiǎn)介:隨著微電子技術(shù)的發(fā)展,可編程邏輯器件取得了迅速的發(fā)展,其功能日益強(qiáng)大,F(xiàn)PGA內(nèi)部可用邏輯資源飛速增長(zhǎng),近來推出的FPGA都針對(duì)數(shù)字信號(hào)處理的特點(diǎn)做了特定設(shè)計(jì),集成了存儲(chǔ)器、鎖相環(huán)(PLL)、硬件乘法器、DSP模塊等,通過使用各個(gè)公司提供的FPGA開發(fā)軟件使...
上傳時(shí)間: 2013-07-22
上傳用戶:Divine
資源簡(jiǎn)介:PLL是數(shù)字鎖相環(huán)設(shè)計(jì)源程序, 其中, Fi是輸入頻率(接收數(shù)據(jù)), 數(shù)字鎖相技術(shù)在通信領(lǐng)域應(yīng)用非常廣泛,本例用VHDL描述了一個(gè)鎖相環(huán)作為參考,源碼已經(jīng)調(diào)試過。編譯器synplicty.Fo(Q5)是本地輸出頻率. 目的是從輸入數(shù)據(jù)中提取時(shí)鐘信號(hào)(Q5), 其頻率與數(shù)據(jù)速率一致,...
上傳時(shí)間: 2013-12-31
上傳用戶:hphh
資源簡(jiǎn)介:本文以感應(yīng)加熱電源為研究對(duì)象,闡述了感應(yīng)加熱電源的基本原理及其發(fā)展趨勢(shì)。對(duì)感應(yīng)加熱電源常用的兩種拓?fù)浣Y(jié)構(gòu)-電流型逆變器和電壓型逆變器做了比較分析,并分析了感應(yīng)加熱電源的各種調(diào)功方式。在對(duì)比幾種功率調(diào)節(jié)方式的基礎(chǔ)上,得出在整流側(cè)調(diào)功有利于高頻...
上傳時(shí)間: 2022-06-22
上傳用戶:
資源簡(jiǎn)介:本資源為2015全國(guó)電設(shè)E題報(bào)告——基于鎖相環(huán)的簡(jiǎn)易頻譜儀內(nèi)含原理分析方案對(duì)比及原理圖,下面是本資源的部分內(nèi)容:本系統(tǒng)采用MSP430F5529為主控器件,采用鎖相環(huán)頻率合成芯片ADF4110、三階RC低通濾波器和壓控振蕩芯片MAX2606實(shí)現(xiàn)穩(wěn)定的本振源,產(chǎn)生本征頻率在...
上傳時(shí)間: 2022-07-05
上傳用戶:
資源簡(jiǎn)介:敘述了鎖相環(huán)的應(yīng)用及其結(jié)構(gòu)特點(diǎn), 較詳細(xì)地介紹了鎖相集成電路CD4046的結(jié)構(gòu)特點(diǎn)和應(yīng)用。
上傳時(shí)間: 2013-10-27
上傳用戶:gxm2052
資源簡(jiǎn)介:基于ti公司6713dsp的數(shù)字鎖相環(huán),運(yùn)行環(huán)境為ccs3.1。希望有所幫助。
上傳時(shí)間: 2015-10-04
上傳用戶:ma1301115706
資源簡(jiǎn)介:FPGA中實(shí)現(xiàn)基于查找表方式(LUT)的DDS實(shí)現(xiàn),可用在數(shù)字下變頻和COSTAS鎖相環(huán)中,Verilog編寫,本人已經(jīng)調(diào)通
上傳時(shí)間: 2013-12-09
上傳用戶:lanjisu111
資源簡(jiǎn)介:H9200是一款商品防盜EAS主板,用于商場(chǎng)、服裝,超市等場(chǎng)所的防盜產(chǎn)品,本產(chǎn)品采進(jìn)了先進(jìn)的數(shù)字檢波技術(shù),自動(dòng)增益控制技術(shù)(AGC技術(shù)),鎖相環(huán)(PLL)等技術(shù),與以同類產(chǎn)EAS產(chǎn)品相比,有性價(jià)比高,誤報(bào)率低,檢測(cè)率高,反應(yīng)速度快,結(jié)構(gòu)更加合理,性能更加穩(wěn)定...
上傳時(shí)間: 2017-06-29
上傳用戶:helmos
資源簡(jiǎn)介:本文以超音頻串聯(lián)諧振式感應(yīng)加熱電源為研究對(duì)象,應(yīng)用鎖相環(huán)和PID技術(shù),采用數(shù)字信號(hào)處理器(DSP)和復(fù)雜可編程邏輯器件(CPLD)聯(lián)合控制的數(shù)字化技術(shù)實(shí)現(xiàn)感應(yīng)加熱電源的頻率跟蹤和0~1800自由移相調(diào)功,為感應(yīng)加熱電源系統(tǒng)的數(shù)字化、信息化、柔性化、智能化控...
上傳時(shí)間: 2022-06-19
上傳用戶:20125101110
資源簡(jiǎn)介:鎖相環(huán)(PLL)simulink仿真,加深對(duì)PLL的理解
上傳時(shí)間: 2013-12-21
上傳用戶:chenlong
資源簡(jiǎn)介:隨機(jī)遍量的產(chǎn)生程序說明: 1 功能:該程序目的是要能夠產(chǎn)生包括均勻分布,指數(shù)分布,瑞利分布和正態(tài)分布的隨機(jī)變量。本人制作的應(yīng)用程序可以方便地實(shí)現(xiàn)上述功能(暫定點(diǎn)數(shù)<10000,如有特殊要求,可以方便調(diào)整)。本應(yīng)用程序?qū)a(chǎn)生之?dāng)?shù)據(jù)存在用戶指定的文本文...
上傳時(shí)間: 2013-12-30
上傳用戶:王楚楚
資源簡(jiǎn)介:Haskell 中文教程1-3章(flw譯) 純粹的函數(shù)型編程語言。以著名邏輯學(xué)家 Haskell B. Curry 的名字命名。 最初的目的是想要設(shè)計(jì)出滿足下面這些要求的語言: 1,它必須能夠適合教學(xué)、研究、應(yīng)用開發(fā),包括一些大系統(tǒng)的構(gòu)造。 2,它必須能夠使用形式語言來準(zhǔn)確...
上傳時(shí)間: 2014-01-10
上傳用戶:685
資源簡(jiǎn)介:引言 1.1 編寫目的 編寫本測(cè)試計(jì)劃的目的是為整個(gè)測(cè)試階段的管理工作和技術(shù)工作提供指南;同時(shí)確定測(cè)試的內(nèi)容和范圍,為評(píng)價(jià)系統(tǒng)提供依據(jù);此外還幫助用戶安排測(cè)試活動(dòng),說明對(duì)設(shè)備器材和機(jī)構(gòu)人員的資源需求;說明測(cè)試結(jié)果的評(píng)價(jià)指標(biāo)。 1.2 背景 說明本測(cè)...
上傳時(shí)間: 2013-12-10
上傳用戶:頂?shù)弥?/p>