亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

X-DSP-EDMA

  • DSP的聚光光伏發(fā)電自動(dòng)跟蹤系統(tǒng)的設(shè)計(jì)

    為提高聚光光伏發(fā)電的太陽能利用率,提出了一種環(huán)形軌道式光伏發(fā)電雙軸跟蹤系統(tǒng)的設(shè)計(jì)方案。系統(tǒng)采用DSP控制伺服電機(jī)的方法,利用空間電壓矢量脈寬調(diào)制(SVPWM)技術(shù),形成了閉環(huán)的位置伺服控制。通過MATLAB/SIMULINK進(jìn)行了速度環(huán)仿真,結(jié)果表明該系統(tǒng)運(yùn)行穩(wěn)定,具有較好的靜態(tài)和動(dòng)態(tài)特性。

    標(biāo)簽: DSP 聚光光伏 發(fā)電 自動(dòng)跟蹤系統(tǒng)

    上傳時(shí)間: 2013-10-10

    上傳用戶:Vici

  • 基于DSP和CPLD的液晶模塊的設(shè)計(jì)

    本文介紹了一種基于DSP TMS320F2812和CPLD EPM7128SQC100的液晶模塊的設(shè)計(jì)與實(shí) 現(xiàn)方法。將CPLD作為DSP與液晶模塊之間連接的橋梁,解決了快速處理器DSP與慢速外設(shè)液晶模塊的匹配問題,給出了硬件接口電路以及相關(guān)的程序設(shè)計(jì),并在實(shí)際應(yīng)用系統(tǒng)中成功運(yùn)行。

    標(biāo)簽: CPLD DSP 液晶模塊

    上傳時(shí)間: 2014-12-28

    上傳用戶:xinhaoshan2016

  • DSP仿真器原理圖(USB2.0)

    DSP仿真器原理圖(USB2.0)

    標(biāo)簽: DSP 2.0 USB 仿真器

    上傳時(shí)間: 2013-10-10

    上傳用戶:電子世界

  • Xilinx UltraScale:新一代架構(gòu)滿足您的新一代架構(gòu)需求(EN)

      中文版詳情瀏覽:http://www.elecfans.com/emb/fpga/20130715324029.html   Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture    The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications.   The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation.   Some of the UltraScale architecture breakthroughs include:   • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50%    • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability   • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization   • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard    • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets   • Greatly enhanced DSP and packet handling   The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.

    標(biāo)簽: UltraScale Xilinx 架構(gòu)

    上傳時(shí)間: 2013-11-13

    上傳用戶:瓦力瓦力hong

  • 對(duì)Altera 28nm FPGA浮點(diǎn)DSP設(shè)計(jì)流程和性能的獨(dú)立分析

      電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測(cè)試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號(hào)處理(DSP)設(shè)計(jì)。獨(dú)立技術(shù)分析公司Berkeley設(shè)計(jì)技術(shù)有限公司(BDTI)驗(yàn)證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡(jiǎn)單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計(jì)流程,同時(shí)驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點(diǎn)DSP分析報(bào)告。    Altera的浮點(diǎn)DSP設(shè)計(jì)流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計(jì)更改,其工作環(huán)境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級(jí)模塊庫,支持FPGA設(shè)計(jì)人員比傳統(tǒng)HDL設(shè)計(jì)更迅速的實(shí)現(xiàn)并驗(yàn)證復(fù)數(shù)浮點(diǎn)算法。這一設(shè)計(jì)流程非常適合設(shè)計(jì)人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無線基站、工業(yè)自動(dòng)化、儀表和醫(yī)療圖像等。

    標(biāo)簽: Altera FPGA DSP 28

    上傳時(shí)間: 2014-12-28

    上傳用戶:18888888888

  • 基于Arria V和Cyclone V精度可調(diào)DSP模塊的高性能DSP應(yīng)用與實(shí)現(xiàn)

         本文是基于Arria V和Cyclone V精度可調(diào)DSP模塊的高性能DSP應(yīng)用與實(shí)現(xiàn)(英文資料)

    標(biāo)簽: DSP Cyclone Arria 精度可調(diào)

    上傳時(shí)間: 2014-12-28

    上傳用戶:CHINA526

  • 基于DSP+FPGA的磁鐵電源控制器的設(shè)計(jì)

    介紹了一種基于DSP和FPGA的磁鐵電源控制器的設(shè)計(jì)方案,闡述了該控制器硬件系統(tǒng)的組成,包括信號(hào)調(diào)理電路、中間數(shù)據(jù)處理部分、后端的驅(qū)動(dòng)電路。同時(shí)給出了DSP和FPGA之間通過SPI接口通信的具體流程和輸出PWM波形死區(qū)部分的控制流程。設(shè)計(jì)的磁鐵電源控制器有很好的控制和運(yùn)算能力,同時(shí)具有很好的靈活性和可靠性。

    標(biāo)簽: FPGA DSP 磁鐵 電源控制器

    上傳時(shí)間: 2014-01-27

    上傳用戶:suicoe

  • Alter FPGA的設(shè)計(jì)流程以及DSP設(shè)計(jì)

    Alter FPGA的設(shè)計(jì)流程以及DSP設(shè)計(jì).

    標(biāo)簽: Alter FPGA DSP 設(shè)計(jì)流程

    上傳時(shí)間: 2013-11-13

    上傳用戶:caixiaoxu26

  • WP267-Spartan-3A DSP FPGA的高級(jí)安全機(jī)制

    FPGA 具有輕松集成與支持新協(xié)議和新標(biāo)準(zhǔn)以及產(chǎn)品定制的能力,同時(shí)仍然可以實(shí)現(xiàn)快速的產(chǎn)品面市時(shí)間。在互聯(lián)網(wǎng)和全球市場(chǎng)環(huán)境中,外包制造變得越來越普遍,這使得安全變得更加重要。正如業(yè)界領(lǐng)袖出版的文章所述,反向工程、克隆、過度構(gòu)建以及篡改已經(jīng)成為主要的安全問題。據(jù)專家估計(jì),每年因?yàn)榧倜爱a(chǎn)品而造成的經(jīng)濟(jì)損失達(dá)數(shù)十億美元。國(guó)際反盜版聯(lián)盟表示,這些假冒產(chǎn)品威脅經(jīng)濟(jì)的發(fā)展,并且給全球的消費(fèi)類市場(chǎng)帶來重大影響。本白皮書將確定設(shè)計(jì)安全所面臨的主要威脅,探討高級(jí)安全選擇,并且介紹Xilinx 的新型、低成本SpartanTM-3A、Spartan-3AN 和Spartan-3A DSP FPGA 如何協(xié)助保護(hù)您的產(chǎn)品和利潤(rùn)。

    標(biāo)簽: Spartan FPGA 267 DSP

    上傳時(shí)間: 2014-12-28

    上傳用戶:松毓336

  • WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點(diǎn)DSP算法實(shí)現(xiàn)方案

    WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點(diǎn)DSP算法實(shí)現(xiàn)方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs

    標(biāo)簽: Xilinx FPGA 409 DSP

    上傳時(shí)間: 2013-11-07

    上傳用戶:defghi010

主站蜘蛛池模板: 无锡市| 二连浩特市| 偃师市| 平谷区| 陈巴尔虎旗| 三台县| 玛纳斯县| 海南省| 呼伦贝尔市| 普格县| 昌黎县| 沂南县| 那坡县| 吉林市| 德钦县| 博客| 治县。| 莆田市| 黄骅市| 久治县| 孟津县| 汽车| 固始县| 诸暨市| 嘉黎县| 台中县| 绥宁县| 筠连县| 瑞安市| 白玉县| 通海县| 吴忠市| 海晏县| 呼图壁县| 萨嘎县| 宜良县| 宜昌市| 即墨市| 新巴尔虎左旗| 台州市| 石嘴山市|