亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

X-DSP-EDMA

  • Alter FPGA的設(shè)計(jì)流程以及DSP設(shè)計(jì)

    Alter FPGA的設(shè)計(jì)流程以及DSP設(shè)計(jì).

    標(biāo)簽: Alter FPGA DSP 設(shè)計(jì)流程

    上傳時(shí)間: 2013-11-07

    上傳用戶(hù):dudu1210004

  • WP267-Spartan-3A DSP FPGA的高級(jí)安全機(jī)制

    FPGA 具有輕松集成與支持新協(xié)議和新標(biāo)準(zhǔn)以及產(chǎn)品定制的能力,同時(shí)仍然可以實(shí)現(xiàn)快速的產(chǎn)品面市時(shí)間。在互聯(lián)網(wǎng)和全球市場(chǎng)環(huán)境中,外包制造變得越來(lái)越普遍,這使得安全變得更加重要。正如業(yè)界領(lǐng)袖出版的文章所述,反向工程、克隆、過(guò)度構(gòu)建以及篡改已經(jīng)成為主要的安全問(wèn)題。據(jù)專(zhuān)家估計(jì),每年因?yàn)榧倜爱a(chǎn)品而造成的經(jīng)濟(jì)損失達(dá)數(shù)十億美元。國(guó)際反盜版聯(lián)盟表示,這些假冒產(chǎn)品威脅經(jīng)濟(jì)的發(fā)展,并且給全球的消費(fèi)類(lèi)市場(chǎng)帶來(lái)重大影響。本白皮書(shū)將確定設(shè)計(jì)安全所面臨的主要威脅,探討高級(jí)安全選擇,并且介紹Xilinx 的新型、低成本SpartanTM-3A、Spartan-3AN 和Spartan-3A DSP FPGA 如何協(xié)助保護(hù)您的產(chǎn)品和利潤(rùn)。

    標(biāo)簽: Spartan FPGA 267 DSP

    上傳時(shí)間: 2013-10-26

    上傳用戶(hù):simonpeng

  • XAPP708 -133MHz PCI-X到128MB DDR小型DIMM存儲(chǔ)器橋

      The Virtex-4 features, such as the programmable IDELAY and built-in FIFO support, simplifythe bridging of a high-speed, PCI-X core to large amounts of DDR-SDRAM memory. Onechallenge is meeting the PCI-X target initial latency specification. PCI-X Protocol Addendum tothe PCI Local Bus Specification Revision 2.0a ([Ref 6]) dictates that when a target signals adata transfer, "the target must do so within 16 clocks of the assertion of FRAME#." PCItermination transactions, such as Split Response/Complete, are commonly used to meet thelatency specifications. This method adds complexity to the design, as well as additional systemlatency. Another solution is to increase the ratio of the memory frequency to the PCI-X busfrequency. However, this solution increases the required power and clock resource usage.

    標(biāo)簽: PCI-X XAPP DIMM 708

    上傳時(shí)間: 2013-11-24

    上傳用戶(hù):18707733937

  • WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點(diǎn)DSP算法實(shí)現(xiàn)方案

    WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點(diǎn)DSP算法實(shí)現(xiàn)方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs

    標(biāo)簽: Xilinx FPGA 409 DSP

    上傳時(shí)間: 2013-10-21

    上傳用戶(hù):huql11633

  • 基于FPGA+DSP模式的智能相機(jī)設(shè)計(jì)

    針對(duì)嵌入式機(jī)器視覺(jué)系統(tǒng)向獨(dú)立化、智能化發(fā)展的要求,介紹了一種嵌入式視覺(jué)系統(tǒng)--智能相機(jī)。基于對(duì)智能相機(jī)體系結(jié)構(gòu)、組成模塊和圖像采集、傳輸和處理技術(shù)的分析,對(duì)國(guó)內(nèi)外的幾款智能相機(jī)進(jìn)行比較。綜合技術(shù)發(fā)展現(xiàn)狀,提出基于FPGA+DSP模式的硬件平臺(tái),并提出智能相機(jī)的發(fā)展方向。分析結(jié)果表明,該系統(tǒng)設(shè)計(jì)可以實(shí)現(xiàn)脫離PC運(yùn)行,完成圖像獲取與分析,并作出相應(yīng)輸出。 Abstract:  This paper introduced an embedded vision system-intelligent camera ,which was for embedded machine vision systems to an independent and intelligent development requirements. Intelligent camera architecture, component modules and image acquisition, transmission and processing technology were analyzed. After comparing integrated technology development of several intelligent cameras at home and abroad, the paper proposed the hardware platform based on FPGA+DSP models and made clear direction of development of intelligent cameras. On the analysis of the design, the results indicate that the system can run from the PC independently to complete the image acquisition and analysis and give a corresponding output.

    標(biāo)簽: FPGA DSP 模式 智能相機(jī)

    上傳時(shí)間: 2013-11-14

    上傳用戶(hù):無(wú)聊來(lái)刷下

  • 步進(jìn)電機(jī)--手把手教你學(xué)DSP之入門(mén)篇

    DSP

    標(biāo)簽: DSP 步進(jìn)電機(jī) 手把手

    上傳時(shí)間: 2014-01-18

    上傳用戶(hù):我累個(gè)乖乖

  • 基于DSP的無(wú)分電器點(diǎn)火裝置的設(shè)計(jì)

    dsp電器點(diǎn)火裝置的設(shè)計(jì)及應(yīng)用

    標(biāo)簽: DSP 分電器 點(diǎn)火裝置

    上傳時(shí)間: 2013-10-19

    上傳用戶(hù):skhlm

  • 基于DSP與FPGA的ARINC429總線(xiàn)接口卡設(shè)計(jì)

    設(shè)計(jì)了一種基于DSP和FPGA的ARINC429總線(xiàn)接口卡。該設(shè)計(jì)使用PLX公司的PCI9052和HARRIS公司的HS3282作為專(zhuān)用協(xié)議芯片,TI公司的TMS320F2812作為嵌入式CPU,Altera公司的FPGA芯片EP1C12來(lái)進(jìn)行邏輯控制、時(shí)序控制,實(shí)現(xiàn)了ARINC429總線(xiàn)接口卡的電路設(shè)計(jì)。本接口卡數(shù)據(jù)收發(fā)過(guò)程由卡上的DSP控制,無(wú)需占用計(jì)算機(jī)資源,具有高速、可靠、實(shí)時(shí)性好的優(yōu)點(diǎn)。

    標(biāo)簽: ARINC FPGA DSP 429

    上傳時(shí)間: 2013-11-20

    上傳用戶(hù):zhangdebiao

  • 基于DSP/BIOS的ARINC429總線(xiàn)接口設(shè)計(jì)

    DEll016是一種可支持ARINCA-29總線(xiàn)協(xié)議的串行接收、發(fā)送器件。介紹了一種基于DEll016的ARINCA29通信接口的設(shè)計(jì)方法,設(shè)計(jì)了一種基于DSP處理器的429總線(xiàn)轉(zhuǎn)換接口電路,并給出了DEll016的數(shù)據(jù)收發(fā)過(guò)程;軟件方面采用嵌入式實(shí)時(shí)操作系統(tǒng)DSP/BIOS為平臺(tái).重點(diǎn)介紹了軟件驅(qū)動(dòng)程序的編寫(xiě)。關(guān)鍵詞:DSP/BIOS;ARINC429總線(xiàn);DEll016 航空電子綜合系統(tǒng)是將航空電子設(shè)備通過(guò)總線(xiàn)綜合成一個(gè)分布式通信系統(tǒng),各個(gè)獨(dú)立的分系統(tǒng)都是由計(jì)算機(jī)來(lái)完成數(shù)據(jù)的采集、計(jì)算、處理和通信的。數(shù)據(jù)總線(xiàn)被稱(chēng)為現(xiàn)代航空電子系統(tǒng)的“骨架”。ARlNc429是航空電子系統(tǒng)之間最常用的通信總線(xiàn)⋯之一。它符合航空電子設(shè)備數(shù)字?jǐn)?shù)據(jù)傳輸標(biāo)準(zhǔn)。要在計(jì)算機(jī)上實(shí)現(xiàn)ARINC429總線(xiàn)數(shù)據(jù)的接收和發(fā)送,必須實(shí)現(xiàn)429總線(xiàn)與計(jì)算機(jī)總線(xiàn)之間的數(shù)據(jù)傳輸。本文提出了一種以DSP芯片TMS320F2812【2t51為控制核心,以嵌入式系統(tǒng)DsP/BIOS為平臺(tái)的ARINC 429總線(xiàn)接口的設(shè)計(jì)方案。 ARINC429是一種廣泛應(yīng)用于民用和軍用飛機(jī)的串行數(shù)據(jù)總線(xiàn)結(jié)構(gòu),是一種單向廣播式數(shù)據(jù)總線(xiàn),通訊介質(zhì)采用的是雙絞屏蔽線(xiàn),通信采用雙極性歸零制的三態(tài)碼調(diào)制方式,基本信息單元是由32位構(gòu)成的一個(gè)數(shù)據(jù)字。數(shù)據(jù)傳輸采用廣播傳輸原理,按開(kāi)環(huán)進(jìn)行傳輸,傳輸速率有兩種:高速傳輸率為lOOkbps±1%,低速傳輸率為12~14.5kbps 4-l%。奇偶校驗(yàn)位作為每個(gè)數(shù)字的一部分進(jìn)行傳輸,允許接收器完成簡(jiǎn)單的誤差校驗(yàn)。該總線(xiàn)具有抗干擾能力強(qiáng)、連線(xiàn)簡(jiǎn)單、可靠性高、數(shù)據(jù)資源豐富、數(shù)據(jù)精度高等優(yōu)點(diǎn)。絕大多數(shù)的現(xiàn)役民用飛機(jī),如波音系列飛機(jī)、歐洲空中客車(chē)等機(jī)種,其航空電子設(shè)備系統(tǒng)間的信息交換采用的就是ARINCA29串行總線(xiàn)標(biāo)準(zhǔn)。

    標(biāo)簽: ARINC BIOS DSP 429

    上傳時(shí)間: 2013-11-17

    上傳用戶(hù):瀟湘書(shū)客

  • 支持X/YModem和cis_b+協(xié)議的串口通訊程序

    支持X/YModem和cis_b+協(xié)議的串口通訊程序

    標(biāo)簽: YModem cis_b 協(xié)議 串口通訊

    上傳時(shí)間: 2014-01-17

    上傳用戶(hù):qweqweqwe

主站蜘蛛池模板: 瑞昌市| 犍为县| 渭源县| 南丰县| 遵化市| 万荣县| 怀仁县| 伊金霍洛旗| 临潭县| 嘉祥县| 绵阳市| 饶阳县| 连州市| 航空| 儋州市| 顺昌县| 怀化市| 宣恩县| 县级市| 桦甸市| 津市市| 肇庆市| 涿州市| 浦江县| 平武县| 谷城县| 仙游县| 常州市| 万全县| 临江市| 合水县| 长丰县| 庆城县| 永丰县| 荥经县| 柘城县| 石嘴山市| 鲁甸县| 临安市| 郧西县| 化隆|