亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Verlog ISE FPGA

  • FPGA設計全流程

    FPGA設計全流程:Modelsim>>Synplify.Pro>>ISE\\r\\n第一章 Modelsim編譯Xilinx庫\\r\\n第二章 調用Xilinx CORE-Generator\\r\\n第三章 使用Synplify.Pro綜合HDL和內核\\r\\n第四章 綜合后的項目執行\\r\\n第五章 不同類型結構的仿真

    標簽: FPGA 流程

    上傳時間: 2013-08-20

    上傳用戶:cuibaigao

  • 在利用FPGA實現數字信號處理方面

    在利用FPGA實現數字信號處理方面,分布式算法發揮著關鍵作用,與傳統的乘積-積結構相比,具有并行處理的高效性特點。詳細研究了基于FPGA、采用分布式算法實現FIR數字濾波器的原理和方法,并通過Xilinx ISE在Modelsim下進行了仿真。

    標簽: FPGA 數字信號處理 方面

    上傳時間: 2013-08-30

    上傳用戶:宋桃子

  • < FPGA數字電子系統設計與開發實例導航> 一書的代碼

    < FPGA數字電子系統設計與開發實例導航> 一書的代碼,FPGA數字電子系統設計與開發實例導航,用硬件描述語言編寫的,I2C,UART,USB,VGA,CAN-BUS,網絡等等的書籍配套原代碼。。。。\r\n使用方法:\r\n1.拷貝到硬盤。\r\n2.用ISE創建項目,分別加入各個代碼文件,即可。

    標簽: FPGA 數字電子 開發實例 導航

    上傳時間: 2013-08-31

    上傳用戶:CHINA526

  • 采用FPGA模擬高動態GPS信號源中的C/A碼產生器

    本文:采用了FPGA方法來模擬高動態(Global Position System GPS)信號源中的C/A碼產生器。C/A碼在GPS中實現分址、衛星信號粗捕和精碼(P碼)引導捕獲起著重要的作用,通過硬件描述語言VERILOG在ISE中實現電路生成,采用MODELSIM、SYNPLIFY工具分別進行仿真和綜合。

    標簽: FPGA GPS 模擬 動態

    上傳時間: 2013-08-31

    上傳用戶:pwcsoft

  • 基于FPGA的usb程序

    基于FPGA的usb程序,采用VHDL語言編寫。\r\n開發環境為ISE或者MAXPLUS2。

    標簽: FPGA usb 程序

    上傳時間: 2013-09-03

    上傳用戶:libenshu01

  • FPGA的串行通信UART控制器

    基于FPGA的串行通信UART控制器,采用VHDL語言編寫,包含多個子模塊。\r\n在ISE或FPGA的其它開發環境下新建一個工程,然后將文檔中的各個模塊程序添加進去,即可運行仿真。源程序已經過本人的仿真驗證。

    標簽: FPGA UART 串行通信 控制器

    上傳時間: 2013-09-03

    上傳用戶:xieguodong1234

  • FPGA在新型激光光幕靶中的應用

    結合坐標采集和處理在新型激光光幕靶中的應用,針對傳統激光光幕靶處理器I/O緊缺、處理速度慢、存在錯報、漏報,無法測試子彈連發坐標等問題,提出了一種以FPGA為核心的坐標采集和處理系統的設計方法。設計中采用了自頂向下的設計方法,將該系統依據邏輯功能劃分為3個模塊,并在ISE 14.1和Modelsim中進行設計、編譯、仿真,最后的仿真結果表明該系統能夠很好地采集到子彈的坐標。

    標簽: FPGA 激光光幕靶 中的應用

    上傳時間: 2013-12-19

    上傳用戶:haoxiyizhong

  • Xilinx FPGA設計實例介紹

      電子發燒友網:針對目前電子發燒友網舉辦的“玩轉FPGA:iPad2,賽靈思開發板等你拿”,小編在電話回訪過程中留意到有很多參賽選手對Xilinx 公司的FPGA及其設計流程不是很熟悉,所以特意在此整理了一些相關知識,希望對大家有所幫助。當然也希望Xilinx  FPGA愛好者能跟我們一起來探討學習!   本文主要幫助大家熟悉利用ISE進行Xilinx 公司FPGA 代碼開發的基本流程。主要是幫助初學者了解和初步掌握 ISE 的使用,不需要 FPGA 的開發基礎,所以對每個步驟并不進行深入的討論。 圖 實例顯示成果圖

    標簽: Xilinx FPGA 設計實例

    上傳時間: 2013-11-06

    上傳用戶:時代將軍

  • 擴頻通信芯片STEL-2000A的FPGA實現

    針對傳統集成電路(ASIC)功能固定、升級困難等缺點,利用FPGA實現了擴頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實現NCO模塊,在下變頻模塊調用了硬核乘法器并引入CIC濾波器進行低通濾波,給出了DQPSK解調的原理和實現方法,推導出一種簡便的引入?仔/4固定相移的實現方法。采用模塊化的設計方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發板上成功實現了整個系統。測試結果表明該系統正確實現了STEL-2000A的核心功能。 Abstract:  To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.

    標簽: STEL 2000 FPGA 擴頻通信

    上傳時間: 2013-11-06

    上傳用戶:liu123

  • 數字成形濾波器設計及FPGA實現

    本文對數字基帶信號脈沖成型濾波的應用、原理及實現進行了研究。首先介紹了數字成型濾波的應用意義并分析了模擬和數字兩種硬件實現方法,接著介紹了成形濾波器設計所需要MATLAB軟件,以及利用ISE system generator在FPGA上進行濾波器實現的優勢。文中給出了成形濾波函數的數學模型,討論了幾種常用成形濾波函數的傳輸特性以及對傳輸系統信號誤碼率的影響。然后介紹了本次設計中使用到的數字成形濾波器設計的幾種FIR濾波器結構。把各種設計方案進行仿真,比較仿真結果,最后根據實際應用的情況并結合設計仿真中出現的問題進行分析,得出各種設計結構的優缺點以及適合應用的場合。

    標簽: FPGA 數字 成形 濾波器設計

    上傳時間: 2013-10-18

    上傳用戶:aesuser

主站蜘蛛池模板: 孝义市| 德清县| 伊川县| 安陆市| 潼关县| 新晃| 泰宁县| 梅河口市| 齐齐哈尔市| 香格里拉县| 普安县| 邢台市| 吉首市| 成都市| 雅江县| 湟源县| 佳木斯市| 金乡县| 红安县| 德保县| 积石山| 垫江县| 龙州县| 马龙县| 武邑县| 宁阳县| 长寿区| 莫力| 安达市| 黄平县| 吐鲁番市| 邵武市| 甘泉县| 福贡县| 三门县| 天祝| 桐柏县| 响水县| 邢台市| 霍州市| 广灵县|