亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Verlog ISE FPGA

  • FPGA的集成開(kāi)發(fā)環(huán)境ISE中課仿真的Verilog代碼集錦

    FPGA的集成開(kāi)發(fā)環(huán)境ISE中課仿真的Verilog代碼集錦,基本是整個(gè)數(shù)字電路中的所有代碼

    標(biāo)簽: Verilog FPGA ISE 集成開(kāi)發(fā)環(huán)境

    上傳時(shí)間: 2017-07-02

    上傳用戶:xiaoyunyun

  • 基于FPGA的以太網(wǎng)接口的實(shí)現(xiàn)。 使用方法: 1.拷貝到硬盤。 2.用ISE創(chuàng)建項(xiàng)目

    基于FPGA的以太網(wǎng)接口的實(shí)現(xiàn)。 使用方法: 1.拷貝到硬盤。 2.用ISE創(chuàng)建項(xiàng)目,分別加入各個(gè)代碼文件,即可。

    標(biāo)簽: FPGA ISE 以太網(wǎng)接口 硬盤

    上傳時(shí)間: 2014-01-02

    上傳用戶:清風(fēng)冷雨

  • 異步FIFO的FPGA實(shí)現(xiàn),XILINX FPGA, ISE ,VHDL語(yǔ)言實(shí)現(xiàn)

    異步FIFO的FPGA實(shí)現(xiàn),XILINX FPGA, ISE ,VHDL語(yǔ)言實(shí)現(xiàn)

    標(biāo)簽: FPGA XILINX FIFO VHDL

    上傳時(shí)間: 2017-09-09

    上傳用戶:秦莞爾w

  • FPGA/CPLD設(shè)計(jì)工具——Xilinx ISE使用詳解 378頁(yè) 71.7M.pdf

    可編程邏輯器件相關(guān)專輯 96冊(cè) 1.77GFPGA/CPLD設(shè)計(jì)工具——Xilinx ISE使用詳解 378頁(yè) 71.7M.pdf

    標(biāo)簽:

    上傳時(shí)間: 2014-05-05

    上傳用戶:時(shí)代將軍

  • 基于Xilinx-ISE-124的FPGA設(shè)計(jì)規(guī)程

    基于Xilinx-ISE-124的FPGA設(shè)計(jì)規(guī)程這是一份非常不錯(cuò)的資料,歡迎下載,希望對(duì)您有幫助!

    標(biāo)簽: fpga

    上傳時(shí)間: 2022-03-05

    上傳用戶:XuVshu

  • fpga ubs通訊模塊 verlog語(yǔ)言 使用EZ-USB FX2

    fpga ubs通訊模塊 verlog語(yǔ)言 使用EZ-USB FX2

    標(biāo)簽: fpga ubs 通訊模塊 verlog

    上傳時(shí)間: 2022-06-25

    上傳用戶:20125101110

  • XILINX FPGA ISE 下載教程.pdf

    XILINX FPGA ISE 下載教程,基于ISE 14.7軟件詳細(xì)講解基于ISE環(huán)境下載.bit文件和配置Flash文件的方法

    標(biāo)簽: xilinx fpga ise CPLD

    上傳時(shí)間: 2022-07-04

    上傳用戶:

  • 多功能車輛總線控制器的FPGA設(shè)計(jì)與開(kāi)發(fā).rar

    隨著計(jì)算機(jī)網(wǎng)絡(luò)與嵌入式控制技術(shù)的迅速發(fā)展,作為傳統(tǒng)運(yùn)輸行業(yè)的鐵路系統(tǒng)對(duì)此也有了新的要求,列車通信網(wǎng)絡(luò)應(yīng)運(yùn)而生。經(jīng)過(guò)多年的發(fā)展,國(guó)際電工委員會(huì)(IEC)為了規(guī)范列車通信網(wǎng)絡(luò),于1999年通過(guò)了IEC61375-1標(biāo)準(zhǔn)。該標(biāo)準(zhǔn)將列車通信網(wǎng)絡(luò)分為兩條總線:絞線式列車總線(WTB)和多功能車輛總線(MVB)。MVB是一個(gè)標(biāo)準(zhǔn)通信介質(zhì),為掛在其上的設(shè)備傳輸和交換數(shù)據(jù)。而多功能車輛總線控制器(MVBC)是MVB與MVB實(shí)際物理層之間的接口,其主要實(shí)現(xiàn)MVB數(shù)據(jù)鏈路層的功能。由于該項(xiàng)關(guān)鍵技術(shù)仍被國(guó)外公司壟斷,因此開(kāi)發(fā)具有自主知識(shí)產(chǎn)權(quán)的MVBC迫在眉睫。 鑒于上述原因,本文深入研究了IEC61375-1標(biāo)準(zhǔn)。根據(jù)MVBC的技術(shù)特點(diǎn),本文提出了使用FPGA來(lái)實(shí)現(xiàn)其具體功能的方案。掛在MVB總線上的設(shè)備分為五類,他們的功能各不相同。而支持4類設(shè)備的MVBC具有設(shè)備狀態(tài)、過(guò)程數(shù)據(jù)、消息數(shù)據(jù)通信和總線管理功能,并且兼容2類和3類設(shè)備。本文的目的就是用FPGA實(shí)現(xiàn)支持4類設(shè)備的MVBC。 本文采用自頂向下的設(shè)計(jì)方法。整個(gè)MVBC主要?jiǎng)澐譃椋壕幋a模塊、譯碼模塊、冗余控制模塊、報(bào)文分析單元、通信存儲(chǔ)控制器、主控制單元、地址邏輯模塊。在整個(gè)開(kāi)發(fā)流程中,使用Xilinx的ISE集成開(kāi)發(fā)環(huán)境。使用Verilog HDL硬件描述語(yǔ)言對(duì)上述各個(gè)模塊進(jìn)行RTL級(jí)描述,并用Synplify Pro進(jìn)行綜合。最后,在ModelSim中對(duì)各個(gè)模塊進(jìn)行了布線后仿真和驗(yàn)證。 在實(shí)驗(yàn)室條件下,通過(guò)嚴(yán)格的仿真驗(yàn)證后,其結(jié)果證明了本文設(shè)計(jì)的模塊達(dá)到了IEC61375-1標(biāo)準(zhǔn)的要求。因此,用FPGA實(shí)現(xiàn)MVBC這一方案具有可操作性。 關(guān)鍵詞:列車通信網(wǎng);多功能車輛總線;多功能車輛總線控制器;現(xiàn)場(chǎng)可編程門陣列

    標(biāo)簽: FPGA 多功能 總線控制器

    上傳時(shí)間: 2013-07-18

    上傳用戶:wxhwjf

  • 基于FPGA的通用異步收發(fā)器的設(shè)計(jì).rar

    通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時(shí)支持短距離和長(zhǎng)距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應(yīng)用于微機(jī)和外設(shè)之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點(diǎn)是數(shù)據(jù)傳輸速率比較慢,難以滿足高速率數(shù)據(jù)傳輸?shù)膱?chǎng)合,而更重要的就是它們都具有不可移植性,因此要利用這些芯片來(lái)實(shí)現(xiàn)PC機(jī)和FPGA芯片之間的通信,勢(shì)必會(huì)增加接口連線的復(fù)雜程度以及降低整個(gè)系統(tǒng)的穩(wěn)定性和有效性。 本課題就是針對(duì)UART的特點(diǎn)以及FPGA設(shè)計(jì)具有可移植性的優(yōu)勢(shì),提出了一種基于FPGA芯片的嵌入式UART設(shè)計(jì)方法,其中主要包括狀態(tài)機(jī)的描述形式以及自頂向下的設(shè)計(jì)方法,利用硬件描述語(yǔ)言來(lái)編制UART的各個(gè)子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內(nèi)部,這樣不僅能解決傳統(tǒng)UART芯片的缺點(diǎn)而且同時(shí)也使整個(gè)系統(tǒng)變得更加具有緊湊性以及可靠性。 本課題所設(shè)計(jì)的LIART支持標(biāo)準(zhǔn)的RS-232C傳輸協(xié)議,主要設(shè)計(jì)有發(fā)送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個(gè)獨(dú)立的數(shù)據(jù)緩沖區(qū)FIFO模塊。該模塊具有可變的波特率、數(shù)據(jù)幀長(zhǎng)度以及奇偶校驗(yàn)方式,還有多種中斷源、中斷優(yōu)先級(jí)、較強(qiáng)的抗干擾數(shù)據(jù)接收能力以及芯片內(nèi)部自診斷的能力,模塊內(nèi)分開(kāi)的接收和發(fā)送數(shù)據(jù)緩沖寄存器能實(shí)現(xiàn)全雙工通信。除此之外最重要的是利用IP模塊復(fù)用技術(shù)設(shè)計(jì)數(shù)據(jù)緩沖區(qū)FIFO,采用兩種可選擇的數(shù)據(jù)緩沖模式。這樣既可以應(yīng)用于高速的數(shù)據(jù)傳輸環(huán)境,也能適合低速的數(shù)據(jù)傳輸場(chǎng)合,因此可以達(dá)到資源利用的最大化。 在具體的設(shè)計(jì)過(guò)程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開(kāi)發(fā)環(huán)境中對(duì)各個(gè)功能模塊進(jìn)行綜合優(yōu)化、仿真驗(yàn)證以及下載實(shí)現(xiàn)。各項(xiàng)數(shù)據(jù)結(jié)果表明,本課題中所設(shè)計(jì)的UART滿足預(yù)期設(shè)計(jì)目標(biāo)。

    標(biāo)簽: FPGA 異步收發(fā)器

    上傳時(shí)間: 2013-08-02

    上傳用戶:rocketrevenge

  • 基于FPGA的浮點(diǎn)運(yùn)算器設(shè)計(jì).rar

    隨著電子工業(yè)應(yīng)用領(lǐng)域需求的增長(zhǎng),要實(shí)現(xiàn)復(fù)雜程度較高的數(shù)字電子系統(tǒng),對(duì)數(shù)據(jù)處理能力提出越來(lái)越高的要求。定點(diǎn)運(yùn)算已經(jīng)很難滿足高性能數(shù)字系統(tǒng)的需要,而浮點(diǎn)數(shù)相對(duì)于定點(diǎn)數(shù),具有表述范圍寬,有效精度高等優(yōu)點(diǎn),在航空航天、遙感、機(jī)器人技術(shù)以及涉及指數(shù)運(yùn)算和信號(hào)處理等領(lǐng)域有著廣泛的應(yīng)用。對(duì)浮點(diǎn)運(yùn)算的要求主要體現(xiàn)在兩個(gè)方面:一是速度,即如何快速有效的完成浮點(diǎn)運(yùn)算;二是精度,即浮點(diǎn)運(yùn)算能夠提供多少位的有效數(shù)字。 計(jì)算機(jī)性價(jià)比的提高以及可編程邏輯器件的出現(xiàn),對(duì)傳統(tǒng)的數(shù)字電子系統(tǒng)設(shè)計(jì)方法進(jìn)行了變革。FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)讓設(shè)計(jì)師通過(guò)設(shè)計(jì)芯片來(lái)實(shí)現(xiàn)電子系統(tǒng)的功能,將傳統(tǒng)的固件選用及電路板設(shè)計(jì)工作放在芯片設(shè)計(jì)中進(jìn)行。FPGA可以完成極其復(fù)雜的時(shí)序與組合邏輯電路功能,適用于高速、高密度,如運(yùn)算器、數(shù)字濾波器、二維卷積器等具有復(fù)雜算法的邏輯單元和信號(hào)處理單元的邏輯設(shè)計(jì)領(lǐng)域。 鑒于FPGA技術(shù)的特點(diǎn)和浮點(diǎn)運(yùn)算的廣泛應(yīng)用,本文基于FPGA將浮點(diǎn)運(yùn)算結(jié)合實(shí)際應(yīng)用設(shè)計(jì)一個(gè)觸摸式浮點(diǎn)計(jì)算器,主要目的是通過(guò)VHDL語(yǔ)言編程來(lái)實(shí)現(xiàn)浮點(diǎn)數(shù)的加減、乘除和開(kāi)方等基本運(yùn)算功能。 (1)給出系統(tǒng)的整體框架設(shè)計(jì)和各模塊的實(shí)現(xiàn),包括芯片的選擇、各模塊之間的時(shí)序以及控制、每個(gè)運(yùn)算模塊詳細(xì)的工作原理和算法設(shè)計(jì)流程; (2)通過(guò)VHDL語(yǔ)言編程來(lái)實(shí)現(xiàn)浮點(diǎn)數(shù)的加減、乘除和開(kāi)方等基本運(yùn)算功能; (3)在Xilinx ISE環(huán)境下,對(duì)系統(tǒng)的主要模塊進(jìn)行開(kāi)發(fā)設(shè)計(jì)及功能仿真,驗(yàn)證了基于FPGA的浮點(diǎn)運(yùn)算。

    標(biāo)簽: FPGA 浮點(diǎn)運(yùn)算器

    上傳時(shí)間: 2013-04-24

    上傳用戶:咔樂(lè)塢

主站蜘蛛池模板: 汉寿县| 合江县| 铜川市| 尖扎县| 南投县| 工布江达县| 临夏县| 宜丰县| 大荔县| 隆尧县| 合江县| 会东县| 怀远县| 齐齐哈尔市| 米易县| 淮南市| 五大连池市| 昌宁县| 伊川县| 富阳市| 镇巴县| 遂宁市| 大城县| 米脂县| 西吉县| 大连市| 云龙县| 盱眙县| 西充县| 昌宁县| 攀枝花市| 象州县| 墨脱县| 威远县| 深圳市| 广饶县| 双牌县| 革吉县| 梅州市| 繁昌县| 邹城市|