亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Spectre

  • WinChat was created in late 2000 by Spectre, DeMENted and Unique_T. You can connect to WinChat.Ne

    WinChat was created in late 2000 by Spectre, DeMENted and Unique_T. You can connect to WinChat.Net by pointing your IRC client at irc.winchat.net. Or you can start a Java client right now.

    標簽: WinChat DeMENted Unique_T Spectre

    上傳時間: 2016-04-24

    上傳用戶:zhangyi99104144

  • MEMS傳感器弱信號檢測電路及集成設計.rar

    高精度慣性加速度計能夠實現實時位移檢測,在當今民用和軍用系統如汽車電子、工業控制、消費電子、衛星火箭和導彈等中間具有廣泛的需求。在高精度慣性加速度計中,特別需要穩定的低噪聲高靈敏度接口電路。事實上,隨著傳感器性能的不斷提高,接口電路將成為限制整個系統的主要因素。 本論文在分析差動電容式傳感器工作原理的基礎上,設計了針對電容式加速度計的全差分開環低噪聲接口電路。前端電路檢測傳感器電容的變化,通過積分放大,產生正比于電容波動的電壓信號。 本論文采用開關電容電路結構,使得對寄生不敏感,信號靈敏度高,容易與傳感器單片集成。為了得到微重力加速度性能,設計電容式位移傳感接口電路時,重點研究了噪聲問題和系統建模問題。仔細分析了開環傳感器中的不同噪聲源,并對其中的一些進行了仿真驗證。建立了接口電路寄生電容和寄生電阻模型。 為了更好的提高分辨率,降低噪聲的影響如放大器失調、1/f噪聲、電荷注入、時鐘饋通和KT/C噪聲,本論文采用了相關雙采樣技術(CDS)。為了限制接口電路噪聲特別是熱噪聲,著重設計考慮了前置低噪聲放大器的設計及優化。由于時鐘一直導通,特別設計了低功耗弛豫振蕩器,振蕩頻率為1.5M。為了減小傳感器充電基準電壓噪聲,采用兩級核心基準結構設計了高精度基準,電源抑制比高達90dB。 TSMC 0.18μm工藝中的3.3V電壓和模型,本論文進行了Spectre仿真。 關鍵詞:MEMS;電容式加速度計;接口電路;低噪聲放大器;開環檢測

    標簽: MEMS 傳感器 弱信號

    上傳時間: 2013-05-23

    上傳用戶:hphh

  • 一種16位音頻SigmaDelta模數轉換器的研究與設計.rar

    Sigma-Delta A/D轉換器利用過采樣,噪聲整形和數字濾波技術,有效衰減了輸出信號帶內的量化噪聲,提高了信噪比。與傳統的Nyquist轉換器相比,它降低了對模擬電路性能指標和元件精度的要求,簡化了模擬電路的設計,降低了生產成本。 本論文在對Sigma-Delta A/D轉換器原理研究的基礎上,基于TSMC0.18um工藝,采用1.8V工作電源,128倍的過采樣率,6.4MHz的采樣頻率,設計了一個主要應用于音頻信號處理的Sigma-Delta A/D轉換器,分辨率達到16位。在調制器的設計中,本文采用了多級噪聲整形MASH(2-1)級聯調制器結構,同時,考慮了各種非理想因素對系統性能的影響,在SDtoolbox工具的幫助下使用Simulink進行調制器系統設計。并使用Cadence Spectre對模塊電路進行設計仿真,包括運放,比較器,帶隙基準電壓源,CMOS開關,非交疊時鐘產生電路等。在數字抽取濾波器的設計中,采用了分級抽取技術,使用MATLAB軟件中的SPTool和FDATool工具對各級抽取濾波器進行優化設計。并在原有的濾波器算法的基礎上,采用了CIC濾波器和半帶濾波器,設計出了運算量和存儲量都相對少的三級抽取濾波器系統,大大降低了功耗和面積。 論文的仿真結果表明,所設計的Sigma-Delta A/D轉換器信噪比達到102.3dB,滿足系統需要的16位精度要求。 關鍵詞:Sigma-Ddta; 信噪比; 多級噪聲整形; 數字抽取濾波器

    標簽: SigmaDelta 音頻 模數轉換器

    上傳時間: 2013-06-27

    上傳用戶:songyuncen

  • FPGA內全數字延時鎖相環的設計.rar

    現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片。現在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(DLL)和鎖相環(PLL)兩種方法,而其各自又分為數字設計和模擬設計。雖然用模擬的方法實現的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數字的方法來實現。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數字延時鎖相環(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優化等做了大量的工作,通過比較DLL與PLL、數字DLL與模擬DLL,深入的分析了全數字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數字DLL模塊電路,為開發自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數。在設計中,用Verilog-XL對部分電路進行數字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現時鐘占空比調節,2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 一種高精度電流檢測電路的設計

    針對常用電流模式的升壓轉換器結構,提出了一種高精度電流檢測電路。該電路在保證響應速度的 前提下,通過增加電路環路增益,降低誤差源等方法,提高檢測電路的電流檢測精度。與其他結構電路相 比,有結構簡單,響應速度快,電流檢測精度高的優點?;贑hartered 的0.35μm 的3.3 V/13.5 V CMOS 工 藝,使用Spectre 仿真器,對該電路進行了仿真與驗證。結果證明,在輸入電壓為2.5 V~5.5 V,電感電流為 100 mA~500 mA,工作頻率為1 MHz 的情況下,能夠正常穩定工作,并且電流精度高達93%。

    標簽: 高精度 電流檢測電路

    上傳時間: 2013-04-24

    上傳用戶:西伯利亞

  • 一種基于gm_ID方法設計的可變增益放大器

    提出了一種基于gm /ID方法設計的可變增益放大器。設計基于SMIC90nmCMOS工藝模型,可變增益放大器由一個固定增益級、兩個可變增益級和一個增益控制器構成。固定增益級對輸入信號預放大,以增加VGA最大增益。VGA的增益可變性由兩個受增益控制器控制的可變增益級實現。運用gm /ID的綜合設計方法,優化了任意工作范圍內,基于gm /ID和VGS關系的晶體管設計,實現了低電壓低功耗。為得到較寬的增益范圍,應用了一種新穎的偽冪指函數。利用Cadence中Spectre工具仿真,結果表明,在1.2 V的工作電壓下,具有76 dB的增益,控制電壓范圍超過0.8 V,帶寬范圍從34 MHz到183.6 MHz,功耗為0.82 mW。

    標簽: gm_ID 可變增益放大器

    上傳時間: 2013-11-10

    上傳用戶:笨小孩

  • 單端10-bit SAR ADC IP核的設計

    本設計通過采用分割電容陣列對DAC進行優化,在減小了D/A轉換開關消耗的能量、提高速度的基礎上,實現了一款采樣速度為1 MS/s的10-bit單端逐次逼近型模數轉換器。使用cadence Spectre 工具進行仿真,仿真結果表明,設計的D/A轉換器和比較器等電路滿足10-bit A/D 轉換的要求,逐次逼近A/D轉換器可以正常工作。

    標簽: bit SAR ADC 10

    上傳時間: 2013-11-21

    上傳用戶:chukeey

  • 帶有增益提高技術的高速CMOS運算放大器設計

    設計了一種用于高速ADC中的高速高增益的全差分CMOS運算放大器。主運放采用帶開關電容共模反饋的折疊式共源共柵結構,利用增益提高和三支路電流基準技術實現一個可用于12~14 bit精度,100 MS/s采樣頻率的高速流水線(Pipelined)ADC的運放。設計基于SMIC 0.25 μm CMOS工藝,在Cadence環境下對電路進行Spectre仿真。仿真結果表明,在2.5 V單電源電壓下驅動2 pF負載時,運放的直流增益可達到124 dB,單位增益帶寬720 MHz,轉換速率高達885 V/μs,達到0.1%的穩定精度的建立時間只需4 ns,共模抑制比153 dB。

    標簽: CMOS 增益提高 運算 放大器設計

    上傳時間: 2014-12-23

    上傳用戶:jiiszha

  • 一種增益增強型套筒式運算放大器的設計

    設計了一種用于高速ADC中的全差分套筒式運算放大器.從ADC的應用指標出發,確定了設計目標,利用開關電容共模反饋、增益增強等技術實現了一個可用于12 bit精度、100 MHz采樣頻率的高速流水線(Pipelined)ADC中的運算放大器.基于SMIC 0.13 μm,3.3 V工藝,Spectre仿真結果表明,該運放可以達到105.8 dB的增益,單位增益帶寬達到983.6 MHz,而功耗僅為26.2 mW.運放在4 ns的時間內可以達到0.01%的建立精度,滿足系統設計要求.

    標簽: 增益 增強型 運算放大器

    上傳時間: 2013-10-16

    上傳用戶:563686540

  • 峰值電流模升壓轉換器的動態斜坡補償電路設計

    基于HHNEC 0.35um BCD工藝設計了一種應用于峰值電流模升壓轉換器的動態斜坡補償電路。該電路能夠跟隨輸入輸出信號變化,相應給出適當的補償量,從而避免了常規斜坡補償所帶來的系統帶載能力低及瞬態響應慢等問題。經Cadence Spectre驗證,該電路能夠達到設計要求。

    標簽: 峰值 升壓轉換器 動態 電流模

    上傳時間: 2013-10-11

    上傳用戶:ysystc699

主站蜘蛛池模板: 抚顺市| 敦化市| 宜都市| 通榆县| 竹溪县| 临沭县| 吉安县| 安溪县| 金乡县| 湖南省| 定边县| 同德县| 大姚县| 长阳| 仁寿县| 东源县| 柳林县| 武夷山市| 库尔勒市| 加查县| 容城县| 绥江县| 伊宁县| 勐海县| 莱州市| 连南| 尼勒克县| 宜阳县| 大同县| 建阳市| 宁陕县| 当雄县| 沙坪坝区| 平乡县| 忻州市| 凤凰县| 克东县| 金乡县| 湖口县| 基隆市| 陆良县|