亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

MODELsim

Mentor公司的MODELsim是業(yè)界最優(yōu)秀的HDL語言仿真軟件,它能提供友好的仿真環(huán)境,是業(yè)界唯一的單內(nèi)核支持VHDL和Verilog混合仿真的仿真器。它采用直接優(yōu)化的編譯技術(shù)、Tcl/Tk技術(shù)、和單一內(nèi)核仿真技術(shù),編譯仿真速度快,編譯的代碼與平臺無關(guān),便于保護IP核,個性化的圖形界面和用戶接口,為用戶加快調(diào)錯提供強有力的手段,是FPGA/ASIC設(shè)計的首選仿真軟件。
  • 基于FPGA的溫度模糊控制器的實現(xiàn)

    在FPGA平臺上實現(xiàn)了一種溫度模糊控制器,首先對模糊控制系統(tǒng)的思想和工作原理進行了分析,然后使用Quartus ii和MODELsim對整個系統(tǒng)進行設(shè)計和仿真,最后在FPGA中實現(xiàn)。結(jié)果表明,該模糊控制系統(tǒng)設(shè)計可行,并可應(yīng)用到工業(yè)控制中。

    標(biāo)簽: FPGA 溫度 模糊控制器

    上傳時間: 2013-10-18

    上傳用戶:zhouli

  • ISE 4.1i 快速入門

    本教程主要是向 ISE 的初學(xué)者描述和演示, 在 XILINX 的 ISE 集成軟件環(huán)境中 如何用 VHDL 和原理圖的方式進行設(shè)計輸入 如何用 MODELsim 仿真工具對設(shè)計進行功能仿真和時 序仿真 如何實現(xiàn)設(shè)計

    標(biāo)簽: ISE 4.1 快速入門

    上傳時間: 2013-10-12

    上傳用戶:gxrui1991

  • 幾篇關(guān)于MODELsim仿真的資料

    MODELsimSE相關(guān)的仿真資料,適合初學(xué)者 也有些是關(guān)于altera和xilinx的

    標(biāo)簽: MODELsim 仿真

    上傳時間: 2015-01-01

    上傳用戶:youth25

  • FPGA在新型激光光幕靶中的應(yīng)用

    結(jié)合坐標(biāo)采集和處理在新型激光光幕靶中的應(yīng)用,針對傳統(tǒng)激光光幕靶處理器I/O緊缺、處理速度慢、存在錯報、漏報,無法測試子彈連發(fā)坐標(biāo)等問題,提出了一種以FPGA為核心的坐標(biāo)采集和處理系統(tǒng)的設(shè)計方法。設(shè)計中采用了自頂向下的設(shè)計方法,將該系統(tǒng)依據(jù)邏輯功能劃分為3個模塊,并在ISE 14.1和MODELsim中進行設(shè)計、編譯、仿真,最后的仿真結(jié)果表明該系統(tǒng)能夠很好地采集到子彈的坐標(biāo)。

    標(biāo)簽: FPGA 激光光幕靶 中的應(yīng)用

    上傳時間: 2013-10-20

    上傳用戶:1234xhb

  • 高級FPGA設(shè)計 結(jié)構(gòu)、實現(xiàn)和優(yōu)化

      高級FPGA設(shè)計結(jié)構(gòu)、實現(xiàn)和優(yōu)化   作者:(美)克里茲著,孟憲元譯;出版社:機械工程出版社   學(xué)FPGA不一定需要開發(fā)板,自己學(xué)會MODELsim仿真、寫testbench,用PC機仿真就能有不少長進。這些都看完,剩下的就靠做項目自己領(lǐng)悟,再加上高手指點。   《高級FPGA設(shè)計:結(jié)構(gòu)、實現(xiàn)也優(yōu)化》以FPGA設(shè)計為主題,覆蓋了實踐過程中最可能遇到的深層次問題,并提供了經(jīng)驗指導(dǎo)。在某些方面,《高級FPGA設(shè)計:結(jié)構(gòu)、實現(xiàn)也優(yōu)化》能夠取代有限的工業(yè)經(jīng)歷,免去讀者學(xué)習(xí)的困難。這種先進的、實用的方法,成為此書的特色。

    標(biāo)簽: FPGA

    上傳時間: 2013-11-01

    上傳用戶:一諾88

  • 基于FPGA和超聲波的虛擬電子琴設(shè)計

    介紹了一種以FPGA為核心控制部件、運用超聲波測距技術(shù)在空間中形成虛擬琴鍵,使用分頻方式實現(xiàn)7個音階的虛擬電子琴。經(jīng)過MODELsim仿真測試與實物調(diào)試,該電子琴能較好地實現(xiàn)音樂彈奏功能,結(jié)構(gòu)簡單,娛樂性強,具有一定的市場推廣價值。

    標(biāo)簽: FPGA 超聲波 虛擬電子琴

    上傳時間: 2013-11-22

    上傳用戶:問題問題

  • 基于FPGA和超聲波的虛擬電子琴設(shè)計

    介紹了一種以FPGA為核心控制部件、運用超聲波測距技術(shù)在空間中形成虛擬琴鍵,使用分頻方式實現(xiàn)7個音階的虛擬電子琴。經(jīng)過MODELsim仿真測試與實物調(diào)試,該電子琴能較好地實現(xiàn)音樂彈奏功能,結(jié)構(gòu)簡單,娛樂性強,具有一定的市場推廣價值。

    標(biāo)簽: FPGA 超聲波 虛擬電子琴

    上傳時間: 2013-11-09

    上傳用戶:hanwu

  • 基于FPGA的MIMO-OFDM基帶系統(tǒng)發(fā)射機的設(shè)計

    介紹了多入多出-正交頻分復(fù)用(MIMO-OFDM)系統(tǒng),并分析了其發(fā)射機的實現(xiàn)原理。充分利用Altera公司Stratix系列現(xiàn)場可編程門陣列(FPGA)芯片和IP(知識產(chǎn)權(quán))核,提出了一種切實可行的MIMO-OFDM基帶系統(tǒng)發(fā)射機的FPGA實現(xiàn)方法。重點論述了適合于FPGA實現(xiàn)的對角空時分層編碼(D-BLAST)的方法和實現(xiàn)原理以及各個主要模塊的工作原理。并給出了其在MODELsim環(huán)境下的仿真結(jié)果。結(jié)果表明,本設(shè)計具有設(shè)計簡單、快速、高效和實時性好等特點。

    標(biāo)簽: MIMO-OFDM FPGA 基帶系統(tǒng) 發(fā)射機

    上傳時間: 2013-11-01

    上傳用戶:wpt

  • 一種基于VHDL的uart算法的實現(xiàn)

    還沒有通過MODELsim仿真。

    標(biāo)簽: VHDL uart 算法

    上傳時間: 2013-11-16

    上傳用戶:herog3

  • 可編輯程邏輯及IC開發(fā)領(lǐng)域的EDA工具介紹

    EDA (Electronic Design Automation)即“電子設(shè)計自動化”,是指以計算機為工作平臺,以EDA軟件為開發(fā)環(huán)境,以硬件描述語言為設(shè)計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動化設(shè)計過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計開發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進行分類,另一種是按功能進行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優(yōu)化設(shè)計,提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢是功能全集成化,可以加快動態(tài)調(diào)試,縮短開發(fā)周期;缺點是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對設(shè)計輸入進行邏輯分析、綜合和優(yōu)化,將硬件描述語句(通常是系統(tǒng)級的行為描述語句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進行布局和布線。為了優(yōu)化結(jié)果,在進行較復(fù)雜的設(shè)計時,基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設(shè)計進行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計,一般需要使用這些專業(yè)的仿真軟件。因為同樣的設(shè)計輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的MODELsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優(yōu)化能力突出,有的仿真模擬功能強,好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設(shè)置直接調(diào)用MODELsim和 Synplify進行仿真和綜合。 如果設(shè)計的硬件系統(tǒng)不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發(fā)環(huán)境中完成整個設(shè)計流程。如果要進行復(fù)雜系統(tǒng)的設(shè)計,則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長來完成設(shè)計流程。

    標(biāo)簽: EDA 編輯 邏輯

    上傳時間: 2013-10-11

    上傳用戶:1079836864

主站蜘蛛池模板: 华宁县| 镇平县| 三亚市| 永嘉县| 蒲城县| 保康县| 勐海县| 屯留县| 中山市| 哈尔滨市| 名山县| 濮阳县| 扶绥县| 寻甸| 政和县| 育儿| 蒲城县| 周口市| 长丰县| 宁陕县| 曲靖市| 瓮安县| 武汉市| 芒康县| 诸暨市| 岚皋县| 正镶白旗| 宜都市| 沽源县| 固阳县| 常熟市| 鲁山县| 襄垣县| 丰原市| 忻城县| 洛扎县| 遵化市| 丹江口市| 淅川县| 台州市| 沾益县|