亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

MODELsim

Mentor公司的MODELsim是業(yè)界最優(yōu)秀的HDL語言仿真軟件,它能提供友好的仿真環(huán)境,是業(yè)界唯一的單內(nèi)核支持VHDL和Verilog混合仿真的仿真器。它采用直接優(yōu)化的編譯技術(shù)、Tcl/Tk技術(shù)、和單一內(nèi)核仿真技術(shù),編譯仿真速度快,編譯的代碼與平臺無關(guān),便于保護(hù)IP核,個性化的圖形界面和用戶接口,為用戶加快調(diào)錯提供強(qiáng)有力的手段,是FPGA/ASIC設(shè)計(jì)的首選仿真軟件。
  • 分析了MATLAB/Simulink 中DSP Builder 模塊庫在FPGA 設(shè)計(jì)中優(yōu)點(diǎn)

    分析了MATLAB/Simulink 中DSP Builder 模塊庫在FPGA 設(shè)計(jì)中優(yōu)點(diǎn),\\r\\n然后結(jié)合FSK 信號的產(chǎn)生原理,給出了如何利用DSP Builder 模塊庫建立FSK 信號發(fā)生器模\\r\\n型,以及對FSK 信號發(fā)生器模型進(jìn)行算法級仿真和生成VHDL 語言的方法,并在MODELsim\\r\\n中對FSK 信號發(fā)生器進(jìn)行RTL 級仿真,最后介紹了在FPGA 芯片中實(shí)現(xiàn)FSK 信號發(fā)生器的設(shè)\\r\\n計(jì)方法。

    標(biāo)簽: Simulink Builder MATLAB FPGA

    上傳時間: 2013-08-20

    上傳用戶:herog3

  • FPGA設(shè)計(jì)全流程

    FPGA設(shè)計(jì)全流程:MODELsim>>Synplify.Pro>>ISE\\r\\n第一章 MODELsim編譯Xilinx庫\\r\\n第二章 調(diào)用Xilinx CORE-Generator\\r\\n第三章 使用Synplify.Pro綜合HDL和內(nèi)核\\r\\n第四章 綜合后的項(xiàng)目執(zhí)行\(zhòng)\r\\n第五章 不同類型結(jié)構(gòu)的仿真

    標(biāo)簽: FPGA 流程

    上傳時間: 2013-08-20

    上傳用戶:cuibaigao

  • 在利用FPGA實(shí)現(xiàn)數(shù)字信號處理方面

    在利用FPGA實(shí)現(xiàn)數(shù)字信號處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘積-積結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)。詳細(xì)研究了基于FPGA、采用分布式算法實(shí)現(xiàn)FIR數(shù)字濾波器的原理和方法,并通過Xilinx ISE在MODELsim下進(jìn)行了仿真。

    標(biāo)簽: FPGA 數(shù)字信號處理 方面

    上傳時間: 2013-08-30

    上傳用戶:宋桃子

  • 采用FPGA模擬高動態(tài)GPS信號源中的C/A碼產(chǎn)生器

    本文:采用了FPGA方法來模擬高動態(tài)(Global Position System GPS)信號源中的C/A碼產(chǎn)生器。C/A碼在GPS中實(shí)現(xiàn)分址、衛(wèi)星信號粗捕和精碼(P碼)引導(dǎo)捕獲起著重要的作用,通過硬件描述語言VERILOG在ISE中實(shí)現(xiàn)電路生成,采用MODELsim、SYNPLIFY工具分別進(jìn)行仿真和綜合。

    標(biāo)簽: FPGA GPS 模擬 動態(tài)

    上傳時間: 2013-08-31

    上傳用戶:pwcsoft

  • 基于MATLAB與FPGA的FIR濾波器設(shè)計(jì)與仿真

    數(shù)字濾波器是數(shù)字信號處理領(lǐng)域內(nèi)的重要組成部分。FIR濾波器又以其嚴(yán)格的線性相位及穩(wěn)定性高等特性被廣泛應(yīng)用。本文結(jié)合MATLAB工具軟件介紹了FIR數(shù)字濾波器的設(shè)計(jì)方法,并在Xilinx的FPGA器件上完成設(shè)計(jì)實(shí)現(xiàn)。最后,使用MATLAB和MODELsim軟件對數(shù)據(jù)進(jìn)行了分析,證實(shí)了設(shè)計(jì)實(shí)現(xiàn)的正確性與可行性。

    標(biāo)簽: MATLAB FPGA FIR 濾波器設(shè)計(jì)

    上傳時間: 2013-10-13

    上傳用戶:robter

  • 基帶成形濾波器的數(shù)字設(shè)計(jì)與實(shí)現(xiàn)

     根據(jù)基帶成型濾波器的工作原理,文中設(shè)計(jì)出了一種基帶成型濾波器的數(shù)字實(shí)現(xiàn)方案。該方案首先運(yùn)用MATALB仿真工具得到信號基帶成型后的仿真數(shù)據(jù),并將仿真數(shù)據(jù)存儲在FPGA中,然后通過查表操作實(shí)現(xiàn)了數(shù)字基帶成型濾波器的功能。文中還給出了通過MODELsim得到的信號基帶成型后的仿真結(jié)果,仿真結(jié)果表明,由該方案所設(shè)計(jì)的基帶成型濾波器可以很好地完成通信系統(tǒng)中信號的成型特性。

    標(biāo)簽: 基帶成形濾波器 數(shù)字設(shè)計(jì)

    上傳時間: 2013-11-09

    上傳用戶:563686540

  • 可編輯程邏輯及IC開發(fā)領(lǐng)域的EDA工具介紹

    EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動化”,是指以計(jì)算機(jī)為工作平臺,以EDA軟件為開發(fā)環(huán)境,以硬件描述語言為設(shè)計(jì)語言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動化設(shè)計(jì)過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢是功能全集成化,可以加快動態(tài)調(diào)試,縮短開發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語句(通常是系統(tǒng)級的行為描述語句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時,基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的MODELsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設(shè)置直接調(diào)用MODELsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發(fā)環(huán)境中完成整個設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長來完成設(shè)計(jì)流程。

    標(biāo)簽: EDA 編輯 邏輯

    上傳時間: 2013-11-19

    上傳用戶:wxqman

  • 基于Avalon總線的8051MCU IP核的設(shè)計(jì)

    設(shè)計(jì)了一款基于Avalon總線的8051MCU IP核。它支持MCS-51指令集,優(yōu)化內(nèi)部的結(jié)構(gòu),通過采用流水線技術(shù)、指令映射技術(shù)、指令預(yù)取技術(shù)、微代碼技術(shù)等極大的提高了IP核的工作速度,使IP核在100MHz時鐘下,能夠單周期執(zhí)行一條指令。本設(shè)計(jì)使用MODELsim軟件完成了功能仿真和時序仿真,并在以Altera 公司的Cyclone II FPGA芯片為核心的DE2開發(fā)板上完成了硬件驗(yàn)證。

    標(biāo)簽: Avalon 8051 MCU 總線

    上傳時間: 2013-11-02

    上傳用戶:gundan

  • 怎樣寫testbench-xilinx

    怎樣寫testbench-xilinx  在ISE 環(huán)境中, 當(dāng)前資源操作窗顯示了資源管理窗口中選中的資源文件能進(jìn)行的相關(guān)操作。在資源管理窗口選中了 testbench 文件后,在當(dāng)前資源操作窗顯示的 MODELsim Simulator 中顯示了4種能進(jìn)行的模擬操作,分別是:Simulator Behavioral Model(功能仿真)、Simulator Post-translate VHDL Model(翻譯后仿真)、Simulator Post-Map VHDL Model(映射后仿真)、Simulator Post-Place & Route VHDL Model(布局布線后仿真) 。如

    標(biāo)簽: testbench-xilinx

    上傳時間: 2013-11-14

    上傳用戶:467368609

  • 基于FPGA的多軸控制器設(shè)計(jì)

    介紹了一種基于FPGA的多軸控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外圍電路組成,用于同時控制多路電機(jī)的運(yùn)動。利用Verilog HDL 硬件描述語言在FPGA中實(shí)現(xiàn)了電機(jī)控制邏輯,主要包括脈沖控制信號產(chǎn)生、加減速控制、編碼器反饋信號的辨向和細(xì)分、絕對位移記錄、限位信號保護(hù)邏輯等。論文中給出了FPGA內(nèi)部一些核心邏輯單元的實(shí)現(xiàn),并利用Quartus Ⅱ、MODELsim SE軟件對關(guān)鍵邏輯及時序進(jìn)行了仿真。實(shí)際使用表明該控制器可以很好控制多軸電機(jī)的運(yùn)動,并且能夠?qū)崿F(xiàn)高精度地位置控制。

    標(biāo)簽: FPGA 多軸控制器

    上傳時間: 2014-12-28

    上傳用戶:molo

主站蜘蛛池模板: 灵武市| 宕昌县| 福建省| 梨树县| 泸水县| 潢川县| 项城市| 连山| 南充市| 宁安市| 双柏县| 冀州市| 九江县| 壶关县| 阳曲县| 迁西县| 高邑县| 和静县| 阿鲁科尔沁旗| 德清县| 九台市| 呈贡县| 饶河县| 旺苍县| 迁安市| 建德市| 乐都县| 高清| 丰城市| 和田市| 静安区| 阿鲁科尔沁旗| 图片| 金华市| 哈巴河县| 定边县| 鄢陵县| 九龙坡区| 井陉县| 长葛市| 疏勒县|