亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

FPGA開發全攻略

  • Altera 28nm FPGA芯片精彩剖析

    電子發燒友網訊: Altera公司 28nm FPGA系列芯片共包括三大系列:Stratix V、Arria V與Cyclone V系列芯片。近日,Altera公司也正式宣布該三大系列芯片已全部開始量產出貨。Altera公司憑借著其28nm FPGA芯片在性能和成本上的優勢,未來的前景勢必無法估量。通過本文對Altera公司 28nm FPGA系列芯片的基本性能、市場優勢、型號差異以及典型應用等介紹,電子發燒友網小編將帶領大家一起來感受Altera公司28nm FPGA系列芯片的“雄韜偉略”,深入闡述如何更好地為你未來的設計選擇相應的Altera 28nm FPGA 芯片。  

    標簽: Altera FPGA 28 nm

    上傳時間: 2013-11-21

    上傳用戶:ZZJ886

  • 基于FPGA的多路視頻合成系統的設計

      摘 要:研究一種基于FPGA的多路視頻合成系統。系統接收16路ITU656格式的視頻數據,按照畫面分割的要求對視頻數據流進行有效抽取和幀合成處理,經過視頻編碼芯片轉換成模擬信號輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫面。系統利用FPGA的高速并行處理能力的優勢,應用靈活的的多路視頻信號的合成技術和數字圖像處理算法,實現實時處理多路視頻數據。

    標簽: FPGA 多路 視頻合成

    上傳時間: 2014-12-05

    上傳用戶:jiangfire

  • FPGA硬件工程師手冊_全

    學習FPGA的指導與提醒

    標簽: FPGA 硬件工程師

    上傳時間: 2013-11-18

    上傳用戶:spman

  • Xilinx FPGA全局時鐘資源的使用方法

    目前,大型設計一般推薦使用同步時序電路。同步時序電路基于時鐘觸發沿設計,對時鐘的周期、占空比、延時和抖動提出了更高的要求。為了滿足同步時序設計的要求,一般在FPGA設計中采用全局時鐘資源驅動設計的主時鐘,以達到最低的時鐘抖動和延遲。 FPGA全局時鐘資源一般使用全銅層工藝實現,并設計了專用時鐘緩沖與驅動結構,從而使全局時鐘到達芯片內部的所有可配置單元(CLB)、I/O單元 (IOB)和選擇性塊RAM(Block Select RAM)的時延和抖動都為最小。為了適應復雜設計的需要,Xilinx的FPGA中集成的專用時鐘資源與數字延遲鎖相環(DLL)的數目不斷增加,最新的 Virtex II器件最多可以提供16個全局時鐘輸入端口和8個數字時鐘管理模塊(DCM)。與全局時鐘資源相關的原語常用的與全局時鐘資源相關的Xilinx器件原語包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如圖1所示。  

    標簽: Xilinx FPGA 全局時鐘資源

    上傳時間: 2014-01-01

    上傳用戶:maqianfeng

  • 基于FPGA的新型高性能永磁同步電機驅動系統設計

    為了研制高性能的全數字永磁同步電機驅動系統,本文提出了一種基于FPGA的單芯片驅動控制方案。它采用硬件模塊化的現代EDA設計方法,使用VHDL硬件描述語言,實現了永磁同步電機矢量控制系統的設計。方案包括矢量變換、空間矢量脈寬調制(SVPWM)、電流環、速度環以及串行通訊等五部分。經過仿真和實驗表明,系統具有良好的穩定性和動態性能,調節轉速的范圍可以達到0.5r/min~4200r/min,對干擾誤差信號具有較強的容錯性,能夠滿足高性能的運動控制領域對永磁同步電機驅動系統的要求。

    標簽: FPGA 性能 永磁同步 電機驅動

    上傳時間: 2013-10-13

    上傳用戶:fdmpy

  • [CPLD-FPGA]《深入淺出玩轉FPGA視頻學習課程》35講全[wmv]

    [CPLD-FPGA]《深入淺出玩轉FPGA視頻學習課程》35講全[wmv] 附件比較大所以整理了視頻迅雷種子。

    標簽: CPLD-FPGA FPGA wmv 視頻

    上傳時間: 2013-10-11

    上傳用戶:23333

  • 使用QUARTUS_II做FPGA開發全流程_傻瓜式詳細教程

    用QUARTUS_II做FPGA開發全流程

    標簽: QUARTUS_II FPGA 流程 傻瓜式

    上傳時間: 2015-01-01

    上傳用戶:yl1140vista

  • 基于FPGA的全數字鎖相環路的設計

    介紹了應用VHDL技術設計嵌入式全數字鎖相環路的方法。詳細描述了其工作原理和設計思想,并用可編程邏輯器件FPGA加以實面。

    標簽: FPGA 全數字 鎖相環路

    上傳時間: 2013-10-20

    上傳用戶:yl8908

  • 介紹了FPGA設計全流程 和一些簡單的例子

    介紹了FPGA設計全流程 和一些簡單的例子

    標簽: FPGA 流程

    上傳時間: 2013-12-17

    上傳用戶:zhangzhenyu

  • 用verilog語言編寫的全數字鎖相環的源代碼,基于fpga平臺

    用verilog語言編寫的全數字鎖相環的源代碼,基于fpga平臺

    標簽: verilog fpga 語言 編寫

    上傳時間: 2015-06-13

    上傳用戶:wanqunsheng

主站蜘蛛池模板: 白银市| 扎兰屯市| 忻州市| 五家渠市| 广西| 阿城市| 镇康县| 上饶市| 杭锦后旗| 宜章县| 新源县| 浠水县| 西乌| 杭锦旗| 玉屏| 喀喇| 宜川县| 弥勒县| 阿巴嘎旗| 鹤庆县| 保康县| 冀州市| 敦煌市| 内乡县| 衢州市| 古丈县| 胶南市| 郸城县| 石泉县| 广灵县| 白玉县| 黄梅县| 西藏| 虞城县| 印江| 高台县| 文成县| 利川市| 砀山县| 富源县| 保定市|