數(shù)字三相鎖相環(huán)中含有大量乘法運(yùn)算和三角函數(shù)運(yùn)算,占用大量的硬件邏輯資源。為此,提出一種數(shù)字三相鎖相環(huán)的優(yōu)化實現(xiàn)方案,利用乘法模塊復(fù)用和CORDIC算法實現(xiàn)三角函數(shù)運(yùn)算,并用Verilog HDL硬件描述語言對優(yōu)化前后的算法進(jìn)行了編碼實現(xiàn)。仿真和實驗結(jié)果表明,優(yōu)化后的數(shù)字三相鎖相環(huán)大大節(jié)省了FPGA的資源,并能快速、準(zhǔn)確地鎖定相位,具有良好的性能。
標(biāo)簽: FPGA 數(shù)字 三相 優(yōu)化設(shè)計
上傳時間: 2013-11-15
上傳用戶:yjj631
設(shè)計了一個基于FPGA的單精度浮點數(shù)乘法器.設(shè)計中采用改進(jìn)的帶偏移量的冗余Booth3算法和跳躍式Wallace樹型結(jié)構(gòu),并提出對Wallace樹產(chǎn)生的2個偽和采用部分相加的方式,提高了乘法器的運(yùn)算速度;加入對特殊值的處理模塊,完善了乘法器的功能.本設(shè)計在Altera DE2開發(fā)板上進(jìn)行了驗證.
標(biāo)簽: FPGA 精度 浮點數(shù) 乘法器設(shè)計
上傳時間: 2013-10-09
上傳用戶:xjy441694216
高速串并轉(zhuǎn)換器的設(shè)計是FPGA 設(shè)計的一個重要方面,傳統(tǒng)設(shè)計方法由于采用FPGA 的內(nèi)部邏輯資源來實現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡(luò)交換調(diào)度系統(tǒng)的FGPA 驗證平臺中多路高速串并轉(zhuǎn)換器的設(shè)計為例,詳細(xì)闡述了1 :8DDR 模式下高速串并轉(zhuǎn)換器的設(shè)計方法和16 路1 :8 串并轉(zhuǎn)換器的實現(xiàn)。結(jié)果表明,采用Xilinx Virtex24 的ISERDES 設(shè)計的多路串并轉(zhuǎn)換器可以實現(xiàn)800 Mbit/ s 輸入信號的串并轉(zhuǎn)換,并且減少了設(shè)計復(fù)雜度,縮短了開發(fā)周期,能滿足設(shè)計要求。關(guān)鍵詞:串并轉(zhuǎn)換;現(xiàn)場可編程邏輯陣列;Xilinx ; ISERDES
標(biāo)簽: FPGA 多路 串并轉(zhuǎn)換
上傳時間: 2013-11-03
上傳用戶:王小奇
為了實現(xiàn)低成本的MEMS慣性測量組合應(yīng)用于現(xiàn)有應(yīng)用系統(tǒng)或測試系統(tǒng),提出了一種基于FPGA的MIMU信號處理技術(shù)方案,并完成系統(tǒng)的軟硬件設(shè)計。該系統(tǒng)實現(xiàn)了采集現(xiàn)有MIMU輸出的RS422數(shù)字信號,將其轉(zhuǎn)換為目前激光或光纖陀螺的脈沖調(diào)制頻率信號,使之能夠應(yīng)用于現(xiàn)有應(yīng)用系統(tǒng)或測試系統(tǒng)。實際應(yīng)用表面,該系統(tǒng)能夠?qū)崿F(xiàn)預(yù)期功能,達(dá)到了設(shè)計要求。
標(biāo)簽: FPGA MIMU 信號處理 技術(shù)研究
上傳時間: 2013-10-13
上傳用戶:cursor
文中提出了一種基于FPGA的八通道超聲探傷系統(tǒng)設(shè)計方案。該系統(tǒng)利用低功耗可變增益運(yùn)放和八通道ADC構(gòu)成高集成度的前端放大和數(shù)據(jù)采集模塊;采用FPGA和ARM作為數(shù)字信號處理的核心和人機(jī)交互的通道。為了滿足探傷系統(tǒng)實時、高速的要求,我們采用了硬件報警,缺陷回波峰值包絡(luò)存儲等關(guān)鍵技術(shù)。此外,該系統(tǒng)在小型化和數(shù)字化方面有顯著提高,為便攜式多通道超聲檢測系統(tǒng)設(shè)計奠定基礎(chǔ)
標(biāo)簽: FPGA 八通道 超聲探傷 系統(tǒng)設(shè)計
上傳時間: 2013-10-13
上傳用戶:1421706030
在激光測距系統(tǒng)中,微弱回波信號的檢測處理一直是一個難題。本文主要討論了激光測距接收系統(tǒng)的實現(xiàn)方法,這種測距方法既適用于短距離的測量又適用于長距離的測量。首先介紹了脈沖式激光測距的原理,在此原理的基礎(chǔ)上,結(jié)合FPGA的高速信號處理能力,設(shè)計了高精度激光測距接收系統(tǒng),并設(shè)計了回波信號接收與計數(shù)電路模塊。
上傳時間: 2015-01-01
上傳用戶:非衣2016
為了能實時監(jiān)控?zé)o人機(jī)的狀態(tài)和提高無人機(jī)的安全可靠性,本設(shè)計利用FPGA高速率、豐富的片上資源和靈活的設(shè)計接口,設(shè)計了一套無人機(jī)多路監(jiān)控系統(tǒng)。該監(jiān)控系統(tǒng)具備了將處于無人機(jī)不同位置的攝像機(jī)所采集的視頻信息,傳送給地面站控制設(shè)備,并在同一臺顯示器上實現(xiàn)同步顯示的功能。仿真結(jié)果表明,該系統(tǒng)可以很好的保證監(jiān)控視頻的實時性、和高清度,確保無人機(jī)完成偵查任務(wù)。
標(biāo)簽: FPGA 無人機(jī) 多路 視頻監(jiān)控
上傳時間: 2013-10-24
上傳用戶:baiom
在軟件無線電數(shù)字接收機(jī)中,從AD前端采集過來的數(shù)字信號頻率高達(dá)72 MHz,如此高的頻率使得后端DSP不能直接完成相關(guān)的數(shù)字信號處理任務(wù)。因此合理的設(shè)計基于FPGA的DDC,以降低數(shù)字信號頻率,方便后端DSP實時完成相關(guān)的數(shù)字信號處理任務(wù)就顯得尤為重要。在很多數(shù)字信號處理系統(tǒng)中,數(shù)字信號頻率是非常高的,而后端數(shù)字信號處理器件幾乎不能滿足系統(tǒng)的實時性要求,此時通過合理的設(shè)計DDC就可以解決上述問題。
上傳時間: 2013-11-20
上傳用戶:520
介紹了基于Xilinx Spartan- 3E FPGA XC3S250E 來完成分辨率為738×575 的PAL 制數(shù)字視頻信號到800×600 的VGA 格式轉(zhuǎn)換的實現(xiàn)方法。關(guān)鍵詞: 圖像放大; PAL; VGA; FPGA 目前, 絕大多數(shù)監(jiān)控系統(tǒng)中采用的高解析度攝像機(jī)均由47 萬像素的CCD 圖像傳感器采集圖像, 經(jīng)DSP 處理后輸出的PAL 制數(shù)字視頻信號不能直接在VGA 顯示器上顯示, 而在許多場合需要在VGA 顯示器上實時監(jiān)視, 這就需要將隔行PAL 制數(shù)字視頻轉(zhuǎn)換為逐行視頻并提高幀頻, 再將每幀圖像放大到800×600 或1 024×768。常用的圖像放大的方法有很多種, 如最臨近賦值法、雙線性插值法、樣條插值法等[ 1] 。由于要對圖像進(jìn)行實時顯示, 本文采用一種近似的雙線性插值方法對圖像進(jìn)行放大。隨著微電子技術(shù)及其制造工藝的發(fā)展, 可編程邏輯器件的邏輯門密度有了很大提高, 現(xiàn)場可編程邏輯門陣列( FPGA) 有著邏輯資源豐富和可重復(fù)以及系統(tǒng)配置的靈活性, 同時隨著微處理器、專用邏輯器件以及DSP 算法以IP Core 的形式嵌入到FPGA 中[ 2] , FPGA 的功能越來越強(qiáng), 因此FPGA 在現(xiàn)代電子系統(tǒng)設(shè)計中發(fā)揮著越來越重要的作用。本課題的設(shè)計就是采用VHDL 描述, 基于FPGA 來實現(xiàn)的。
標(biāo)簽: PAL-VGA FPGA 轉(zhuǎn)換器
上傳時間: 2014-02-22
上傳用戶:a1054751988
這是利用RTOS去實現(xiàn)機(jī)械系統(tǒng),這是方波的
上傳時間: 2014-08-13
上傳用戶:leixinzhuo
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1