亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Cyclone,Altera,F(xiàn)PGA,生產(chǎn)

  • 基于FPGA+DSP模式的智能相機設(shè)計

    針對嵌入式機器視覺系統(tǒng)向獨立化、智能化發(fā)展的要求,介紹了一種嵌入式視覺系統(tǒng)--智能相機。基于對智能相機體系結(jié)構(gòu)、組成模塊和圖像采集、傳輸和處理技術(shù)的分析,對國內(nèi)外的幾款智能相機進行比較。綜合技術(shù)發(fā)展現(xiàn)狀,提出基于FPGA+DSP模式的硬件平臺,并提出智能相機的發(fā)展方向。分析結(jié)果表明,該系統(tǒng)設(shè)計可以實現(xiàn)脫離PC運行,完成圖像獲取與分析,并作出相應(yīng)輸出。 Abstract:  This paper introduced an embedded vision system-intelligent camera ,which was for embedded machine vision systems to an independent and intelligent development requirements. Intelligent camera architecture, component modules and image acquisition, transmission and processing technology were analyzed. After comparing integrated technology development of several intelligent cameras at home and abroad, the paper proposed the hardware platform based on FPGA+DSP models and made clear direction of development of intelligent cameras. On the analysis of the design, the results indicate that the system can run from the PC independently to complete the image acquisition and analysis and give a corresponding output.

    標簽: FPGA DSP 模式 智能相機

    上傳時間: 2013-10-24

    上傳用戶:bvdragon

  • 基于FPGA的手持設(shè)備MPU功耗解決方案

    在基于ASIC或FPGA的設(shè)計中,設(shè)計人員必須認真考慮某些性能標準,他們面臨的挑戰(zhàn)主要體現(xiàn)在面積、速度和功耗方面?! ∨cASIC一樣,供應(yīng)商在FPGA設(shè)計中也需要應(yīng)對面積和速度的挑戰(zhàn)。隨著門數(shù)不斷增加,F(xiàn)PGA需要更大的面積和尺寸來適應(yīng)更多的應(yīng)用,設(shè)計工具需要采用更好的算法以便更有效地利用面積。不斷演進的FPGA技術(shù)也給設(shè)計人員帶來一系列新的挑戰(zhàn),電源利用率就是其中之一,這對于為手持或便攜式設(shè)備設(shè)計基于FPGA的嵌入式系統(tǒng)來說是急需解決的問題。

    標簽: FPGA MPU 手持設(shè)備 功耗

    上傳時間: 2013-11-14

    上傳用戶:wkchong

  • 基于FPGA的光纖光柵解調(diào)系統(tǒng)的研究

     波長信號的解調(diào)是實現(xiàn)光纖光柵傳感網(wǎng)絡(luò)的關(guān)鍵,基于現(xiàn)有的光纖光柵傳感器解調(diào)方法,提出一種基于FPGA的雙匹配光纖光柵解調(diào)方法,此系統(tǒng)是一種高速率、高精度、低成本的解調(diào)系統(tǒng),并且通過引入雙匹配光柵有效地克服了雙值問題同時擴大了檢測范圍。分析了光纖光柵的測溫原理并給出了該方案軟硬件設(shè)計,綜合考慮系統(tǒng)的解調(diào)精度和FPGA的處理速度給出了基于拉格朗日的曲線擬合算法。 Abstract:  Sensor is one of the most important application of the fiber grating. Wavelength signal demodulating is the key techniques to carry out fiber grating sensing network, based on several existing methods of fiber grating sensor demodulation inadequate, a two-match fiber grating demodulation method was presented. This system is a high-speed, high precision, low-cost demodulation system. And by introducing a two-match grating effectively overcomes the problem of double value while expands the scope of testing. This paper analyzes the principle of fiber Bragg grating temperature and gives the software and hardware design of the program. Considering the system of demodulation accuracy and processing speed of FPGA,this paper gives the curve fitting algorithm based on Lagrange.

    標簽: FPGA 光纖光柵 解調(diào)系統(tǒng)

    上傳時間: 2014-07-24

    上傳用戶:caiguoqing

  • 基于Actel FPGA的多串口擴展設(shè)計

    基于Actel FPGA 的多串口擴展設(shè)計采用了Actel 公司高集成度,小體積,低功耗,低系統(tǒng)成本,高安全性和可靠性的小容量FPGA—A3P030 進行設(shè)計,把若干接口電路的功能集成到A3P030 中,實現(xiàn)了三路以上的串口擴展。該設(shè)計靈活性高,可根據(jù)需求靈活實現(xiàn)并行總線擴展三路UART 或者SPI 擴展三路UART,波特率可以靈活設(shè)置。

    標簽: Actel FPGA 多串口 擴展設(shè)計

    上傳時間: 2013-10-18

    上傳用戶:JIEWENYU

  • Xilinx FPGA全局時鐘資源的使用方法

    目前,大型設(shè)計一般推薦使用同步時序電路。同步時序電路基于時鐘觸發(fā)沿設(shè)計,對時鐘的周期、占空比、延時和抖動提出了更高的要求。為了滿足同步時序設(shè)計的要求,一般在FPGA設(shè)計中采用全局時鐘資源驅(qū)動設(shè)計的主時鐘,以達到最低的時鐘抖動和延遲。 FPGA全局時鐘資源一般使用全銅層工藝實現(xiàn),并設(shè)計了專用時鐘緩沖與驅(qū)動結(jié)構(gòu),從而使全局時鐘到達芯片內(nèi)部的所有可配置單元(CLB)、I/O單元 (IOB)和選擇性塊RAM(Block Select RAM)的時延和抖動都為最小。為了適應(yīng)復(fù)雜設(shè)計的需要,Xilinx的FPGA中集成的專用時鐘資源與數(shù)字延遲鎖相環(huán)(DLL)的數(shù)目不斷增加,最新的 Virtex II器件最多可以提供16個全局時鐘輸入端口和8個數(shù)字時鐘管理模塊(DCM)。與全局時鐘資源相關(guān)的原語常用的與全局時鐘資源相關(guān)的Xilinx器件原語包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如圖1所示。  

    標簽: Xilinx FPGA 全局時鐘資源

    上傳時間: 2014-01-01

    上傳用戶:maqianfeng

  • 數(shù)字成形濾波器設(shè)計及FPGA實現(xiàn)

    本文對數(shù)字基帶信號脈沖成型濾波的應(yīng)用、原理及實現(xiàn)進行了研究。首先介紹了數(shù)字成型濾波的應(yīng)用意義并分析了模擬和數(shù)字兩種硬件實現(xiàn)方法,接著介紹了成形濾波器設(shè)計所需要MATLAB軟件,以及利用ISE system generator在FPGA上進行濾波器實現(xiàn)的優(yōu)勢。文中給出了成形濾波函數(shù)的數(shù)學(xué)模型,討論了幾種常用成形濾波函數(shù)的傳輸特性以及對傳輸系統(tǒng)信號誤碼率的影響。然后介紹了本次設(shè)計中使用到的數(shù)字成形濾波器設(shè)計的幾種FIR濾波器結(jié)構(gòu)。把各種設(shè)計方案進行仿真,比較仿真結(jié)果,最后根據(jù)實際應(yīng)用的情況并結(jié)合設(shè)計仿真中出現(xiàn)的問題進行分析,得出各種設(shè)計結(jié)構(gòu)的優(yōu)缺點以及適合應(yīng)用的場合。

    標簽: FPGA 數(shù)字 成形 濾波器設(shè)計

    上傳時間: 2013-10-18

    上傳用戶:aesuser

  • 基于FPGA的多通道HDLC通信系統(tǒng)設(shè)計與實現(xiàn)

    為了滿足某測控平臺的設(shè)計要求,設(shè)計并實現(xiàn)了基于FPGA的六通道HDLC并行通信系統(tǒng)。該系統(tǒng)以FPGA為核心,包括FPGA、DSP、485轉(zhuǎn)換接口等部分。給出了系統(tǒng)的電路設(shè)計、關(guān)鍵模塊及軟件流程圖。測試結(jié)果表明,系統(tǒng)通訊速度為1 Mb/s,并且工作穩(wěn)定,目前該設(shè)計已經(jīng)成功應(yīng)用于某樣機中。

    標簽: FPGA HDLC 多通道 通信

    上傳時間: 2013-11-25

    上傳用戶:王成林。

  • 基于FPGA的VGA控制器設(shè)計與實現(xiàn)

    利用FPGA 設(shè)計一個類似點陣LCD 顯示的VGA 顯示控制器,可實現(xiàn)文字及簡單的圖表顯示。工作時只需將要顯示內(nèi)容轉(zhuǎn)換成對應(yīng)字模送入FPGA,即可實現(xiàn)相應(yīng)內(nèi)容的顯示。關(guān)鍵詞:FPGA;VGA;顯示控制 隨著數(shù)字圖像處理的應(yīng)用領(lǐng)域的不斷擴大,其實時處理技術(shù)成為研究的熱點。EDA(電子設(shè)計自動化)技術(shù)的迅猛發(fā)展為數(shù)字圖像實時處理技術(shù)提供了硬件基礎(chǔ)。其中FPGA 的特點適用于進行一些基于像素級的圖像處理[1]。LCD 和CRT 顯示器作為一種通用型顯示設(shè)備,如今已經(jīng)廣泛應(yīng)用于工作和生活中。與嵌入式系統(tǒng)中常用的顯示器件相比,它具有顯示面積大、色彩豐富、承載信息量大、接口簡單等優(yōu)點,如果將其應(yīng)用到嵌入式系統(tǒng)中,可以顯著提升產(chǎn)品的視覺效果。為此,嘗試將VGA 顯示的控制轉(zhuǎn)化到FPGA 來完成實現(xiàn)。

    標簽: FPGA VGA 制器設(shè)計

    上傳時間: 2013-10-26

    上傳用戶:lgd57115700

  • 基于FPGA的超聲波信號處理設(shè)計與實現(xiàn)

    為了滿足超聲波探傷檢測的實時性需求,通過研究超聲波探傷的工作原理,提出了基于FPGA芯片的實時信號處理系統(tǒng)實現(xiàn)方案及硬件結(jié)構(gòu)設(shè)計,并根據(jù)FPGA邏輯結(jié)構(gòu)模型實現(xiàn)了軟件系統(tǒng)的模塊化設(shè)計。根據(jù)實驗測試及統(tǒng)計數(shù)據(jù)得出,基于FPGA芯片的信號處理系統(tǒng)提高了探傷檢測的準確性與穩(wěn)定性,滿足了探傷過程中B超顯示的實時性要求。

    標簽: FPGA 超聲波 信號處理

    上傳時間: 2013-10-11

    上傳用戶:909000580

  • FPGA連接DDR2的問題討論

    我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內(nèi)存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設(shè)計目標:當(dāng)客戶使用內(nèi)存條時,8片分立器件不焊接;當(dāng)使用直接貼片分立內(nèi)存顆粒時,SODIMM內(nèi)存條不安裝。請問專家:1、在設(shè)計中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,ADDR,data之間是否能調(diào)換? 2、對DDR2數(shù)據(jù)、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進行匹配 和 通過一只49.9歐的電阻連接到0.9V進行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時,DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時,那些參數(shù)必須要達到那些指標DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內(nèi)存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內(nèi)存顆粒,則物理上兩部分是連在一起的,若實際使用時,只安裝內(nèi)存條或只安裝8片內(nèi)存顆粒,是否會造成信號完成性的影響?若有影響,如何控制? 6、SODIMM內(nèi)存條(max:4GB)能否和8片分立器件(max:4GB)組合同時使用,構(gòu)成一個(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應(yīng)該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實際工作電流有多大?工作時候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時,也可能造成阻抗的不同。請教DDR2-667的SODIMM在8層板上的推進疊層?

    標簽: FPGA DDR2 連接 問題討論

    上傳時間: 2013-10-12

    上傳用戶:han_zh

主站蜘蛛池模板: 聂拉木县| 兴业县| 霍城县| 旺苍县| 石景山区| 高淳县| 易门县| 南安市| 泗阳县| 伽师县| 淮南市| 开平市| 丰宁| 博客| 龙口市| 东乌珠穆沁旗| 济阳县| 微博| 卢湾区| 内丘县| 斗六市| 左贡县| 泗阳县| 赞皇县| 襄樊市| 明光市| 台北市| 南木林县| 双鸭山市| 梁平县| 合作市| 波密县| 民勤县| 南乐县| 蓬安县| 巴彦县| 酉阳| 邵东县| 全南县| 夏邑县| 绵竹市|