亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

ASIC-MP

  • WP312 - 賽靈思新一代28nm FPGA技術(shù)概覽

        賽靈思選用 28nm 高介電層金屬閘 (HKMG) 高性能低 功耗技術(shù),并將該技術(shù)與新型一體化 ASMBLTM 架構(gòu)相結(jié)合,從而推出能降低功耗、提高性能的新一代FPGA。這些器件實(shí)現(xiàn)了前所未有的高集成度和高帶寬,為系統(tǒng)架構(gòu)師和設(shè)計(jì)人員提供了一種可替代 ASSP和 ASIC 的全面可編程解決方案。

    標(biāo)簽: FPGA 312 WP 28

    上傳時(shí)間: 2013-10-10

    上傳用戶:TF2015

  • WP380 -賽靈思堆疊硅片互聯(lián)技術(shù)

        可編程技術(shù)勢(shì)在必行 — 用更少的資源實(shí)現(xiàn)更多功能 隨時(shí)隨地降低風(fēng)險(xiǎn)、使用可編程硬件設(shè)計(jì)平臺(tái)快速開發(fā)差異化產(chǎn)品 — 驅(qū)使人們不斷探索能夠提供更大容量、更低功耗和更高帶寬的 FPGA 解決方案,用來創(chuàng)建目前 ASIC 和 ASSP 所能提供的系統(tǒng)級(jí)功能。賽靈思已經(jīng)開發(fā)出一種創(chuàng)新型 FPGA 設(shè)計(jì)和制造方法,能夠滿足“可編程技術(shù)勢(shì)在必行”的兩大關(guān)鍵要求。堆疊硅片互聯(lián)技術(shù)是新一代 FPGA 的基礎(chǔ),不僅超越了摩爾定律,而且實(shí)現(xiàn)的功能能夠滿足最嚴(yán)格的設(shè)計(jì)要求。利用該技術(shù),賽靈思縮短了批量交付最大型 FPGA 所需的時(shí)間,從而可以滿足最終客戶的批量生產(chǎn)需求。本白皮書將探討促使賽靈思開發(fā)堆疊硅片互聯(lián)技術(shù)的技術(shù)及經(jīng)濟(jì)原因,以及使之實(shí)現(xiàn)的創(chuàng)新方法。

    標(biāo)簽: 380 WP 賽靈思 堆疊硅片

    上傳時(shí)間: 2013-11-03

    上傳用戶:ztj182002

  • 北京理工大學(xué)FPGA講義

      專用集成電路( ASIC )的出現(xiàn)   􀁻 ASIC的提出和發(fā)展說明集成電路進(jìn)入了一個(gè)新階段。   􀁻 通用的、標(biāo)準(zhǔn)的集成電路已不能完全適應(yīng)電子系統(tǒng)的急劇變化和更新?lián)Q代。各個(gè)電子系統(tǒng)廠家都希望生產(chǎn)出具有自己特色的合格產(chǎn)品,只有ASIC產(chǎn)品才能達(dá)到這種要求。這也就是自80年代中期以來,ASIC得到廣泛重視的根本原因。   􀁻 ASIC電路的蓬勃發(fā)展推動(dòng)著設(shè)計(jì)方法和設(shè)計(jì)工具的完善,同時(shí)也促進(jìn)著系統(tǒng)設(shè)計(jì)人員與芯片設(shè)計(jì)人員的結(jié)合和相互滲透。   FPGA的發(fā)展:IC-〉A(chǔ)SIC-〉FPGA   􀁻 FPGA分類、結(jié)構(gòu)、設(shè)計(jì)流程,F(xiàn)PGA設(shè)計(jì)工具:   􀁻 VHDL   􀁻 Verilog   􀁻 VHDL的仿真   􀁻 VHDL的綜合   􀁻 FPGA實(shí)現(xiàn)過程   􀁻 FPGA實(shí)現(xiàn)高性能DSP   􀁻 FPGA嵌入式系統(tǒng)設(shè)計(jì)

    標(biāo)簽: FPGA 理工 大學(xué) 講義

    上傳時(shí)間: 2013-11-06

    上傳用戶:lanjisu111

  • 華為 FPGA設(shè)計(jì)高級(jí)技巧Xilinx篇

      隨著HDL Hardware Description Language 硬件描述語言語言綜合工具及其它相關(guān)工具的推廣使廣大設(shè)計(jì)工程師從以往煩瑣的畫原理圖連線等工作解脫開來能夠?qū)⒐ぷ髦匦霓D(zhuǎn)移到功能實(shí)現(xiàn)上極大地提高了工作效率任何事務(wù)都是一分為二的有利就有弊我們發(fā)現(xiàn)現(xiàn)在越來越多的工程師不關(guān)心自己的電路實(shí)現(xiàn)形式以為我只要將功能描述正確其它事情交給工具就行了在這種思想影響下工程師在用HDL語言描述電路時(shí)腦袋里沒有任何電路概念或者非常模糊也不清楚自己寫的代碼綜合出來之后是什么樣子映射到芯片中又會(huì)是什么樣子有沒有充分利用到FPGA的一些特殊資源遇到問題立刻想到的是換速度更快容量更大的FPGA器件導(dǎo)致物料成本上升更為要命的是由于不了解器件結(jié)構(gòu)更不了解與器件結(jié)構(gòu)緊密相關(guān)的設(shè)計(jì)技巧過分依賴綜合等工具工具不行自己也就束手無策導(dǎo)致問題遲遲不能解決從而嚴(yán)重影響開發(fā)周期導(dǎo)致開發(fā)成本急劇上升   目前我們的設(shè)計(jì)規(guī)模越來越龐大動(dòng)輒上百萬門幾百萬門的電路屢見不鮮同時(shí)我們所采用的器件工藝越來越先進(jìn)已經(jīng)步入深亞微米時(shí)代而在對(duì)待深亞微米的器件上我們的設(shè)計(jì)方法將不可避免地發(fā)生變化要更多地關(guān)注以前很少關(guān)注的線延時(shí)我相信ASIC設(shè)計(jì)以后也會(huì)如此此時(shí)如果我們不在設(shè)計(jì)方法設(shè)計(jì)技巧上有所提高是無法面對(duì)這些龐大的基于深亞微米技術(shù)的電路設(shè)計(jì)而且現(xiàn)在的競(jìng)爭(zhēng)越來越激勵(lì)從節(jié)約公司成本角度出 也要求我們盡可能在比較小的器件里完成比較多的功能   本文從澄清一些錯(cuò)誤認(rèn)識(shí)開始從FPGA器件結(jié)構(gòu)出發(fā)以速度路徑延時(shí)大小和面積資源占用率為主題描述在FPGA設(shè)計(jì)過程中應(yīng)當(dāng)注意的問題和可以采用的設(shè)計(jì)技巧本文對(duì)讀者的技能基本要求是熟悉數(shù)字電路基本知識(shí)如加法器計(jì)數(shù)器RAM等熟悉基本的同步電路設(shè)計(jì)方法熟悉HDL語言對(duì)FPGA的結(jié)構(gòu)有所了解對(duì)FPGA設(shè)計(jì)流程比較了解

    標(biāo)簽: Xilinx FPGA 華為 高級(jí)技巧

    上傳時(shí)間: 2013-11-06

    上傳用戶:asdfasdfd

  • 擴(kuò)頻通信芯片STEL-2000A的FPGA實(shí)現(xiàn)

    針對(duì)傳統(tǒng)集成電路(ASIC)功能固定、升級(jí)困難等缺點(diǎn),利用FPGA實(shí)現(xiàn)了擴(kuò)頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實(shí)現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實(shí)現(xiàn)方法,推導(dǎo)出一種簡(jiǎn)便的引入?仔/4固定相移的實(shí)現(xiàn)方法。采用模塊化的設(shè)計(jì)方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發(fā)板上成功實(shí)現(xiàn)了整個(gè)系統(tǒng)。測(cè)試結(jié)果表明該系統(tǒng)正確實(shí)現(xiàn)了STEL-2000A的核心功能。 Abstract:  To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.

    標(biāo)簽: STEL 2000 FPGA 擴(kuò)頻通信

    上傳時(shí)間: 2013-11-06

    上傳用戶:liu123

  • 基于FPGA的手持設(shè)備MPU功耗解決方案

    在基于ASIC或FPGA的設(shè)計(jì)中,設(shè)計(jì)人員必須認(rèn)真考慮某些性能標(biāo)準(zhǔn),他們面臨的挑戰(zhàn)主要體現(xiàn)在面積、速度和功耗方面。  與ASIC一樣,供應(yīng)商在FPGA設(shè)計(jì)中也需要應(yīng)對(duì)面積和速度的挑戰(zhàn)。隨著門數(shù)不斷增加,F(xiàn)PGA需要更大的面積和尺寸來適應(yīng)更多的應(yīng)用,設(shè)計(jì)工具需要采用更好的算法以便更有效地利用面積。不斷演進(jìn)的FPGA技術(shù)也給設(shè)計(jì)人員帶來一系列新的挑戰(zhàn),電源利用率就是其中之一,這對(duì)于為手持或便攜式設(shè)備設(shè)計(jì)基于FPGA的嵌入式系統(tǒng)來說是急需解決的問題。

    標(biāo)簽: FPGA MPU 手持設(shè)備 功耗

    上傳時(shí)間: 2013-11-14

    上傳用戶:wkchong

  • LTE標(biāo)準(zhǔn)下Turbo碼編譯碼器的集成設(shè)計(jì)

    針對(duì)固定碼長(zhǎng)Turbo碼適應(yīng)性差的缺點(diǎn),以LTE為應(yīng)用背景,提出了一種幀長(zhǎng)可配置的Turbo編譯碼器的FPGA實(shí)現(xiàn)方案。該設(shè)計(jì)可以依據(jù)具體的信道環(huán)境和速率要求調(diào)節(jié)信息幀長(zhǎng),平衡譯碼性能和系統(tǒng)時(shí)延。方案采用“自頂向下”的設(shè)計(jì)思想和“自底而上”的實(shí)現(xiàn)方法,對(duì) Turbo編譯碼系統(tǒng)模塊化設(shè)計(jì)后優(yōu)化統(tǒng)一,經(jīng)時(shí)序仿真驗(yàn)證后下載配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。測(cè)試結(jié)果表明,系統(tǒng)運(yùn)行穩(wěn)健可靠,并具有良好的移植性;集成化一體設(shè)計(jì),為L(zhǎng)TE標(biāo)準(zhǔn)下Turbo碼 ASIC的開發(fā)提供了參考。

    標(biāo)簽: Turbo LTE 標(biāo)準(zhǔn) 編譯碼器

    上傳時(shí)間: 2013-10-28

    上傳用戶:d815185728

  • 華為FPGA設(shè)計(jì)流程指南

    本部門所承擔(dān)的FPGA設(shè)計(jì)任務(wù)主要是兩方面的作用:系統(tǒng)的原型實(shí)現(xiàn)和ASIC的原型驗(yàn)證。編寫本流程的目的是: l         在于規(guī)范整個(gè)設(shè)計(jì)流程,實(shí)現(xiàn)開發(fā)的合理性、一致性、高效性。 l         形成風(fēng)格良好和完整的文檔。 l         實(shí)現(xiàn)在FPGA不同廠家之間以及從FPGA到ASIC的順利移植。 l         便于新員工快速掌握本部門FPGA的設(shè)計(jì)流程。  

    標(biāo)簽: FPGA 華為 設(shè)計(jì)流程

    上傳時(shí)間: 2013-11-24

    上傳用戶:xmsmh

  • 基于FPGA和CMX589A的GMSK調(diào)制器設(shè)計(jì)與實(shí)現(xiàn)

    GMSK信號(hào)具有很好的頻譜和功率特性,特別適用于功率受限和信道存在非線性、衰落以及多普勒頻移的移動(dòng)突發(fā)通信系統(tǒng)。根據(jù)GMSK調(diào)制的特點(diǎn),提出 亍一種以FPGA和CMX589A為硬件裁體的GMSK調(diào)制器的設(shè)計(jì)方案,并給出了方案的具體實(shí)現(xiàn),包括系統(tǒng)結(jié)構(gòu)、利用CMX589A實(shí)現(xiàn)的高斯濾波器、 FPGA實(shí)現(xiàn)的調(diào)制指數(shù)為O.5的FM調(diào)制器以及控制器。對(duì)系統(tǒng)功能和性能測(cè)試結(jié)果表明,指標(biāo)符合設(shè)計(jì)要求,工作穩(wěn)定可靠。 關(guān)鍵詞:GMSK;DDS;FM調(diào)制器;FPGAl 引 言 由于GMSK調(diào)制方式具有很好的功率頻譜特性,較優(yōu)的誤碼性能,能夠滿足移動(dòng)通信環(huán)境下對(duì)鄰道干擾的嚴(yán)格要求,因此成為GSM、ETS HiperLANl以及GPRS等系統(tǒng)的標(biāo)準(zhǔn)調(diào)制方式。目前GMSK調(diào)制技術(shù)主要有兩種實(shí)現(xiàn)方法,一種是利用GMSK ASIC專用芯片來完成,典型的產(chǎn)品如FX589或CMX909配合MC2833或FX019來實(shí)現(xiàn)GMSK調(diào)制。這種實(shí)現(xiàn)方法的特點(diǎn)是實(shí)現(xiàn)簡(jiǎn)單、基帶信 號(hào)速率可控,但調(diào)制載波頻率固定,沒有可擴(kuò)展性。另外一種方法是利用軟件無線電思想采用正交調(diào)制的方法在FPGA和DSP平臺(tái)上實(shí)現(xiàn)。其中又包括兩種實(shí)現(xiàn) 手段,一種是采用直接分解將單個(gè)脈沖的高斯濾波器響應(yīng)積分分成暫態(tài)部分和穩(wěn)態(tài)部分,通過累加相位信息來實(shí)現(xiàn);另一種采用頻率軌跡合成,通過采樣把高斯濾波 器矩形脈沖響應(yīng)基本軌跡存入ROM作為查找表,然后通過FM調(diào)制實(shí)現(xiàn)。這種利用軟件無線電思想實(shí)現(xiàn)GMSK調(diào)制的方法具有調(diào)制參數(shù)可變的優(yōu)點(diǎn),但由于軟件 設(shè)計(jì)中涉及到高斯低通濾波、相位積分和三角函數(shù)運(yùn)算,所以調(diào)制器參數(shù)更改困難、實(shí)現(xiàn)復(fù)雜。綜上所述,本文提出一種基于CMX589A和FPGA的GMSK 調(diào)制器設(shè)計(jì)方案。與傳統(tǒng)實(shí)現(xiàn)方法比較具有實(shí)現(xiàn)簡(jiǎn)單、調(diào)制參數(shù)方便可控和軟件剪裁容易等特點(diǎn),適合于CDPD、無中心站等多種通信系統(tǒng),具有重要現(xiàn)實(shí)意義。

    標(biāo)簽: FPGA 589A GMSK CMX

    上傳時(shí)間: 2013-10-24

    上傳用戶:thesk123

  • 1-Wire總線主機(jī)

    Abstract: Communication with 1-Wire slave devices requires a 1-Wire master. There are numerous ways to build a 1-Wire master (see reference design 4206, "Choosing the Right 1-Wire Master for Embedded Applications"). Thisdocument describes the DS1WM, a synthesizable 1-Wire master that can be implemented in an application-specificintegrated circuit (ASIC) or field-programmable gate array (FPGA).

    標(biāo)簽: Wire 總線 主機(jī)

    上傳時(shí)間: 2014-12-22

    上傳用戶:xanxuan

主站蜘蛛池模板: 澄迈县| 区。| 卢氏县| 靖边县| 灯塔市| 永平县| 抚松县| 都江堰市| 梁山县| 河源市| 北流市| 雷州市| 平泉县| 纳雍县| 绥芬河市| 万山特区| 阿图什市| 尼玛县| 鲁山县| 锦屏县| 双柏县| 漳州市| 徐水县| 芦山县| 宝清县| 甘孜县| 贵溪市| 昭平县| 桐城市| 芦山县| 尚志市| 余姚市| 英吉沙县| 铁力市| 舞钢市| 舟山市| 大姚县| 教育| 酒泉市| 明水县| 巴南区|