亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

高速接口

高速串行接口(HSSI),全稱High-SpeedSerialInterface(HSSI)。HSSI是一個由CiscoSystem和T3plusNetworking公司共同推出的串行接口標準。它的最高數據傳輸率為52Mbps,最遠的傳輸距離為15米(50英尺)。它類似于通常連接計算機和調制解調器的RS-232和V.35接口,但是傳輸速度更高。
  • 在常用畫線算法的基礎上,提出了一種利用定點數在點陣液晶屏上進行坐標修正的方法,并利用 DSP實現,該方案能彌補單片機在高速數據處理上的不足.以TMS320VC5402及內置控制芯片SED1335的

    在常用畫線算法的基礎上,提出了一種利用定點數在點陣液晶屏上進行坐標修正的方法,并利用 DSP實現,該方案能彌補單片機在高速數據處理上的不足.以TMS320VC5402及內置控制芯片SED1335的 液晶屏為例,說明其接口電路和軟件實現.

    標簽: 1335 5402 DSP 320

    上傳時間: 2017-09-27

    上傳用戶:lwwhust

  • USB接口HID驅動程序設計

    【摘要】:隨著USB接口在計算機業界應用越來越廣泛,基于USB的接口開發顯得越來越具有現實意義。隨著客戶對系統數據采集速度要求的不斷提高,USB以其使用方便、易于擴展、速度快等優點而越來越多的被應用于各種人機接口設備中。本設計提出了一種USB接口的HID數據通訊接口設計方案,USB接口芯片采用的是PHILIP的PDIUSBD12,微控器是宏晶科技的STC89C52RC。該方案具有器件通用、成本低、方便焊接調試等特點。由于本設計采用了PDIUSBD12接口芯片,通過改變微控器的代碼可以制作成各種標準的USB設備。本設計完成了一種典型的HID設備驅動程序的開發,PC機無需額外加裝驅動便可實現和USB設備之間的通訊。而且經過典型HID設備的枚舉過程,還可用于對USB協議的熟悉和學習。上位機軟件部分,采用了VisualC++6.0編寫HID設備的控制程序,此控制程序和HID下位機設備構成了完整的USB控制系統。在此基礎上,本設計還增加了簡單的音樂播放功能,可以打開并播放格式為mp3和wma的音頻文件,還可以暫停、停止、選擇播放曲目、調節音量等;在音頻播放時HID設備彩燈可以實時顯示音頻的頻譜。這在驗證USB系統的同時,大大增加了控制的趣味性。驗證結果表明按照該方案設計的數據通訊接口和HID設計運行穩定可靠。USB是一種計算機和外部設備進行通訊連接的接口.USB的出現的目的是取代現在計算機接口,簡化計算機與外部設備的連接過程,使計算機的擴展更加方便。它使得計算機和外部設備的連接十分方便。目前,各種計算機外部設備都在逐漸改為USB接口,USB技術的出現是計算機接口技術的一大飛躍。越來越多的測控系統、信號處理系統和智能儀器選用USB接口與PC機進行高速、海量的數據通訊。但是,相對UART(通用異步串口)、LPT(打印機并行端口),USB的開發難度要大的多。采用HID(Human Interface Device,人機接口設備)的設計方案則可以很好的解決這一矛盾。

    標簽: usb 接口 hid

    上傳時間: 2022-05-02

    上傳用戶:shjgzh

  • 基于MIPI+CSI-2協議的攝像頭芯片數據發送端接口設計

    隨著手機攝像頭和數碼相機性能的提升,增加攝像頭設備到平臺處理器之間的傳輸帶寬變越來越有必要,傳統的DVP接口已經不能適應現在的科技發展。在這樣的大形勢下MIPI聯盟應運而生,它制定了一個通用的標準來規范高性能移動終端的接口,而它的子協議MIPI CSI-2則完美的解決了攝像頭設備與平臺處理器之間高速通信的難題,提供了一種標準化、強大、可靠、低功耗的傳輸方式。MPI CSI-2接口采用差分信號線,確保了高速數據在傳輸時不易受到外界的干擾,而其采用的ECC編碼和CRC編碼則從一定程度上減少了個別錯誤數據對于整體數據的影響,又由于自身處于MIPI大家族協議之中,它自身也很容易兼容應用MIPI家族協議的其他設備。本文詳細的介紹了MIPI CSI-2協議數字部分RTL的實現,模擬部分的實現,以及后續的測試分析。在設計中RTL的設計、糾錯以及模塊的時序分析在Linux平臺上進行。而模擬部分的實現以及整體的動態測試在FPGA平臺上進行。通過這樣的分工可以更全面的發揮兩個平臺的長處,更具體的來說,在Linux階段的設計時充分的利用了modelsim與verdi配合的優勢,從而更好的設計代碼、分析代碼和測試代碼。而在綜合時又利用Design Compile與Prime time充分的對設計做了資源分析和時序分析,保證了設計的質量。而在FPGA階段設計時,充分的利用了FPGA靈活而且可以動態測試的優勢來驗證模塊的正確性,此外在FPGA上還可以使用商用接收端來接收最后產生的MIPI數據,這樣的驗證方法更權威也更有說服力。在設計方法上,在數字部分的RTL設計中充分的應用了模塊化的思想,不僅實現了協議的要求,而且靈活的適應了MIPI CSI-2協議在實際應用時的一些變通的需求。而在模擬部分的物理層設計中則大膽的做了嘗試和創新,成功的在沒有先例參照的情況下自主設計了FPGA下的物理層部分,并且最后成功的被商用接收端驗證。總的來說在整個設計過程中遇到了阻礙和很多難題,但是經過不懈的努力最終克服了技術上的種種困難,最終也獲得了階段性的成果和自身的技術提高。

    標簽: mipi 攝像頭 接口

    上傳時間: 2022-05-30

    上傳用戶:kingwide

  • 正點原子高速無線調試器用戶資料

    1 產品簡介1.1 產品特點下載速度快,超越 JLINK V8,接近 JLINK V9采用 2.4G 無線通信,自動跳頻支持 1.8V~5V 設備,自動檢測支持 1.8V/3.3V/5V 電源輸出,上位機設置支持目標板取電/給目標板供電支持 MDK/IAR 編譯器,無需驅動,不丟固件支持 Cortex M0/M1/M3/M4/M7 等內核 ARM 芯片支持仿真調試,支持代碼下載、支持虛擬串口提供 20P 標準 JTAG 接口、提供 4P 簡化 SWD 接口支持 XP/WIN7/WIN8/WIN10 等操作系統尺寸小巧,攜帶方便1.2 基本參數產品名稱 ATK-HSWLDBG 高速無線調試器產品型號 ATK-HSWLDBG支持芯片 ARM Cortex M0/M1/M3/M4/M7 全系列通信方式 USB(免驅)仿真接口 JTAG、SWD支持編譯器 MDK、IAR串口速度 10Mbps(max)燒錄速度 10M通信距離 ≥10MTX 端工作電壓 5V(USB 供電)TX 端工作電流 151mARX 端工作電壓 3.3V/5V(USB 或者 JTAG 或者 SWD 供電)RX 端工作電流 132mA@5V工作溫度 -40℃~+85℃尺寸 66.5mm*40mm*17mm1.3 產品實物圖圖 發送端圖 接收端圖 接收端接口輸出電壓示意圖,所有標注 GND 的引腳均為地線1.4 接線示意圖高速無線調試器發送端,接線圖:高速無線調試器接收端,JTAG/SWD 接口供電,接線示意圖:高速無線調試器接收端,USB 接口供電,接線示意圖:1.5 高速無線調試器工作原理示意圖電腦端 高速無線調試器發送端 USB 接口目標 MCU 高速無線調試器接收端 JTAG/SWD 接口目標 MCU 高速無線調試器接收端5V 電源JTAG/SW 接口 USB 接口高速無線調試器JTAG/SW 接口 目標 MCU 高速無線調試器接收端USB 接口 電腦端 高速無線調試器發送端無線模塊無線模塊2、MDK 配置教程注意:低版本 MDK 對高速無線調試器的支持不完善,推薦 MDK5.23及以上版本。MDK5.23~MDK5.26 對高速 DAP 的支持都有 bug,必須打補丁。參考“mdk 補丁”文件夾下的相關文檔解決。SWD 如果接3 線,請查看第 10 章,常見問題 1。要提高速度,參考 4.2 節配置無線參數為大包模式。如果無線通信不穩定,參考常見問題 4。

    標簽: 高速無線調試器

    上傳時間: 2022-06-04

    上傳用戶:d1997wayne

  • 基于eMMC陣列的高速固態存儲器的研究與設計

    本文首先對eMMC5.0規范進行了研究總結,并在此基礎上根據系統指標提出了整體設計方案。存儲器以FPGA作為主控制器,按照功能劃分為SFP光纖接口模塊、DDR3高速緩存模塊、eMMC陣列存儲模塊和與上位機通信的干兆網模塊。在系統邏輯設計中重點介紹了eMMC陣列控制邏輯的實現。通過對eMMC陣列的初始化單元、傳輸控制單元、命令接口單元以及陣列同步邏輯單元的設計,實現了eMMC陣列在HS400工作模式下的數據存儲。然后對系統其他模塊進行設計,配合完成整個系統的存儲功能。最后,依據設計方案,搭建了硬件測試平臺。使用ChipScope,IBERT等對各個模塊進行了在線調試。重點對eMMC陣列控制器進行了調試,并對SFP光纖接口模塊和DDR3高速緩存模塊的邏輯進行了驗證。結果表明,本文設計的使用eMMC新型存儲介質的高速固態存儲器能夠實現156MB/s的存儲帶寬,同時具有容量大、可移植強與系統升級容易等特點,滿足設計要求。本文開展的基于eMMC陣列的高速固態存儲器的研究與設計,為后續動態測試領域的應用奠定了基礎。關鍵詞:eMMC陣列,eMMC5.0,數據存儲器,HS400

    標簽: emmc陣列 固態存儲器

    上傳時間: 2022-06-19

    上傳用戶:

  • 基于FPGA的線型CCD高速驅動采集一體化控制板設計

    基于FPGA的線型CCD高速驅動采集一控制板設計摘要:線型CCD圖像傳感器在工業檢測、圖像測量和機器視覺等方面有著廣泛的應用。本文針對CCD測量應用系統中的前端處理、驅動控制和信號采集,設計制作了一款基于FPGA的高速驅動采集 體化控制板。該控制板選用了Altera公司的Cyclone系列FPGA和TI公司的專用圖像信號處理芯片VSP5010,由FPGA對VSP5010進行配置,生成雙路CCD驅動脈沖,控制接收A/D變換后的圖像數據,并以適當的接口方式將采集數據送入計算機以便進行后期處理。該控制板將CCD的驅動脈沖產生和圖像數據采集集于一體,有效簡化了CCD測量應用系統前端的外部電路設計,提高了圖像數據采集速率和質量,并具有靈活性強,易于擴展等特點。關鍵詞:線型CCD:FPGA:AFE:驅動:數據采集

    標簽: fpga ccd 高速驅動采集

    上傳時間: 2022-06-22

    上傳用戶:

  • 基于ARM與線性CCD的高速數據采集系統

    摘要:本文介紹了一個基于ARM的線性CCD高速采集系統,系統中選擇了高速線性CCD和高速ADC,因為ADC的采祥速度相對ARM的工作時鐘頻率較慢,所以使用CPLD和FIFO作為A/D和ARM之間的1/0接口,它使電路工作在更加平穩、簡潔而易丁控制,同時也提高了ARM的工作效率。為了提高通信速度,這里采用通用申行總線(USB)技術米與PC進行通信。ARM是用來控制主處理器的數據采集,數據的計算和數據傳輸。結果證明,整個系統能高效運作。該系統可應用于高速數據采集及多路模擬信號的工作環境下。1引言在電氣化鐵路,為了擴大對電力機車受電弓的壽命,所以要使受電弓滑塊磨損均勻,接觸線的直線段(電氣化鐵路供電線)排列為曲折路線(彎段被安排成折線的形式)。之間的接觸線的定位點和受電弓軌道中心線距離稱為錯開值,這是一種接觸線的關鍵指標。錯開值是不可忽視的,這個值過小會影響到受電弓滑塊磨損的均勻性,從而影響到延長使用壽命的目的,然而,在某些情況下(比如陷入了激烈的風中),造成大范圍的在屋部的橫向運動(并且速度越快,受電弓的左右擺動越劇烈),按觸線將在某些部分將會超過受電弓的有效工作長度,從而使錯開,接觸線值超出標準范圍的錯開值,導致了當前連接的破壞,甚至導致了會產生受電弓事故的錯識運行。受電馬與滑觸線發生故障,將導致列車正常運行的中斷,從而對鐵路運輸產生嚴亞的影響。為了避免這些情況,錯開伯及其變化應經常性地予以測試。因此,一個機車的接觸線式在線監測系統,及與其配套的數據采集系統被開發出來,它的工作是實時地、迅速地計算錯開值。

    標簽: arm ccd 高速數據采集系統

    上傳時間: 2022-06-23

    上傳用戶:kingwide

  • 單片機外圍器件實用手冊-數據傳輸接口器件分冊

    同系列其他幾冊也已上傳,需要的可以下載:單片機外圍器件實用手冊-電源器件分冊:http://dl.21ic.com/download/ic-331945.html 單片機外圍器件實用手冊-存儲器分冊:http://dl.21ic.com/download/ic-331944.html 單片機外圍器件實用手冊-輸入通道器件分冊:http://dl.21ic.com/download/ic-331943.html 單片機外圍器件實用手冊-數據傳輸接口器件分冊:http://dl.21ic.com/download/_-331942.html單片機外國器件的多樣化、全方位的發展,使單片機應用系統設計走上了依素微電子技術的“系統解決”和“器件解決”道路。1.在單片機應用系統設計中,尋求最大限度的系統集成,以減少外國器件數量。其一是選擇通用邏輯陣列器件,通過通用編程工具構成所需要的功能單元電路;其二是尋求新的系統集成器件。2.在解決電路系統設計中,遇到難題應首選“器件解決”途徑。在微電子技術高速發展的時代,電路難題尋求微電子技術解決已成新觀念、新方法;加之商品市場的高度發展,為解決電路難題而推出了價廉物美的商品器件已成時尚。通過“器件解決”能最終地、完善地解決電路難題。因此系統在電路設計中,設計人員最重要的任務是尋找新器件,最重要的能力是通曉新器件的信息、發展動態及供貨渠道。《單片機外圍器件實用手冊》叢書編輯出版的目的是力圖將目前常用的一些單片機外圍器件進行歸納、整理,使讀者有個概貌地了解,對常用外圍器件的選用提供參考,在具體電路設計時提供幫助。由于單片機外圍集成電路日新月異的發展,很多器件難以統一歸類,而且由于器件更新速度極快,不少常用器件會逐漸成為淘汰產品。因此,本手冊叢書不能、也不應成為單片機應用系統設計器件參考的唯一工具,讀者還須注意新器件的發展,各大半導體廠商的新器件動態及相應的數據手冊、光盤資料及網上信息發布等。

    標簽: 單片機外圍器件 數據傳輸

    上傳時間: 2022-06-24

    上傳用戶:

  • 基于FPGA與單片機的SPI接口的實現.

    在數字技術高速發展的今天,有許多芯片被用作數據交換的核心器件,以起到承上啟下數據交換的權紐作用。FPGA即現場可編程門陣列,由于其運行速度快且具有可編程的靈活性,現在已經成為EDA設計的主要邏輯器件,SPI接口技術是一種高速高效率的串行接口技術,主要用于擴展外設和進行數據交換,在許多高檔的單片機中,已經作為一種配置標準。如AT8958252.ADC812等等,使工程技術人員在設計系統時具有更大的靈活性,因而受到工程技術人員的歡迎。但像MCS51系列、MCS96系列等應用非常廣泛的單片機并不帶SPI接口,這樣就限制了在這些系統中使用帶SPI接口的器件。該文將用軟件模擬SPI接口時序的方法來實現MCU與FPGA之間的數據換換。1 SP1總線接口概述SPI(Serial Peripheral Interfce-串行外設接口)總線系統是一種同步串行外設接口,允許MCU與各種外圍設備以串行方式進行通信、數據交換。SPIT在芯片的管腳上只占用4根線,節約了芯片的管腳,同時為PCB的布局上節省空間,提供方便,正是出于這種簡單易用的特性,現在越來越多的芯片集成了這種通信協議.SPI是一個環形總線結構,由SS(CS)、SCK.SDI SD0構成,其時序其實很簡單,主要是在SK的控制下,兩個雙向移位寄存器進行數據交換。SPI主要特點有:可以同時發出和接收串行數據;可以當作主機或從機工作:提供頻率可編程時鐵發送結束中斷標志;寫沖突保護;總線競爭保護等。

    標簽: fpga 單片機 spi 接口

    上傳時間: 2022-06-26

    上傳用戶:

  • 高速串行Serdes信號的眼圖抖動測試

    隨著新研發單板上高速Serdes信號的增多,信號完整性測試顯的越來越重要,本文檔圍繞Serdes信號的眼圖抖動測試總結一些測試注意事項。新研發單板上高速Serdes信號速率高達2.45G,一些時鐘信號上升/下降沿達到400ps左右,必然需要測量Serdes信號的眼圖、抖動,在這里總結一些測試經驗和注意事項。UBPG1單板上有如下幾種高速數據SERDES信號:1.         GE SERDES接口(SGMII接口標準)2.         AIF SERDES接口(CPRI接口標準)3.         IQ SERDES接口(類CPRI接口標準,自定義幀格式)4.         光口 SERDES接口(CPRI接口標準)對于SERDES信號,其信號電氣特性由IEEE協議規定,在協議中會給出相應的眼圖測試模板及抖動指標,部分芯片廠家會在DATASHEET中給出單獨的眼圖測試模板及抖動指標(一般會比協議要求的更寬松)。UBPG1單板上的SERDES接口按電氣特性分有兩種,一種是SGMII接口(用1000-BASE-CX模板,IEEE協議39節);一種是CPRI接口(用XAUI模板,IEEE協議49節)。

    標簽: 高速 serdes 眼圖抖動

    上傳時間: 2022-06-30

    上傳用戶:

主站蜘蛛池模板: 黄龙县| 定陶县| 明水县| 长岭县| 竹溪县| 阿拉尔市| 梅河口市| 达日县| 钦州市| 岚皋县| 阳城县| 深州市| 宾川县| 蒙山县| 防城港市| 错那县| 南和县| 文登市| 灵川县| 仁布县| 鹤庆县| 剑川县| 沛县| 辰溪县| 新龙县| 宣威市| 久治县| 清水河县| 旬阳县| 澄城县| 东乌珠穆沁旗| 湟中县| 陕西省| 临夏市| 景谷| 荣昌县| 太仆寺旗| 嵊州市| 山阳县| 元朗区| 潜山县|