USB、串口、并口是PC機和外設(shè)進行通訊的常用接口,但對于數(shù)據(jù)量大的圖像來說,若利用串行RS-232協(xié)議進行數(shù)據(jù)采集,速度不能達到圖像數(shù)據(jù)采集所需的要求;而用USB進行數(shù)據(jù)采集,雖能滿足所需速度,但要求外設(shè)必須支持USB協(xié)議,而USB協(xié)議與常用工程軟件的接口還不普及,給使用帶來困難。有些用戶為了利用標(biāo)準(zhǔn)并行口(SPP)進行數(shù)據(jù)采集,但SPP協(xié)議的150kb/s傳輸率對于圖像數(shù)據(jù)采集,同樣顯得太低。因此,為了采集數(shù)據(jù)量大的圖像數(shù)據(jù),本文采用了具有較高傳輸速率的增強型并行口協(xié)議(EPP)和FPGA,實現(xiàn)對OV7620CMOS圖像傳感器進行高速數(shù)據(jù)采集,它最高速率可以達到2Mb/s。
標(biāo)簽: USB PC機 串口 并口
上傳時間: 2015-08-29
上傳用戶:
這是一個高速多維插值算法。當(dāng)我們建模以后,原始的算法可能極為復(fù)雜和低速,在現(xiàn)有的計算條件下要得到最終的結(jié)果甚至要讓我們等白了頭,而該模塊可以讓復(fù)雜低速的計算變得簡單迅速,甚至瞬間得到結(jié)果。它的原理是通過原始模型算法計算出有限的柵格節(jié)點,構(gòu)建出一個多維柵格,而后可以無限次的對多維輸入值瞬間得出對應(yīng)的輸出值,而得到的結(jié)果跟通過原始算法得到的結(jié)果相差無幾。 并且,該模塊還提供了對輸入、輸出值的校準(zhǔn)功能。 該模塊限定的輸入、輸出值為8位或16位的整數(shù),浮點的計算也可以先變換為整數(shù)后再進行高速處理,得到結(jié)果后再反變換回去,這對于絕大多數(shù)采樣是完全足夠的。 該模塊中包含了足夠的源文件,都是以標(biāo)準(zhǔn)C編制的,可以在任何編譯環(huán)境下進行編譯,并且還有調(diào)用例子供參考。接口定義見imdi.h文件。
標(biāo)簽: 多維 插值 建模 算法
上傳時間: 2015-09-29
上傳用戶:han_zh
提出了利用fifo,實現(xiàn)dsp之間的高速、實時、可靠的數(shù)據(jù)傳輸,介紹了fifo原理及性能特點,詳細(xì)闡述了系統(tǒng)的硬 件接口電路及軟件設(shè)計。
標(biāo)簽: fifo dsp 數(shù)據(jù)傳輸 性能特點
上傳時間: 2013-12-24
上傳用戶:mhp0114
此文件表明了ad73360與tms320lf2407的接口,由于ad73360時支持同步串行口的,而2407沒有同步串行口,此電路通過硬件譯碼轉(zhuǎn)換時spi口和同步串行口在高速下的得以通訊,希望對各位同仁有所幫助
標(biāo)簽: 73360 2407 320 tms
上傳時間: 2015-10-27
上傳用戶:lepoke
RS-485接口具有較強的抗干擾性,數(shù)據(jù)傳輸?shù)木嚯x較遠(yuǎn),在一些應(yīng)用中常常需要把RS-232標(biāo)準(zhǔn)的信號轉(zhuǎn)換為RS-485的標(biāo)準(zhǔn)信號進傳輸。圖中所示電路允許數(shù)據(jù)在RS-232/RS-485這兩個不兼容的串行數(shù)據(jù)接口間傳遞。傳輸速度為480波特時,傳輸距離可達1750米。圖中雙RS-232收發(fā)器IC1將主機(PC)輸出的RS-232電平轉(zhuǎn)換為TTL電平,驅(qū)動高速RS-485收發(fā)器IC2 的輸入,倒相器使IC2、IC3在受到起始位時被激活。
標(biāo)簽: 485 RS 接口 抗干擾性
上傳時間: 2015-11-25
上傳用戶:zuozuo1215
CSM100 是集成微處理器、 CAN-bus 控制 器、CAN-bus收發(fā)器、DC/DC 模塊、高速光 電隔離于一體的嵌入式 CAN轉(zhuǎn) UART 芯片。 該產(chǎn)品可以很方便地嵌入到具有 UART 接口的設(shè)備中, 在不需改變原有硬件結(jié)構(gòu)的 前提下使設(shè)備獲得 CAN-bus 通訊接口, 實現(xiàn) 具有 UART 設(shè)備和 CAN-bus 網(wǎng)絡(luò)之間的數(shù)據(jù) 通訊。其中 UART 通道支持多種波特率,范 圍在:600-115200bps 之間可選,CAN-bus 支持 5–1000Kbps共 15 種標(biāo)準(zhǔn)波特率。
標(biāo)簽: CAN-bus UART DC CSM
上傳時間: 2016-01-26
上傳用戶:lhc9102
針對多DSP 共享總線的通用信號處理板卡, 介紹了基于PCI9054 和CPCI 總線的接口設(shè)計, 分析了通用WDM總線驅(qū)動程序的開發(fā)。采用Verilog HDL 用CPLD 設(shè)計控制時序?qū)崿F(xiàn)了DSP 和 CPCI 總線橋接器PCI9054 之間的普通傳輸和高速DMA 傳輸。驅(qū)動程序采用DriverWorks 和Windows 驅(qū)動開發(fā)包DDK 進行開發(fā), 具有很好的通用性和可移植性。
標(biāo)簽: Verilog 9054 CPCI CPLD
上傳用戶:tedo811
EPM1270和單片機的8080通訊接口,適合單片機與CPLD之間的高速通訊,verilog語言,QuartusII環(huán)境
標(biāo)簽: 1270 8080 EPM 單片機
上傳時間: 2016-05-11
上傳用戶:manking0408
EMC存儲系統(tǒng)資料,包括iSCSI(互聯(lián)網(wǎng)小型計算機系統(tǒng)接口)的資料,iSCSI是一種在Internet協(xié)議網(wǎng)絡(luò)上,特別是以太網(wǎng)上進行數(shù)據(jù)塊傳輸?shù)臉?biāo)準(zhǔn)。它是由Cisco和IBM兩家發(fā)起的,并且得到了IP存儲技術(shù)擁護者的大力支持。是一個供硬件設(shè)備使用的可以在IP協(xié)議上層運行的SCSI指令集。簡單地說,iSCSI可以實現(xiàn)在IP網(wǎng)絡(luò)上運行SCSI協(xié)議,使其能夠在諸如高速千兆以太網(wǎng)上進行路由選擇。
標(biāo)簽: iSCSI Internet EMC 存儲系統(tǒng)
上傳時間: 2014-01-05
上傳用戶:xinyuzhiqiwuwu
使用的同步串行三線SPI 接口,可以方便的連接采用SPI 通信協(xié)議的外圍或另一片AVR 單片機,實現(xiàn)在 短距離內(nèi)的高速同步通信。ATmega128 的SPI 采用硬件方式實現(xiàn)面向字節(jié)的全雙工3 線同步通信,支持主 機、從機和2 種不同極性的SPI 時序,通信速率有7 種選擇,主機方式的最高速率為1/2 系統(tǒng)時鐘,從機方式 最高速率為1/4 系統(tǒng)時鐘。
標(biāo)簽: SPI 同步串行 接口
上傳時間: 2014-11-26
上傳用戶:rocwangdp
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1