在9格寬×9格高的大九宮格中有9個3格寬×3格高的小九宮格,並提供一定數量的數字。根據這些數字,利用邏輯和推理,在其他的空格上填入1到9的數字。每個數字在每個小九宮格內不能出現一樣的數字,每個數字在每行、每列也不能出現一樣的數字。 這種遊戲只需要邏輯思維能力,與數字運算無關。雖然玩法簡單,但數字排列方式卻千變萬化,所以不少教育者認為數獨是鍛鍊腦筋的好方法
標簽:
上傳時間: 2017-03-02
上傳用戶:cc1915
使用ASP元件(請自行下載、安裝或登錄) AspUpload+AspJpeg+Jmail[或AspMail] 整合JS與FLASH套件 Highslide JS+SWFUpload+TitleView+FPV4[請自行下載] 新增相薄圖檔後[Web上傳或FTP上傳後批次新增],自動生成TitleView/FPV4,使用的XML腳本檔。刪除或搬移圖檔,同樣更新XML腳本檔。 使用 4.1_先用記事本設定編輯config.asp/menu.asp 4.2_瀏覽器進入addphoto.asp新增相簿分類(請事先作好規劃) 4.3_瀏覽器進入index.asp[被轉到NewPhoto.asp],簽入後按上傳圖檔,按新增相片後上傳圖檔 更詳細解說: http://www.chome.idv.tw/article.asp?id=158
標簽: AspUpload Highslide SWFUpload AspJpeg
上傳時間: 2013-12-21
上傳用戶:84425894
at89s52 系的isp制作方法,初學者即看即用,制作簡單易明。
上傳時間: 2014-01-09
上傳用戶:lindor
Windows CE.Net 5.0 的相機驅動程式原始碼,簡單修改後可用!
上傳時間: 2013-12-24
上傳用戶:caixiaoxu26
了解點陣液晶顯示實驗的工作原理掌握點陣液晶顯示實驗程序的設計方法.本實驗板中使用的是內置12864A 的液晶屏12864A 由兩片帶控制器的列驅動電路 KS0108 和一片行驅動電路KS0107 組成主要的硬件電路另外還可以附加負壓發生電路 顯示方面由一片128*64 點的液晶片組成
上傳時間: 2013-11-28
上傳用戶:colinal
選用4000系列BCB材料進行MEMS傳感器的粘接鍵合工藝試驗,解決了圓片級封裝問題,采用該技術成功加工出具有三層結構的圓片級封裝某種慣性壓阻類傳感器。依據標準GJB548A對其進行了剪切強度和檢漏測試,測得封裝樣品漏率小于5×10pa·cm3/s,鍵合強度大于49 N,滿足考核要求。
上傳時間: 2016-07-26
上傳用戶:leishenzhichui
1-1前言一般人所能夠感受到聲音的頻率約介於5H2-20KHz,超音波(Ultrasonic wave)即爲頻率超過20KHz以上的音波或機械振動,因此超音波馬達就是利用超音波的彈性振動頻率所構成的制動力。超音波馬達的內部主要是以壓電陶瓷材料作爲激發源,其成份是由鉛(Pb)、結(Zr)及鈦(Ti)的氧化物皓鈦酸鉛(Lead zirconate titanate,PZT)製成的。將歷電材料上下方各黏接彈性體,如銅或不銹鋼,並施以交流電壓於壓電陶瓷材料作爲驅動源,以激振彈性體,稱此結構爲定子(Stator),將其用彈簧與轉子Rotor)接觸,將所産生摩擦力來驅使轉子轉動,由於壓電材料的驅動能量很大,並足以抗衡轉子與定子間的正向力,雖然伸縮振幅大小僅有數徵米(um)的程度,但因每秒之伸縮達數十萬次,所以相較於同型的電磁式馬達的驅動能量要大的許多。超音波馬達的優點爲:1,轉子慣性小、響應時間短、速度範圍大。2,低轉速可產生高轉矩及高轉換效率。3,不受磁場作用的影響。4,構造簡單,體積大小可控制。5,不須經過齒輸作減速機構,故較爲安靜。實際應用上,超音波馬達具有不同於傳統電磁式馬達的特性,因此在不適合應用傳統馬達的場合,例如:間歇性運動的裝置、空間或形狀受到限制的場所;另外包括一些高磁場的場合,如核磁共振裝置、斷層掃描儀器等。所以未來在自動化設備、視聽音響、照相機及光學儀器等皆可應用超音波馬達來取代。
標簽: 超聲波電機
上傳時間: 2022-06-17
上傳用戶:
VIP專區-嵌入式/單片機編程源碼精選合集系列(160)資源包含以下內容:1. i2c ipcore of altera fpga that uses ahdl lauguage..2. 嵌入式C編程與Atmel AVR 美 Richard Barnett等著 清華 周俊杰 等譯.3. 一個POWERPC的原理圖,包括ORCAD格式的原理圖等.4. 51s系列單片機入門的最佳編程器制作資料.5. 一個開源的嵌入式flash播放器的源代碼.6. 一個用LINUX GTK開發的嵌入式瀏覽器.7. 用C語言編的帶數碼管顯示的電子琴.8. 希望從事C/C++嵌入式開發的朋友.9. 步進電機的單片機控制.10. 小波變換及濾波 小波變換及濾波.11. 基于單片機實現遙控編碼器PT2262的軟件解碼.12. c_c++嵌入式系統編程.13. spi driver code one marve.14. 正弦波表生成工具.15. 多級抽取程序,適用于軟件無線電系統.16. keil和Proteus聯調所必須的一個文件.17. 用比較器實現AD轉換.18. FLASH讀寫操作.19. 51單片機的串行通信仿真例子.20. armok01100828.21. 主要介紹了使用MTV230芯片的開發.22. MinGW5 在線安裝程序.23. 這是本人調用small rtos51的函數來仿真寫的基本代碼.24. s3c2440開發板原理圖 s3c2440開發板原理圖.25. AT89c51單片機下,液晶顯示LCD1602的c語言驅動程序,原創代碼.26. 這是我的開發板的原理圖.27. 51單片機SPI讀取SCA100角度值,帶溫度補償,精度達到0.008度..28. motorala模式對CPLD的讀寫和譯碼.29. 關于nucleus系統的教程文檔.30. 單片機 嚴青新板調試程序 單片機最小系統及流水燈程序 更新時間:2006-12-29 執行結果:在單片機的P1口上的8個發光二極管按流水燈順序而跑動.31. 實現利用8051單片機透過軟體I2C驅動TSEM0108L感測器之程式庫.32. 20060531am--Windows嵌入式開發系列課程(1):Windows CE系統定制開發入門.33. s3c2410 tesy program.34. s3c2440開發板元件庫,希望對初學者有用.35. s3c2440開發板元件庫,希望對初學者有用.36. 能夠較好地實現大多數車牌的識別.37. 計算機主板pcb文件,可以拿來學習一下..38. wince操作系統下USB設備的驅動程序源碼.39. 一本介紹嵌入式OS原理及編程的英文書籍.40. 【cacti】Weathermap使用手冊.
上傳時間: 2013-04-15
上傳用戶:eeworm
本文針對我國當今大型倉庫、大型糧庫的監測與控制現狀,進行研究開發,采用較為實用和先進的單片微型機控制系統,運用溫度傳感器和濕度傳感器對溫度、濕度的敏感性設計了一種基于多級通訊總線的糧庫溫、濕度自動監測系統,主要包括通訊控制總站以及下位機的設計。操作人員可以通過向通訊控制總站發送命令,提取下位機溫、濕度數據,下位機實現溫、濕度檢測;同時可以查看歷史檢測數據,進行糧情分析和糧庫管理等一系列操作。 溫濕度的測量和控制系統通常被認為是一項較為簡單的控制技術,但是由于濕敏元件的穩定性差,壽命短等問題,實際應用系統中能正常運行的不多,除非建立有嚴格的管理制度,而且管理人員的綜合素質要達到一定的要求。所以,本文重點分析了濕敏傳感測量的機制,選型和技術措施。在研究了多種濕度傳感器性能的基礎上選用了合適的濕度傳感器,這是本設計的一個重點。本設計還有一個重點,用CPLD設計了一個模擬開關和顯示部分。 本設計研制的上位機采用PC機,通過RS-232接口與轉換器相連,轉換器通過RS-485總線連接下位機,實現監控室與現場的數據通信。每臺下位機位于各糧倉內,需要監測256路的溫、濕度信號,為了能實現共256路溫濕度的數據采集工作,本設計中用CPLD設計了一個模擬開關,每次只采集一路數據送入到單片機中去;另外,本設計的顯示部分也獨特的選用了CPLD來實現。正常情況下上位機每4小時向下位機發布一次檢測信號(同時在任何時刻也可監控某個糧倉的溫濕度情況),下位機利用PICl6F877單片機來實現糧倉中128路溫度和128路濕度的測控。 該糧倉溫、濕度測控系統實用性強,成本低,數據傳輸效率高,可靠性好。它不儀可以應用于糧庫的監控管理,而且也可推廣到其他監控領域,因此具有廣泛的應用前景。
上傳時間: 2013-05-23
上傳用戶:liuwei6419
現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片?,F在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(DLL)和鎖相環(PLL)兩種方法,而其各自又分為數字設計和模擬設計。雖然用模擬的方法實現的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數字的方法來實現。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數字延時鎖相環(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優化等做了大量的工作,通過比較DLL與PLL、數字DLL與模擬DLL,深入的分析了全數字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數字DLL模塊電路,為開發自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數。在設計中,用Verilog-XL對部分電路進行數字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現時鐘占空比調節,2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。
上傳時間: 2013-06-10
上傳用戶:yd19890720