亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

仿真芯片

  • 基于FPGA的計算機(jī)可編程外圍接口芯片的設(shè)計與實(shí)現(xiàn)

    隨著電子技術(shù)和EDA技術(shù)的發(fā)展,大規(guī)模可編程邏輯器件PLD(Programmable Logic Device)、現(xiàn)場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規(guī)模集成電路芯片,實(shí)現(xiàn)計算機(jī)可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規(guī)模PLD或FPGA的計算機(jī)接口電路不僅具有集成度高、體積小和功耗低等優(yōu)點(diǎn),而且還具有獨(dú)特的用戶可編程能力,從而實(shí)現(xiàn)計算機(jī)系統(tǒng)的功能重構(gòu).該課題以Altera公司FPGA(FLEX10K)系列產(chǎn)品為載體,在MAX+PLUSⅡ開發(fā)環(huán)境下采用VHDL語言,設(shè)計并實(shí)現(xiàn)了計算機(jī)可編程并行接芯片8255的功能.設(shè)計采用VHDL的結(jié)構(gòu)描述風(fēng)格,依據(jù)芯片功能將系統(tǒng)劃分為內(nèi)核和外圍邏輯兩大模塊,其中內(nèi)核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計算機(jī)可編程并行接芯片8255的功能.

    標(biāo)簽: FPGA 計算機(jī) 可編程 外圍接口

    上傳時間: 2013-06-08

    上傳用戶:asddsd

  • 無線信道仿真和均衡器的FPGA設(shè)計與實(shí)現(xiàn)

    本文主要介紹了基于FPGA的無線信道盲均衡器的設(shè)計與實(shí)現(xiàn),在算法上選擇了比較成熟的DDLMS和CMA相結(jié)合的算法,結(jié)構(gòu)上采用四路正交FIR濾波器模型.在設(shè)計的過程中我們采取了用MATLAB進(jìn)行算法仿真,VerilogHDL語言進(jìn)行FPGA設(shè)計的策略.在硬件描述語言的設(shè)計流程中,信道盲均衡器運(yùn)用了Top-Down的模塊化設(shè)計方法,大大縮短了設(shè)計周期,提高了系統(tǒng)的穩(wěn)定性和可擴(kuò)展性.測試結(jié)果表明均衡器所有的性能指標(biāo)均達(dá)到預(yù)定目標(biāo),且工作性能良好,均衡效果較為理想,能夠滿足指標(biāo)要求.本課題所設(shè)計和實(shí)現(xiàn)的信道盲均衡器,為FPGA芯片設(shè)計技術(shù)做了有益的探索性嘗試,對今后無線通信系統(tǒng)中的單芯片可編程系統(tǒng)(SOPC)的設(shè)計運(yùn)用有著積極的借鑒意義.

    標(biāo)簽: FPGA 無線信道 仿真 均衡器

    上傳時間: 2013-05-28

    上傳用戶:huyiming139

  • 運(yùn)動估計算法的FPGA仿真與實(shí)現(xiàn)研究

    隨著通信技術(shù)和計算機(jī)技術(shù)的發(fā)展,多媒體的應(yīng)用與服務(wù)越來越廣泛,視頻壓縮編碼技術(shù)也隨之成為非常重要的研究領(lǐng)域。運(yùn)動估計是視頻壓縮編碼中的一項(xiàng)關(guān)鍵技術(shù)。由于視頻編碼系統(tǒng)的復(fù)雜性主要取決于運(yùn)動估計算法,因此如何找到一種可靠、快速、性能優(yōu)良的運(yùn)動估計算法一直是視頻壓縮編碼的研究熱點(diǎn)。運(yùn)動估計在視頻編碼器中承擔(dān)的運(yùn)算量最大、控制最為復(fù)雜,由于對視頻編碼的實(shí)時性要求,因此運(yùn)動估計模塊一般都采用硬件來設(shè)計。 本文的目的是在FPGA芯片上設(shè)計實(shí)現(xiàn)一種更優(yōu)的易于硬件實(shí)現(xiàn)的塊匹配運(yùn)動估計算法——二步搜索算法。全文首先討論了塊匹配運(yùn)動估計理論及其主要技術(shù)指標(biāo),介紹了運(yùn)動估計技術(shù)在MPEG-4中的應(yīng)用,然后在對典型的運(yùn)動估計算法進(jìn)行分析比較的基礎(chǔ)上討論了一種性能和硬件實(shí)現(xiàn)難易度綜合指數(shù)較高的二步搜索算法。本文對已有的用于全搜索算法實(shí)現(xiàn)的VLSI結(jié)構(gòu)進(jìn)行了改進(jìn),設(shè)計了符合二步搜索算法要求的FPGA實(shí)現(xiàn)結(jié)構(gòu),并在對其理論分析之后,對實(shí)現(xiàn)該算法的運(yùn)動估計模塊進(jìn)行了功能模塊的劃分,并運(yùn)用VerilogHDL硬件描述語言、ISE及Modelsim開發(fā)工具在Spartan-IIEXC2S300eFPGA芯片上完成了對各功能模塊的設(shè)計、實(shí)現(xiàn)與時序仿真。最后,對整個運(yùn)動估計模塊進(jìn)行了仿真測試,給出了其在FPGA上搭建實(shí)現(xiàn)后的時序仿真波形圖與占用硬件資源情況,通過對時序仿真結(jié)果可知本文設(shè)計的各功能模塊工作正常,并且能夠協(xié)同工作,整個運(yùn)動估計模塊能夠正確的實(shí)現(xiàn)二步搜索運(yùn)動估計算法,并輸出正確的運(yùn)動估計結(jié)果;通過對占用硬件資源及時鐘頻率情況的分析驗(yàn)證了本文設(shè)計的二步搜索運(yùn)動估計算法的FPGA實(shí)現(xiàn)結(jié)構(gòu)具備先進(jìn)性和實(shí)時可實(shí)現(xiàn)性。

    標(biāo)簽: FPGA 運(yùn)動估計 算法 仿真

    上傳時間: 2013-05-27

    上傳用戶:wpt

  • 基于FPGA的擴(kuò)頻通信芯片設(shè)計及應(yīng)用

    隨著網(wǎng)絡(luò)技術(shù)和通信技術(shù)的突飛猛進(jìn),人們對通信的保密性能,抗干擾能力的要求越來越高,而且對信息隱蔽、多址保密通信等特性提出了更高的要求。這些要求的實(shí)現(xiàn)都離不開擴(kuò)頻通信技術(shù)的應(yīng)用,而擴(kuò)頻通信芯片作為擴(kuò)頻通信網(wǎng)絡(luò)的核心器件,自然也成了研究的重點(diǎn)。本論文旨在借鑒國內(nèi)外相關(guān)研究成果,并以家庭電力線通信環(huán)境為背景,驗(yàn)證了一種CDMA碼分多址通信的實(shí)現(xiàn)方案,并通過智能家庭系統(tǒng)展示了其應(yīng)用效果。 本課題以構(gòu)建家庭電力載波通信網(wǎng)絡(luò)為目標(biāo),首先,以兩塊Cyclone系列FPGA開發(fā)板為基礎(chǔ),分別作為發(fā)送單元和接收單元,構(gòu)建了系統(tǒng)的硬件開發(fā)平臺;以QuartusⅡ 7.2為開發(fā)環(huán)境,運(yùn)用Verilog硬件描述語言,編寫擴(kuò)頻模塊和解擴(kuò)模塊,并且進(jìn)行了測試、仿真和綜合,驗(yàn)證了通過專用芯片實(shí)現(xiàn)擴(kuò)頻通信系統(tǒng)的可行性。應(yīng)用方面,采用電力線載波通信芯片,提出了一種由智能插線板和嵌入式網(wǎng)關(guān)構(gòu)成的家電控制系統(tǒng)。用戶通過WEB方式登陸嵌入式網(wǎng)關(guān),智能插線板能夠在嵌入式網(wǎng)關(guān)的控制下控制電器的電源、發(fā)送紅外遙控指令,實(shí)現(xiàn)對家電的遠(yuǎn)程遙控。使用兩塊FPGA開發(fā)板,實(shí)現(xiàn)了擴(kuò)頻通信基本收發(fā)是本設(shè)計得主要成果;將擴(kuò)頻通訊技術(shù)、嵌入式Web技術(shù)引入到智能家庭系統(tǒng)的設(shè)計當(dāng)中是本文的一個特點(diǎn)。 仿真和實(shí)驗(yàn)表明:采用電力線載波通信芯片組建家庭網(wǎng)絡(luò)的方案可行,由智能插線板和嵌入式網(wǎng)關(guān)構(gòu)成的家電控制系統(tǒng)能靈活、便捷地實(shí)施家電控制,并具有一定的節(jié)能效果。

    標(biāo)簽: FPGA 擴(kuò)頻通信 芯片設(shè)計

    上傳時間: 2013-06-17

    上傳用戶:vaidya1bond007b1

  • 基于數(shù)據(jù)符號同步的FPGA仿真實(shí)現(xiàn)

    近年來,人們對無線數(shù)據(jù)和多媒體業(yè)務(wù)的需求迅猛增加,促進(jìn)了寬帶無線通信新技術(shù)的發(fā)展和應(yīng)用。正交頻分復(fù)用 (Orthogonal Frequency Division Multiolexing,OFDM)技術(shù)已經(jīng)廣泛應(yīng)用于各種高速寬帶無線通信系統(tǒng)中。然而 OFDM 系統(tǒng)相比單載波系統(tǒng)更容易受到頻偏和時偏的影響,因此如何有效地消除頻偏和時偏,實(shí)現(xiàn)系統(tǒng)的時頻同步是 OFDM 系統(tǒng)中非常關(guān)鍵的技術(shù)。 本文討論了非同步對 OFDM 系統(tǒng)的影響,分析了當(dāng)前用于 OFDM 系統(tǒng)中基于數(shù)據(jù)符號的同步算法,并簡單介紹非基于數(shù)據(jù)符號同步技術(shù)。基于數(shù)據(jù)符號的同步技術(shù)通過加入訓(xùn)練符號或?qū)ьl等附加信息,并利用導(dǎo)頻或訓(xùn)練符號的相關(guān)性實(shí)現(xiàn)時頻同步。此算法由于加入了附加信息,降低了帶寬利用率,但同步精度相對較高,同步捕獲時間較短。 隨著電子芯片技術(shù)的快速發(fā)展,電子設(shè)計自動化 (Electronic DesignAutomation,EDA) 技術(shù)和可編程邏輯芯片 (FPGA/CPLD) 的應(yīng)用越來越受到大家的重視,為此文中對 EDA 技術(shù)和 Altera 公司制造的 FPGA 芯片的原理和結(jié)構(gòu)特點(diǎn)進(jìn)行了闡述,還介紹了在相關(guān)軟件平臺進(jìn)行開發(fā)的系統(tǒng)流程。 論文在對基于數(shù)據(jù)符號三種算法進(jìn)行較詳細(xì)的分析和研究的基礎(chǔ)上,尤其改進(jìn)了基于導(dǎo)頻符號的同步算法之后,利用 Altera 公司的 FPGA 芯片EP1S25F102015 在 OuartusⅡ5.0 工具平臺上實(shí)現(xiàn)了 OFDM 同步的硬件設(shè)計,然后進(jìn)行了軟件仿真。其中對基于導(dǎo)頻符號同步的改進(jìn)算法硬件設(shè)計過程了進(jìn)行了詳細(xì)闡述。不僅如此,對于基于 PN 序列幀的同步算法和基于循環(huán)前綴 (Cycle Prefix,CP) 的極大似然 (Maximam Likelihood,ML)估計同步算法也有具體的仿真實(shí)現(xiàn)。 最后,文章還對它們進(jìn)行了比較,基于導(dǎo)頻符號同步設(shè)計的同步精度比較高,但是耗費(fèi)芯片的資源多,另一個缺點(diǎn)是沒有頻偏估計,因此運(yùn)用受到一定限制。基于 PN 序列幀的同步設(shè)計使用了最少的芯片資源,但要提取 PN 序列中的信號數(shù)據(jù)有一定困難。基于循環(huán)前綴的同步設(shè)計占用了芯片 I/O 腳稍顯多。這幾種同步算法各有優(yōu)缺點(diǎn),但可以根據(jù)不同的信道環(huán)境選用它們。

    標(biāo)簽: FPGA 數(shù)據(jù) 同步的 仿真實(shí)現(xiàn)

    上傳時間: 2013-04-24

    上傳用戶:斷點(diǎn)PPpp

  • 系統(tǒng)芯片SoC原型驗(yàn)證技術(shù)

    隨著系統(tǒng)芯片(SoC)設(shè)計復(fù)雜度不斷增加,使得縮短面市時間的壓力越來越大。雖然IP核復(fù)用大大減少了SoC的設(shè)計時間,但是SoC的驗(yàn)證仍然非常復(fù)雜耗時。SoC和ASIC的最大不同之處在于它的規(guī)模和復(fù)雜的系統(tǒng)性,除了大量硬件模塊之外,SoC還需要大量的同件和軟件,如操作系統(tǒng),驅(qū)動程序以及應(yīng)用程序等。面對SoC數(shù)目眾多的硬件模塊,復(fù)雜的嵌入式軟件,由于軟件仿真速度和仿真模犁的局限性,驗(yàn)證往往難以達(dá)到令人滿意的要求,耗費(fèi)了大最的時間,將給系統(tǒng)芯片的上市帶來嚴(yán)重的影響。為了減少此類情況的發(fā)生,在流樣片之前,進(jìn)行基于FPGA的系統(tǒng)原型驗(yàn)證,即在FPGA上快速地實(shí)現(xiàn)SoC設(shè)計中的硬件模塊,讓軟件模塊在真正的硬件環(huán)境中高速運(yùn)行,從而實(shí)現(xiàn)SoC設(shè)計的軟硬件協(xié)同驗(yàn)證。這種方法已經(jīng)成為SoC設(shè)計流程前期階段常用的驗(yàn)證方法。 在簡要分析幾種業(yè)內(nèi)常用的驗(yàn)證技術(shù)的基礎(chǔ)上,本文重點(diǎn)闡述了基于FPGA的SoC驗(yàn)證流程與技術(shù)。結(jié)合Mojox數(shù)碼相機(jī)系統(tǒng)芯片(以下簡稱為Mojox SoC)的FPGA原型驗(yàn)證平臺的設(shè)計,介紹了Mojox FPGA原型驗(yàn)證平臺的硬件設(shè)計過程和Mojox SoC的FPGA原型實(shí)現(xiàn),并采用基于模塊的FPGA設(shè)計實(shí)現(xiàn)方法,加快了原型驗(yàn)證的工作進(jìn)程。 本文還介紹了Mojox SoC中ARM固件和PC應(yīng)用軟件等原型軟件的設(shè)計實(shí)現(xiàn)以及原型驗(yàn)證平臺的軟硬協(xié)同驗(yàn)證的過程。通過軟硬協(xié)同驗(yàn)證,本文實(shí)現(xiàn)了PC機(jī)對整個驗(yàn)證平臺的摔制,達(dá)到了良好的驗(yàn)證效果,且滿足了預(yù)期的設(shè)計要求。

    標(biāo)簽: SoC 系統(tǒng)芯片 原型 驗(yàn)證技術(shù)

    上傳時間: 2013-07-02

    上傳用戶:dsgkjgkjg

  • 超酷的仿真器自制資料

    ·監(jiān)控程序通過單片機(jī)的串行口和計算機(jī)通訊。當(dāng)調(diào)試者通過單片機(jī)集成開發(fā)環(huán)境(Keil C51)開始進(jìn)行仿真時,需要調(diào)試的單片機(jī)程序目標(biāo)代碼通過串口被傳送給監(jiān)控芯片,并被監(jiān)控程序燒寫到監(jiān)控芯片的程序存儲器中。在調(diào)試單片機(jī)程序的過程中,監(jiān)控程序通過隨時改寫被調(diào)試的程序來達(dá)到設(shè)置斷點(diǎn)、單步運(yùn)行的目的。程序在遇到斷點(diǎn)暫停執(zhí)行后,監(jiān)控程序接過CPU的控制權(quán),此時通過串行口通訊,在集成開發(fā)環(huán)境中可以觀察單片機(jī)RA

    標(biāo)簽: 仿真器

    上傳時間: 2013-04-24

    上傳用戶:頂?shù)弥?/p>

  • AVR的USB仿真器全套資料

    ·剛制作成功的AVR仿真器,加了CP2102當(dāng)USB,又加了244芯片,用起來很爽原理圖:AVR-JTAG-USB_99SE  USB驅(qū)動:USB驅(qū)動程序CP2102 燒錄文件:flash.rar  燒錄文件:eeprom.rar

    標(biāo)簽: AVR USB 仿真器

    上傳時間: 2013-06-15

    上傳用戶:RedLeaves1995

  • 高級ASIC芯片綜合

    ·【內(nèi)容簡介】本書第2版描述了使用Synopsys工具進(jìn)行ASIC芯片綜合、物理綜合、形式驗(yàn)證和靜態(tài)時序分析的最新概念和技術(shù),同時針對VDSM(超深亞微米)工藝的完整ASIC設(shè)計流程的設(shè)計方法進(jìn)行了深入的探討。.本書的重點(diǎn)是使用Synopsys32具解決各種VDSM問題的實(shí)際應(yīng)用。讀者將詳細(xì)了解有效處理復(fù)雜亞微米ASIC的設(shè)計方法,其重點(diǎn)是HDL的編碼風(fēng)格、綜合和優(yōu)化、動態(tài)仿真、形式驗(yàn)證、DFT掃描

    標(biāo)簽: ASIC 芯片

    上傳時間: 2013-05-20

    上傳用戶:diets

  • 移相式全橋電源控制器的設(shè)計與Matlab仿真分析

    ·摘 要:采用TI公司新一代移相PWM控制芯片UCC3895,針對大功率全橋ZV—ZCS—PWM開關(guān)電源開發(fā)設(shè)計了電源控制器。應(yīng)用Matlab的可視化仿真工具Simulink建立了移相式令橋電源控制器仿真模型。仿真結(jié)果表明,改變移相角從而改變輸出電壓值,達(dá)到了移相控制的目的。[著者文摘] 

    標(biāo)簽: Matlab 移相式 全橋 仿真分析

    上傳時間: 2013-07-29

    上傳用戶:CHINA526

主站蜘蛛池模板: 特克斯县| 顺义区| 中山市| 梅河口市| 德阳市| 镇安县| 雅安市| 阿鲁科尔沁旗| 拉孜县| 东乌珠穆沁旗| 陵川县| 乐陵市| 垦利县| 峨眉山市| 类乌齐县| 临高县| 弥渡县| 北碚区| 景东| 福建省| 洛扎县| 定州市| 林西县| 云安县| 辽阳县| 龙陵县| 蓬安县| 庄浪县| 克什克腾旗| 苏州市| 赤水市| 肃南| 鲁甸县| 勃利县| 许昌市| 台山市| 泸州市| 铜山县| 莆田市| 老河口市| 乐亭县|