這是鎖相環芯片MC145170程序,單片機是用at89s52的
資源簡介:這是鎖相環芯片MC145170程序,單片機是用at89s52的
上傳時間: 2013-12-18
上傳用戶:youmo81
資源簡介:MB1504鎖相環芯片的51單片機驅動程序,可以根據需要修改合適的分頻值來完成頻率合成配置.
上傳時間: 2013-12-14
上傳用戶:skfreeman
資源簡介:MC145162雙鎖相環芯片的51單片機驅動程序,能同時配置兩個通道的NA值.
上傳時間: 2014-01-04
上傳用戶:qw12
資源簡介:數字鎖相環DPLL實例程序,幫助理解PLL的結構和詳細原理
上傳時間: 2014-08-14
上傳用戶:saharawalker
資源簡介:這是ISD4000系列語音芯片測試程序,十分有用.
上傳時間: 2013-12-11
上傳用戶:weiwolkt
資源簡介:基于MC145159的PLL頻率合成器設計與實現 介紹了鎖相環路頻率合成器的基本原理,分析了集成鎖相環芯片M C 145159的工作特性,給出了集成鎖相環芯片M C 145159的一個應用實例,為高頻頻率合成器的設計提供了一個較好的思路.測試結果證明了設計的合理性與實用性,系...
上傳時間: 2014-01-17
上傳用戶:蟲蟲蟲蟲蟲蟲
資源簡介:數字鎖相環mb1504驅動程序和應用圖紙
上傳時間: 2016-07-02
上傳用戶:hongmo
資源簡介:運用MSP430驅動鎖相環MB1504的程序,IAR編譯。能夠實現8—60Mhz頻率范圍精確鎖定,步進為10khz
上傳時間: 2017-05-11
上傳用戶:亞亞娟娟123
資源簡介:這是有關鎖相環的一些必用知識.希望能對大家有所幫助哈
上傳時間: 2014-01-12
上傳用戶:xzt
資源簡介:這個程序是matlab用來來對鎖相環(PLL)進行仿真的,這樣的選擇基于多方面的考慮
上傳時間: 2013-12-18
上傳用戶:cooran
資源簡介:該程序實現的功能是數字鎖相環的設計。源代碼可以直接進行仿真試驗◎
上傳時間: 2016-08-12
上傳用戶:璇珠官人
資源簡介: PIC16C54C為8位單片機,指令字長12位,全部指令都是單字節指令,系統為哈佛結構,數據總線和程序總線各自獨立分開,數據總線寬度為8位,程序總線寬度為12位,內部程序存儲器為512×12位,內部數據寄存器為32×8位。 PIC16C54C有12根雙向可獨立編程I...
上傳時間: 2013-12-23
上傳用戶:dianxin61
資源簡介:一個匯編寫的鎖相環程序,直接用來控制國半的LMX1601芯片,也可參考控制其它PLL IC
上傳時間: 2015-08-22
上傳用戶:PresidentHuang
資源簡介:頻率合成技術是現代通信的重要組成部分,它是將一個高穩定度和高準確度的基準頻率經過四則運算,產生同樣穩定度和準確度的任意頻率。隨著大規模集成電路的發展,利用鎖相環頻率合成技術研制出了很多頻率合成集成電路。其中,以摩托羅拉公司的MC14515x-2系列較為...
上傳時間: 2017-04-27
上傳用戶:mhp0114
資源簡介:頻率合成技術是現代通信的重要組成部分,它是將一個高穩定度和高準確度的基準頻率經過四則運算,產生同樣穩定度和準確度的任意頻率。隨著大規模集成電路的發展,利用鎖相環頻率合成技術研制出了很多頻率合成集成電路。其中,以摩托羅拉公司的MC14515x-2系列較為...
上傳時間: 2014-01-12
上傳用戶:xiaoxiang
資源簡介:現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片。現在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越...
上傳時間: 2013-06-10
上傳用戶:yd19890720
資源簡介:隨著現代集成電路技術的發展,鎖相環已經成為集成電路設計中非常重要的一個部分,所以對鎖相環的研究具有積極的現實意義。然而傳統的鎖相環大多是數模混合電路,在工藝上與系統芯片中的數字電路存在兼容問題。因此設計一...
上傳時間: 2013-06-09
上傳用戶:mosliu
資源簡介:PLL是數字鎖相環設計源程序, 其中, Fi是輸入頻率(接收數據), Fo(Q5)是本地輸出頻率. 目的是從輸入數據中提取時鐘信號(Q5), 其頻率與數據速率一致, 時鐘上升沿鎖定在數據的上升和下降沿上;頂層文件是PLL.GDF
上傳時間: 2014-06-09
上傳用戶:daguda
資源簡介:用VHDL寫的數字鎖相環程序 pll.vhd為源文件 pllTB.vhd為testbench
上傳時間: 2014-01-20
上傳用戶:zwei41
資源簡介:鎖相環程序,用MATLAB 編寫,用來防真瑣相環的工作過程。有學習價值
上傳時間: 2015-03-31
上傳用戶:zhangzhenyu
資源簡介:PLL是數字鎖相環設計源程序, 其中, Fi是輸入頻率(接收數據), 數字鎖相技術在通信領域應用非常廣泛,本例用VHDL描述了一個鎖相環作為參考,源碼已經調試過。編譯器synplicty.Fo(Q5)是本地輸出頻率. 目的是從輸入數據中提取時鐘信號(Q5), 其頻率與數據速率一致,...
上傳時間: 2013-12-31
上傳用戶:hphh
資源簡介:這是iic模式的芯片讀寫程序,里面給出了所有的函數,用24C01舉例的,很清楚,都調試通過了
上傳時間: 2015-05-06
上傳用戶:youmo81
資源簡介:數字鎖相環程序,適合于FM、AM開發 數字鎖相環程序,適合于FM、AM開發
上傳時間: 2015-06-20
上傳用戶:363186
資源簡介:使用VHDL實現鎖相環,是個學習VHDL的好例子,與眾分享
上傳時間: 2015-07-15
上傳用戶:wab1981
資源簡介:PLL-LMX2325 C程序,用于鎖相環頻率控制
上傳時間: 2013-12-10
上傳用戶:bjgaofei
資源簡介:這是一個對OSD芯片upd6464A操作的接口測試程序,使用KC51編譯
上傳時間: 2015-08-11
上傳用戶:遠遠ssad
資源簡介:關于鎖相環的MATLAB的仿真程序,其中有詳細的注釋,希望它能能對你的能有所幫助
上傳時間: 2013-12-31
上傳用戶:qq21508895
資源簡介:用數值計算方法研究三階鎖相環的非線性性能及其改善途徑.建立具有正弦鑒相特性的三階鎖相 環的動態非線性微分方程 ,通過編制數值解程序 ,求出不同條件下的相軌跡和時間響應圖 ,分析了電路參數和初 始條件對三階鎖相環非線性性能的影響 ,并提出改善非線性性...
上傳時間: 2014-01-08
上傳用戶:banyou
資源簡介:這是關于linux下的驅動程序的一段加鎖程序,對學習linux驅動程序很有幫助
上傳時間: 2015-10-18
上傳用戶:manking0408
資源簡介:508a的控制鎖相環的程序,這次不會重了吧 老子自己寫的
上傳時間: 2013-12-21
上傳用戶:epson850