用VHDL硬件描述語(yǔ)言完成秒表的設(shè)計(jì),分6個(gè)模塊
資源簡(jiǎn)介:用VHDL硬件描述語(yǔ)言完成秒表的設(shè)計(jì),分6個(gè)模塊
上傳時(shí)間: 2016-08-24
上傳用戶:大三三
資源簡(jiǎn)介:用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)的對(duì)FPGA(Cyclone II)的配置的VHDL源代碼。
上傳時(shí)間: 2015-04-02
上傳用戶:nanxia
資源簡(jiǎn)介:用VHDL硬件描述語(yǔ)言開(kāi)發(fā)的miniUART接口IP Core,用戶可以將其嵌入到自己的FPGA模塊中。
上傳時(shí)間: 2015-07-22
上傳用戶:稀世之寶039
資源簡(jiǎn)介:用VHDL硬件描述語(yǔ)言編寫的FIR數(shù)字濾波器
上傳時(shí)間: 2014-01-22
上傳用戶:cuibaigao
資源簡(jiǎn)介:SDI接口的源程序,包括擾碼編碼,并串轉(zhuǎn)換,用VHDL硬件描述語(yǔ)言編寫
上傳時(shí)間: 2014-08-24
上傳用戶:gtzj
資源簡(jiǎn)介:用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)的良好運(yùn)行的三分頻電路
上傳時(shí)間: 2014-06-29
上傳用戶:龍飛艇
資源簡(jiǎn)介:我剛完成的基于Quartus Two 開(kāi)發(fā)環(huán)境全部用Verilog硬件描述語(yǔ)言編譯無(wú)誤的MSK調(diào)制解調(diào)器
上傳時(shí)間: 2016-04-14
上傳用戶:CHINA526
資源簡(jiǎn)介:此程序是用VHDL硬件描述語(yǔ)言編寫的,實(shí)現(xiàn)四位全加器的功能
上傳時(shí)間: 2017-01-07
上傳用戶:天誠(chéng)24
資源簡(jiǎn)介:8031仿真程序 用VHDL硬件描述語(yǔ)言寫的
上傳時(shí)間: 2017-03-30
上傳用戶:aa54
資源簡(jiǎn)介:一個(gè)用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)的一個(gè)比較簡(jiǎn)單的除法器
上傳時(shí)間: 2017-06-12
上傳用戶:waitingfy
資源簡(jiǎn)介:這是一個(gè)用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)的乘法器而不是多路選擇器
上傳時(shí)間: 2013-12-31
上傳用戶:songyue1991
資源簡(jiǎn)介:用VHDL硬件描述語(yǔ)言,采用一種軟件硬化的設(shè)計(jì)思路設(shè)計(jì)了控制器。將控制器劃分成八個(gè)模塊
上傳時(shí)間: 2016-04-25
上傳用戶:jennyzai
資源簡(jiǎn)介:該程序用VHDL硬件描述語(yǔ)言編寫而成,已調(diào)試通過(guò),程序運(yùn)行后可實(shí)現(xiàn)三分頻,這樣就用軟件設(shè)計(jì)代替了硬件設(shè)計(jì),方便,穩(wěn)定,不需要硬件調(diào)試!
上傳時(shí)間: 2013-12-24
上傳用戶:huyiming139
資源簡(jiǎn)介:使用VHDL硬件描述語(yǔ)言邊寫的奇偶校驗(yàn)程序和3-8譯碼電路程序
上傳時(shí)間: 2016-06-26
上傳用戶:xfbs821
資源簡(jiǎn)介:用VHDL硬件描述語(yǔ)言編寫數(shù)碼管譯碼顯示
上傳時(shí)間: 2014-08-15
上傳用戶:csgcd001
資源簡(jiǎn)介:一個(gè)用VHDL語(yǔ)言(硬件描述語(yǔ)言)編寫的fft實(shí)現(xiàn)程序。fft用途很廣,該程序可以在cpld或fpga等硬件上實(shí)現(xiàn),軟件壞境為maxplus10.0及以上或quartus2。
上傳時(shí)間: 2016-04-15
上傳用戶:nairui21
資源簡(jiǎn)介:該源碼為用VHDL(硬件描述語(yǔ)言)編寫的100個(gè)實(shí)例的源代碼,是學(xué)習(xí)VHDL的絕好資源。軟件環(huán)境為maxplus10.2及以上版本或Quartus2。
上傳時(shí)間: 2016-04-15
上傳用戶:lxm
資源簡(jiǎn)介:基于FPGA的數(shù)字頻率計(jì)的設(shè)計(jì)11利用VHDL 硬件描述語(yǔ)言設(shè)計(jì),并在EDA(電子設(shè)計(jì)自動(dòng)化) 工具的幫助下,用大規(guī)模可編程邏輯器件(FPGA/ CPLD) 實(shí)現(xiàn)數(shù)字頻率計(jì)的設(shè)計(jì)原理及相關(guān)程序
上傳時(shí)間: 2013-11-25
上傳用戶:ruan2570406
資源簡(jiǎn)介:基于FPGA的數(shù)字頻率計(jì)的設(shè)計(jì)11利用VHDL 硬件描述語(yǔ)言設(shè)計(jì),并在EDA(電子設(shè)計(jì)自動(dòng)化) 工具的幫助下,用大規(guī)模可編程邏輯器件(FPGA/ CPLD) 實(shí)現(xiàn)數(shù)字頻率計(jì)的設(shè)計(jì)原理及相關(guān)程序
上傳時(shí)間: 2013-08-06
上傳用戶:taozhihua1314
資源簡(jiǎn)介:學(xué)習(xí)VHDL硬件描述語(yǔ)言的一些例子的原代碼,比較全面,相信對(duì)初學(xué)者很有幫助
上傳時(shí)間: 2013-08-23
上傳用戶:四只眼
資源簡(jiǎn)介:這是一個(gè)I2C串行數(shù)據(jù)通信協(xié)議以VHDL硬件描述語(yǔ)言實(shí)現(xiàn)的IP核,可直接編譯運(yùn)行
上傳時(shí)間: 2015-04-27
上傳用戶:chenbhdt
資源簡(jiǎn)介:基于fpga的MJPEG編碼,用硬件描述語(yǔ)言vlogic寫的
上傳時(shí)間: 2015-06-27
上傳用戶:qiaoyue
資源簡(jiǎn)介:8051單片機(jī)是一種應(yīng)用最廣泛的單片機(jī).它的內(nèi)核設(shè)計(jì)非常精簡(jiǎn),這是用Verilog硬件描述語(yǔ)言寫的8051單片機(jī)內(nèi)核
上傳時(shí)間: 2014-01-25
上傳用戶:wangzhen1990
資源簡(jiǎn)介:《VHDL硬件描述語(yǔ)言與數(shù)字邏輯電路設(shè)計(jì)》修訂版 電子工程師的必備知識(shí)
上傳時(shí)間: 2013-12-25
上傳用戶:Zxcvbnm
資源簡(jiǎn)介:介紹VHDL硬件描述語(yǔ)言的特點(diǎn)及設(shè)計(jì)思想,運(yùn)用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)計(jì)算機(jī)原理實(shí)驗(yàn)中RAM存儲(chǔ)器的設(shè)計(jì)方法,重點(diǎn)描述了對(duì)傳統(tǒng)計(jì)算機(jī)組成原理實(shí)驗(yàn)中移植到基于CPLD平臺(tái)的思想
上傳時(shí)間: 2015-08-21
上傳用戶:lvzhr
資源簡(jiǎn)介:用verilog硬件描述語(yǔ)言編寫的16位數(shù)模轉(zhuǎn)換器的源代碼,可以綜合
上傳時(shí)間: 2015-09-22
上傳用戶:JasonC
資源簡(jiǎn)介:一本很好的關(guān)于VHDL硬件描述語(yǔ)言方面的書(shū)籍,個(gè)人覺(jué)得寫得還不錯(cuò)。
上傳時(shí)間: 2015-12-04
上傳用戶:asasasas
資源簡(jiǎn)介:VHDL硬件描述語(yǔ)言的一系列例子,從基本的到復(fù)雜的都有。
上傳時(shí)間: 2016-01-13
上傳用戶:咔樂(lè)塢
資源簡(jiǎn)介:MFSK調(diào)制VHDL程序及仿真文件名:PL_MFSK --功能:基于VHDL硬件描述語(yǔ)言,完成對(duì)基帶信號(hào)的MFSK調(diào)制 --說(shuō)明:這里MFSK的M為4
上傳時(shí)間: 2013-12-24
上傳用戶:aa17807091
資源簡(jiǎn)介:基于VHDL硬件描述語(yǔ)言,完成對(duì)MPSK調(diào)制信號(hào) 的解調(diào)(這里M=4),即QPSK的解調(diào)
上傳時(shí)間: 2013-12-30
上傳用戶:wl9454