一個(gè)UART的FPGA core,附有詳細(xì)的代碼閱讀筆記
資源簡(jiǎn)介:一個(gè)UART的FPGA core,附有詳細(xì)的代碼閱讀筆記
上傳時(shí)間: 2013-08-24
上傳用戶(hù):stella2015
資源簡(jiǎn)介:一個(gè)UART的FPGA core,附有詳細(xì)的代碼閱讀筆記
上傳時(shí)間: 2014-01-26
上傳用戶(hù):fnhhs
資源簡(jiǎn)介:利用VHDL語(yǔ)言開(kāi)發(fā)一個(gè)UART的源代碼,極具幫助價(jià)值!
上傳時(shí)間: 2013-12-06
上傳用戶(hù):xiaodu1124
資源簡(jiǎn)介:什么是目前FPGA應(yīng)用工程師面對(duì)的最主要設(shè)計(jì)問(wèn)題?如何解決?當(dāng)開(kāi)始一個(gè)新的FPGA設(shè)計(jì)時(shí),你們會(huì)推薦客戶(hù)采用什么樣的流程?對(duì)于I/O信號(hào)分布的處理,有什么建議可以提供給客戶(hù)?如果你的客戶(hù)準(zhǔn)備移植到另外一個(gè)FPGA、結(jié)構(gòu)化ASIC或ASIC,你會(huì)建議你的客戶(hù)如何做...
上傳時(shí)間: 2015-10-16
上傳用戶(hù):qq21508895
資源簡(jiǎn)介:UART的FPGA模塊,基于VHDL、verilog語(yǔ)言
上傳時(shí)間: 2016-02-16
上傳用戶(hù):xiaoyunyun
資源簡(jiǎn)介:一個(gè)高效的FPGA學(xué)習(xí)入門(mén)軟件,Evita - 互動(dòng)VHDL Verilog教學(xué)程序.rar
上傳時(shí)間: 2013-12-21
上傳用戶(hù):鳳臨西北
資源簡(jiǎn)介:一個(gè)用verilog實(shí)現(xiàn)的FPGA上的UART接口模塊,包括測(cè)試模塊和實(shí)體,并實(shí)現(xiàn)了輸出接口和狀態(tài)接口。
上傳時(shí)間: 2014-07-19
上傳用戶(hù):gengxiaochao
資源簡(jiǎn)介:利用FPGA來(lái)實(shí)現(xiàn)一個(gè)簡(jiǎn)單的醫(yī)療呼叫系統(tǒng),使用語(yǔ)言VERILOG
上傳時(shí)間: 2013-08-06
上傳用戶(hù):kytqcool
資源簡(jiǎn)介:在Altera的FPGA開(kāi)發(fā)板上運(yùn)行第一個(gè)FPGA程序,以后我還會(huì)陸續(xù)發(fā)布這方面的代碼
上傳時(shí)間: 2013-08-10
上傳用戶(hù):windwolf2000
資源簡(jiǎn)介:FPGA初學(xué)者的一個(gè)不錯(cuò)的入門(mén),可以從總體上認(rèn)識(shí)FPGA的各項(xiàng)特點(diǎn)和功能。
上傳時(shí)間: 2013-08-14
上傳用戶(hù):大三三
資源簡(jiǎn)介:用FPGA設(shè)計(jì)UART的案例,word格式
上傳時(shí)間: 2013-08-15
上傳用戶(hù):zhangxin
資源簡(jiǎn)介:為了實(shí)現(xiàn)某生產(chǎn)線上MCU的數(shù)據(jù)采集,設(shè)計(jì)了一種基于FPGA和UART的數(shù)據(jù)采集系統(tǒng),并完成系統(tǒng)的軟硬件設(shè)計(jì)。整個(gè)設(shè)計(jì)完全采用硬件邏輯VHDL語(yǔ)言,集成在一枚Altera的cyclone芯片內(nèi),設(shè)計(jì)了單片機(jī)總線與FPGA接口邏輯,數(shù)據(jù)緩存的雙端口RAM、FIFO和UART串行發(fā)送模塊...
上傳時(shí)間: 2013-10-11
上傳用戶(hù):lliuhhui
資源簡(jiǎn)介:隨著現(xiàn)代DSP、FPGA等數(shù)字芯片的信號(hào)處理能力不斷提高,基于軟件無(wú)線電技術(shù)的現(xiàn)代通信與信息處理系統(tǒng)也得到了更為廣泛的應(yīng)用。軟件無(wú)線電的基本思想是以一個(gè)通用、標(biāo)準(zhǔn)、模塊化的硬件系統(tǒng)作為其應(yīng)用平臺(tái),把盡可能多的無(wú)線及個(gè)人通信和信號(hào)處理的功能用軟件來(lái)...
上傳時(shí)間: 2013-05-17
上傳用戶(hù):wangchong
資源簡(jiǎn)介:該文結(jié)合"10M/100M以太網(wǎng)交換芯片的設(shè)計(jì)"課題,介紹了以太網(wǎng)技術(shù)發(fā)展的概況和IP core、SoC的設(shè)計(jì)方法,闡述了以太網(wǎng)交換原理及關(guān)鍵技術(shù),研究了CSMA/CD協(xié)議、交換機(jī)、VLAN的原理和數(shù)據(jù)流優(yōu)先技術(shù)及流量控制,在此基礎(chǔ)上完成了10M/100M以太網(wǎng)交換芯片的主要模塊的...
上傳時(shí)間: 2013-07-18
上傳用戶(hù):jichenxi0730
資源簡(jiǎn)介:本文對(duì)16QAM基帶Modem的FPGA芯片設(shè)計(jì)進(jìn)行了研究與論述.首先介紹了16QAM調(diào)制的原理和16QAM基帶Modem的FPGA芯片總體設(shè)計(jì),以及一些FPGA設(shè)計(jì)的基本原則.接著介紹了高性能濾波器的FPGA設(shè)計(jì)方法,并采用多相結(jié)構(gòu)濾波器和分布式算法(DA)設(shè)計(jì)了發(fā)送端平方根升余弦滾降...
上傳時(shí)間: 2013-04-24
上傳用戶(hù):dajin
資源簡(jiǎn)介:描述了一個(gè)用于微波傳輸設(shè)備的16QAM接收機(jī)解調(diào)芯片的FPGA實(shí)現(xiàn),芯片集成了定時(shí)恢復(fù)、載波恢復(fù)和自適應(yīng)盲判決反饋均衡器(DFE),采用恒模算法(CMA)作為均衡算法。芯片支持高達(dá)25M波特的符號(hào)速率,在一片EP1C12Q240C8(ALTERA)上實(shí)現(xiàn),即將用于量產(chǎn)的微波傳輸設(shè)備中。...
上傳時(shí)間: 2013-08-22
上傳用戶(hù):23333
資源簡(jiǎn)介:什么是目前FPGA應(yīng)用工程師面對(duì)的最主要設(shè)計(jì)問(wèn)題?如何解決?當(dāng)開(kāi)始一個(gè)新的FPGA設(shè)計(jì)時(shí),你們會(huì)推薦客戶(hù)采用什么樣的流程?對(duì)于I/O信號(hào)分布的處理,有什么建議可以提供給客戶(hù)?如果你的客戶(hù)準(zhǔn)備移植到另外一個(gè)FPGA、結(jié)構(gòu)化ASIC或ASIC,你會(huì)建議你的客戶(hù)如何做...
上傳時(shí)間: 2013-09-01
上傳用戶(hù):561596
資源簡(jiǎn)介:VGA顯示的FPGA實(shí)現(xiàn)方法,包括原理和一個(gè)小例子。
上傳時(shí)間: 2013-09-05
上傳用戶(hù):行旅的喵
資源簡(jiǎn)介:MC8051 IP coreOregano Systems 8-bit Microcontroller IP-core此公司提供的8051 core很容易在FPGA 上用同時(shí)也是學(xué)習(xí)VHDL的一份不錯(cuò)的進(jìn)階實(shí)例
上傳時(shí)間: 2015-03-13
上傳用戶(hù):fnhhs
資源簡(jiǎn)介:采用VHDL編寫(xiě)的一個(gè)簡(jiǎn)單的UART
上傳時(shí)間: 2013-12-19
上傳用戶(hù):ryb
資源簡(jiǎn)介:這個(gè)是基于NIOS II的FPGA平臺(tái)的一個(gè)CF卡的接口模塊,是在QUARTus II下的完整工程包
上傳時(shí)間: 2015-05-04
上傳用戶(hù):924484786
資源簡(jiǎn)介:viterbi譯碼器的一種FPGA實(shí)現(xiàn).是一個(gè)cs252 的project的result 供大家研究用
上傳時(shí)間: 2013-12-16
上傳用戶(hù):lunshaomo
資源簡(jiǎn)介:FPGA/CPLD應(yīng)用,UART的Verilog HDL原碼
上傳時(shí)間: 2013-12-28
上傳用戶(hù):lizhizheng88
資源簡(jiǎn)介:這是一個(gè)關(guān)于NIOS2嵌入式CPU,尜加UART的技術(shù)文檔,對(duì)天SOPC BUILDER認(rèn)識(shí)的人一看就明白啦.
上傳時(shí)間: 2013-12-21
上傳用戶(hù):
資源簡(jiǎn)介:這是用VHDL編寫(xiě)的FPGA與計(jì)算機(jī)進(jìn)行串口通信的程序和一個(gè)LED程序
上傳時(shí)間: 2015-07-22
上傳用戶(hù):sunjet
資源簡(jiǎn)介:用VHDL硬件描述語(yǔ)言開(kāi)發(fā)的miniUART接口IP core,用戶(hù)可以將其嵌入到自己的FPGA模塊中。
上傳時(shí)間: 2015-07-22
上傳用戶(hù):稀世之寶039
資源簡(jiǎn)介:這是一個(gè)DM642平臺(tái)下測(cè)試UART的串口程序。 其功能是采用中斷的方式完成串口數(shù)據(jù)的接收的。幫助使用者很好的了解UART編程。
上傳時(shí)間: 2015-10-18
上傳用戶(hù):LIKE
資源簡(jiǎn)介:這是一個(gè)使用ps2 ip core的范例,讀取鍵盤(pán)輸入并顯示
上傳時(shí)間: 2014-01-25
上傳用戶(hù):wangchong
資源簡(jiǎn)介:程序是一個(gè)基于s3c44b0x的UART的測(cè)試程序, 對(duì)于初學(xué)UART編程又很好的參考價(jià)值
上傳時(shí)間: 2015-12-22
上傳用戶(hù):15071087253
資源簡(jiǎn)介:我寫(xiě)的一個(gè)用fx2芯片用ps方式對(duì)altera的FPGA進(jìn)行配置的一個(gè)程序,包括pc端和fx2固件的源碼
上傳時(shí)間: 2014-11-26
上傳用戶(hù):561596