電子工程師創(chuàng)新設(shè)計(jì)必備寶典系列之FPGA開發(fā)全攻,介紹以FPGA為代表的可編程器件的應(yīng)用開發(fā)知識(shí),具有實(shí)用性和系統(tǒng)性,提供許多技巧和資源
資源簡(jiǎn)介:電子工程師創(chuàng)新設(shè)計(jì)必備寶典系列之FPGA開發(fā)全攻,介紹以FPGA為代表的可編程器件的應(yīng)用開發(fā)知識(shí),具有實(shí)用性和系統(tǒng)性,提供許多技巧和資源
上傳時(shí)間: 2013-08-07
上傳用戶:youmo81
資源簡(jiǎn)介:電子工程師創(chuàng)新設(shè)計(jì)必備寶典系列之FPGA開發(fā)全攻,介紹以FPGA為代表的可編程器件的應(yīng)用開發(fā)知識(shí),具有實(shí)用性和系統(tǒng)性,提供許多技巧和資源
上傳時(shí)間: 2014-01-03
上傳用戶:凌云御清風(fēng)
資源簡(jiǎn)介:2008年,我參加了幾次可編程器件供應(yīng)商舉辦的技術(shù)研討會(huì),讓我留下深刻印象的是參加這些研討會(huì)的工程師人數(shù)之多,簡(jiǎn)直可以用爆滿來形容,很多工程師聚精會(huì)神地全天聽講,很少出現(xiàn)吃完午飯就閃人的現(xiàn)象,而且工程師們對(duì)研討會(huì)上展出的基于可編程器件的通信、消...
上傳時(shí)間: 2013-10-21
上傳用戶:copu
資源簡(jiǎn)介:2008年,我參加了幾次可編程器件供應(yīng)商舉辦的技術(shù)研討會(huì),讓我留下深刻印象的是參加這些研討會(huì)的工程師人數(shù)之多,簡(jiǎn)直可以用爆滿來形容,很多工程師聚精會(huì)神地全天聽講,很少出現(xiàn)吃完午飯就閃人的現(xiàn)象,而且工程師們對(duì)研討會(huì)上展出的基于可編程器件的通信、消...
上傳時(shí)間: 2013-11-10
上傳用戶:wab1981
資源簡(jiǎn)介:非常好的FPGA學(xué)習(xí)教程,對(duì)入門者非常有用的
上傳時(shí)間: 2013-05-16
上傳用戶:klin3139
資源簡(jiǎn)介:摘要:針對(duì)新一代高性能單時(shí)鐘/機(jī)器周期的STC12C系列單片機(jī)由于執(zhí)行速度遠(yuǎn)高于傳統(tǒng)的51單片機(jī)而不能直接使用原有單片機(jī)程序的問題,采用Keil軟件的性能分析器來計(jì)算Atmel單片機(jī)的執(zhí)行時(shí)間;通過手工計(jì)算修改程序段的執(zhí)行時(shí)間,使STC12...
上傳時(shí)間: 2013-11-19
上傳用戶:nairui21
資源簡(jiǎn)介:文檔為PLC教程--可編程控制器的應(yīng)用設(shè)計(jì)講解文檔,是一份不錯(cuò)的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,,
上傳時(shí)間: 2022-07-09
上傳用戶:
資源簡(jiǎn)介:FPGA開發(fā)全攻略-工程師創(chuàng)新設(shè)計(jì)寶典-基礎(chǔ)篇+技巧篇-200頁第一章、為什么工程師要掌握FPGA開發(fā)知識(shí)?作者:張國斌、田耘2008 年年初,某著名嵌入式系統(tǒng)IT 公司為了幫助其產(chǎn)品售后工程師和在線技術(shù)支持工程師更好的理解其產(chǎn)品,舉行了ASIC/FPGA 基礎(chǔ)專場(chǎng)培訓(xùn)....
上傳時(shí)間: 2022-04-30
上傳用戶:fliang
資源簡(jiǎn)介:非常號(hào)的信號(hào)處理的書 我好不容易才下到的 搞信號(hào)處理的必備寶典
上傳時(shí)間: 2016-06-16
上傳用戶:iswlkje
資源簡(jiǎn)介:c#必備寶典。入門,進(jìn)階,提高。非常完備。好東東。
上傳時(shí)間: 2016-06-26
上傳用戶:sdq_123
資源簡(jiǎn)介:ppt文件 c語言編程規(guī)范。很好的東西。參考了很多資料。編程人員的必備寶典
上傳時(shí)間: 2014-11-03
上傳用戶:秦莞爾w
資源簡(jiǎn)介:本文具體介紹了怎樣利用Intel公司的8051單片機(jī)設(shè)計(jì)和實(shí)現(xiàn)一款低成本的可配置性的單路電話計(jì)費(fèi)器。
上傳時(shí)間: 2014-01-18
上傳用戶:shawvi
資源簡(jiǎn)介:用protel 99 設(shè)計(jì)的可編程彩燈控制器 可顯示16個(gè)畫面 8*8矩陣
上傳時(shí)間: 2015-03-26
上傳用戶:1079836864
資源簡(jiǎn)介:可編程器件廠商Xilinx的手持式邏輯分析儀的邏輯設(shè)計(jì),包括完整的可用于Xlinx器件的硬件code,以及用來接口的C代碼
上傳時(shí)間: 2013-12-17
上傳用戶:sy_jiadeyi
資源簡(jiǎn)介:可編程器件廠商Xilinx的用于設(shè)計(jì)SMBus 控制器的源程序,包括完整的說明幫助,以及可以用于xlinx器件的可綜合的代碼
上傳時(shí)間: 2015-04-29
上傳用戶:wab1981
資源簡(jiǎn)介:記算功耗與ALTERA 的高端器件的設(shè)計(jì)驗(yàn)證
上傳時(shí)間: 2015-08-14
上傳用戶:thinode
資源簡(jiǎn)介:基于Verilog-HDL的硬件電路的實(shí)現(xiàn) 9.1 簡(jiǎn)單的可編程單脈沖發(fā)生器 9.1.1 由系統(tǒng)功能描述時(shí)序關(guān)系 9.1.2 流程圖的設(shè)計(jì) 9.1.3 系統(tǒng)功能描述 9.1.4 邏輯框圖 9.1.5 延時(shí)模塊的詳細(xì)描述及仿真 9.1.6 功能模塊Verilog-HDL描述...
上傳時(shí)間: 2015-09-16
上傳用戶:chfanjiang
資源簡(jiǎn)介:基于Verilog-HDL的硬件電路的實(shí)現(xiàn) 9.2 具有LCD顯示單元的可編程單脈沖發(fā)生器 9.2.1 LCD顯示單元的工作原理 9.2.2 顯示邏輯設(shè)計(jì)的思路與流程 9.2.3 LCD顯示單元的硬件實(shí)現(xiàn) 9.2.4 可編程單脈沖數(shù)據(jù)的BCD碼化 9.2.5 task的使用...
上傳時(shí)間: 2014-06-23
上傳用戶:xc216
資源簡(jiǎn)介:Stellaris Luminary Micro ARM 系列之 LM3S811 Evaluation Board 多個(gè)學(xué)習(xí)范例全都是基于 Keil 工程版的范例, 并包含 LM3S Library Source Code ,而范例內(nèi)容列舉如下: 1.BitBand 2.PWMgen3.GPIO_JTAG 4.Hello 5.Interrupts 6.QS_EV_LM3S811 7.Timers 8.UART_...
上傳時(shí)間: 2013-11-28
上傳用戶:dengzb84
資源簡(jiǎn)介:該文介紹了可編程的模擬器件的應(yīng)用。對(duì)于設(shè)計(jì)模擬可編程器件有一定參考價(jià)值。
上傳時(shí)間: 2016-01-19
上傳用戶:
資源簡(jiǎn)介:本書以奧地利貝加萊公司的B&R 2000系列可編程計(jì)算機(jī)控制器(PCC)為背景,系統(tǒng)地介紹了最新的可編程控制器的工作原理、指令系統(tǒng)、編程方法、網(wǎng)絡(luò)通訊等,力求將這一領(lǐng)域的最新技術(shù)成果介紹給讀者。
上傳時(shí)間: 2016-01-25
上傳用戶:sevenbestfei
資源簡(jiǎn)介:嵌入式微處理器概述,ARM體系結(jié)構(gòu),ARM指令分類及其尋址方式,ARM程序設(shè)計(jì),C及匯編語言的混合編程,ADS的使用,ARM調(diào)試環(huán)境的建立,S3C2410處理器
上傳時(shí)間: 2014-12-01
上傳用戶:AbuGe
資源簡(jiǎn)介:]本文介紹了如何利用CPLD(復(fù)雜可編程邏輯器件)與單片機(jī)的結(jié)合實(shí)現(xiàn)并行I/ O(輸入/輸出)接口的擴(kuò)展。該設(shè)計(jì)與用8255做并行I/O接口相比,與單片機(jī)軟件完全兼容, 同時(shí)擁有速度快,功耗低,價(jià)格便宜,使用靈活等特點(diǎn)
上傳時(shí)間: 2016-11-07
上傳用戶:
資源簡(jiǎn)介:十字路口交通信號(hào)燈PLC控制系統(tǒng),本文設(shè)計(jì)了基于PLC控制的交通信號(hào)燈控制系統(tǒng)。該系統(tǒng)選用的可編程邏輯控制器是德國西門子公司的S7-200,具有一定的智能性,即可以根據(jù)路面車流量大小對(duì)十字路口的交通信號(hào)燈按高峰期、正常期和晚間幾個(gè)時(shí)段進(jìn)行分時(shí)控制。
上傳時(shí)間: 2013-12-08
上傳用戶:lxm
資源簡(jiǎn)介:基于現(xiàn)場(chǎng)可編程門陣列的軟核處理器的SD卡讀寫設(shè)計(jì)底層讀寫
上傳時(shí)間: 2013-12-20
上傳用戶:R50974
資源簡(jiǎn)介:UART是一種廣泛應(yīng)用于短距離、低速、低成本通信的串行傳輸接口.由于常用UART芯片比較復(fù)雜且移植性差,提出一種采用可編程器件FPGA實(shí)現(xiàn)UART的方法, 實(shí)現(xiàn)了對(duì)UART的模塊化設(shè)計(jì).首先簡(jiǎn)要介紹UART的基本特點(diǎn),然后依據(jù)其系統(tǒng)組成設(shè)計(jì)頂層模塊,再采用有限狀態(tài)機(jī)設(shè)計(jì)...
上傳時(shí)間: 2013-12-01
上傳用戶:zuozuo1215
資源簡(jiǎn)介:本文介紹了樂曲演奏電路的設(shè)計(jì)與實(shí)現(xiàn)中涉及的CPLD/FPGA可編程邏輯控件,開發(fā)環(huán)境MAX+PLUSⅡ,硬件描述語言HDL以及介紹了在MAX+PLUSⅡ的EDA 軟件平臺(tái)上, 一種基于FPGA 的樂曲發(fā)生器的設(shè)計(jì)方法, 并給出了設(shè)計(jì)的頂層電路圖和底層模塊的VHDL(或AHDL)源程序。該設(shè)...
上傳時(shí)間: 2014-02-01
上傳用戶:wff
資源簡(jiǎn)介:基于FPGA的可編程數(shù)字濾波器系統(tǒng),基于FPGA的數(shù)字濾波器的設(shè)計(jì)與實(shí)現(xiàn),基于FPGA流水線分布式算法的FIR濾波器的實(shí)現(xiàn)
上傳時(shí)間: 2014-01-19
上傳用戶:chenxichenyue
資源簡(jiǎn)介:基于單片機(jī)的可語音播報(bào)的脈搏檢測(cè)儀電路方案設(shè)計(jì)程序基于單片機(jī)的可語音播報(bào)的脈搏檢測(cè)儀電路方案設(shè)計(jì)程序
上傳時(shí)間: 2022-01-15
上傳用戶:
資源簡(jiǎn)介:《Altera FPGA/CPLD設(shè)計(jì)(高級(jí)篇)(第2版)》結(jié)合作者多年工作經(jīng)驗(yàn),深入地討論了altera FPGA/cpld的設(shè)計(jì)和優(yōu)化技巧。在討論FPGA/cpld設(shè)計(jì)指導(dǎo)原則的基礎(chǔ)上,介紹了altera器件的高級(jí)應(yīng)用;引領(lǐng)讀者學(xué)習(xí)邏輯鎖定設(shè)計(jì)工具,詳細(xì)討論了時(shí)序約束與靜態(tài)時(shí)序分析...
上傳時(shí)間: 2022-06-13
上傳用戶: