三個(gè)輸出的神經(jīng)元網(wǎng)絡(luò)擬合如下函數(shù)(前面上傳的文件搞錯(cuò)了)。 y1=x1ln(x2) + x2ln(x3);y2=x3ln(x4) + x4ln(x5);y3=x5ln(x6) + x6ln(x1)
上傳時(shí)間: 2015-05-11
上傳用戶:270189020
單輸出的神經(jīng)元網(wǎng)絡(luò)擬合有噪聲干擾的函數(shù):y=x1/(1+x1) + x2/(1+x2) + x3/(1+x3) + x4/(1+x4)
標(biāo)簽: 單輸出 函數(shù) 神經(jīng)元網(wǎng)絡(luò) 干擾
上傳時(shí)間: 2014-01-10
上傳用戶:xieguodong1234
CPU MPC8270 SDRAM K4S561632 x4(128Mbyte) BOOT FLASH AM29LV640(8MByte) Nand FLASH 兼容三星的K9F系列的FLASH CPU JTAG口 核心板集成 串口 3個(gè) SMC1、SMC2、SCC1 (SMC1擴(kuò)展板和核心板都有輸出接口) 以太網(wǎng)口 3個(gè) FCC1、FCC2、FCC3 可編程發(fā)光二極管 6個(gè) 可編程發(fā)光數(shù)碼二極管 1個(gè) 系統(tǒng)外部中斷輸入 4個(gè) 外部系統(tǒng)復(fù)位輸入 1個(gè) 外部實(shí)時(shí)時(shí)鐘 系統(tǒng)掉電,時(shí)鐘不丟失 核心板電源 單一5V電源 開發(fā)系統(tǒng)電源 外部5V/3A輸入或者ATX電源 (注意:這兩個(gè)電源不能同時(shí)插入使用) BOOTLOADER U-BOOT 操作系統(tǒng) Linux 2.4.18 開發(fā)工具 全套的設(shè)計(jì)開發(fā)工具,包括開發(fā)主機(jī)的操作系統(tǒng)安裝盤 驅(qū)動(dòng)軟件 提供所有接口的驅(qū)動(dòng)程序源代碼 核心板尺寸 123mm X 86mm 擴(kuò)展板尺寸 178mm X 134mm
標(biāo)簽: FLASH K4S561632 8MByte SDRAM
上傳時(shí)間: 2013-12-29
上傳用戶:王者A
CRC校驗(yàn)實(shí)用程序 CRC-16碼: G(x)=X16+X15+X2+1 CRC-32碼: G(x)=X32+X26+X23+X22+X16+X12+X11+X10+X8+X7+X5+x4+X2+X1+X+1
上傳時(shí)間: 2014-01-08
上傳用戶:bjgaofei
用51匯編編寫的CRC-4校驗(yàn)程序,生成多項(xiàng)式g(x) = x4 + x + 1, 非常適合數(shù)據(jù)量不大的場合.
標(biāo)簽: CRC x4 匯編 多項(xiàng)式
上傳時(shí)間: 2016-10-29
上傳用戶:569342831
基于S2gx芯片的NIOS下的x4模式PCI-Express模塊
標(biāo)簽: PCI-Express S2gx NIOS 芯片
上傳時(shí)間: 2017-02-09
上傳用戶:qiao8960
最佳適用機(jī)型(其它機(jī)型也可):明基A500, P30,S670C,P50,A520,M315,S700,Qube,S660C,S668C,S680C,U700,x4,A6
上傳時(shí)間: 2014-01-14
上傳用戶:lht618
PCIE x4轉(zhuǎn)4路千兆網(wǎng)intel_i350 e2prom+spiflash 4光口4電口配置文件,用于I350網(wǎng)卡硬件開發(fā):i350_at25256_NET.bini350_at25256_SFP.bini350_m25p40_NET.bini350_m25p40_SFP.bin
標(biāo)簽: pcie
上傳時(shí)間: 2021-11-26
上傳用戶:
包含PCIex1,x4,x8,x16的原理圖庫符號(hào),已經(jīng)規(guī)范設(shè)計(jì)。
標(biāo)簽: pcie
上傳時(shí)間: 2021-12-08
上傳用戶:
PCI Express是由Intel,Dell,Compaq,IBM,Microsoft等PCI SIG聯(lián)合成立的Arapahoe Work Group共同草擬并推舉成取代PCI總線標(biāo)準(zhǔn)的下一代標(biāo)準(zhǔn)。PCI Express利用串行的連接特點(diǎn)能輕松將數(shù)據(jù)傳輸速度提到一個(gè)很高的頻率,達(dá)到遠(yuǎn)遠(yuǎn)超出PCI總線的傳輸速率。一個(gè)PCI Express連接可以被配置成x1,x2,x4,x8,x12,x16和x32的數(shù)據(jù)帶寬。x1的通道能實(shí)現(xiàn)單向312.5 MB/s(2.5 Gb/s)的傳輸速率。Xilinx公司的Virtex5系列FPGA芯片內(nèi)嵌PCI-ExpressEndpoint Block硬核,為實(shí)現(xiàn)單片可配置PCI-Express總線解決方案提供了可能。 本文在研究PCI-Express接口協(xié)議和PCI-Express Endpoint Block硬核的基礎(chǔ)上,使用Virtex5LXT50 FPGA芯片設(shè)計(jì)PCI Express接口硬件電路,實(shí)現(xiàn)PCI-Express數(shù)據(jù)傳輸
上傳時(shí)間: 2013-12-27
上傳用戶:wtrl
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1