一個用來進行分割的程序,是使用fm算法設計的分割vlsi電路的程序
上傳時間: 2015-01-19
上傳用戶:whenfly
一個生成最小樹的算法,應用在vlsi中
上傳時間: 2015-01-19
上傳用戶:王者A
隨著高性能計算的需求,計算機體系結構發生了很大變化。作為計算機核心部件的微處理器,其性能和復雜性(晶體管數、時鐘頻率和峰值)也按照摩爾定律增長。微處理器性能的改善在很大程度上歸功于體系結構的發展和vlsi工藝的改進。體系結構的發展主要體現在三個方面,即超流水、多指令發射和多指令操作。
標簽: 高性能計算
上傳時間: 2013-11-26
上傳用戶:kytqcool
Wavelets have widely been used in many signal and image processing applications. In this paper, a new serial-parallel architecture for wavelet-based image compression is introduced. It is based on a 4-tap wavelet transform, which is realised using some FIFO memory modules implementing a pixel-level pipeline architecture to compress and decompress images. The real filter calculation over 4 · 4 window blocks is done using a tree of carry save adders to ensure the high speed processing required for many applications. The details of implementing both compressor and decompressor sub-systems are given. The primarily analysis reveals that the proposed architecture, implemented using current vlsi technologies, can process a video stream in real time.
標簽: applications processing Wavelets widely
上傳時間: 2014-01-22
上傳用戶:hongmo
VS1003音頻解碼芯片為VS10XX系列的第三代產品,是芬蘭vlsi Solution Oy公司生產的單片MP3/WMA/MIDI解碼和ADPCM編碼芯片,它內部包含一個高性能、低功耗的DSP處理核(VSDSP),一個工作內存,一片可供用戶程序使用的5.5KB RAM,一個串行SPI總線接口,一個高質量的采樣頻率可調的過采樣DAC以及一個16位的采樣ADC.
上傳時間: 2015-09-14
上傳用戶:liglechongchong
在數字信號處理中,高速高精度的三角函數發生器有著廣泛的應用。傳統的方法是采用查表、多項式展開或近似的方法。這些方法在速度、精度、簡單性和高效實現方面不能兼顧。對比而言,用CORDIC 實現的三角函數發生器能很好地兼顧這些方面,并且極適合于vlsi 實現。提出了一種基于流水線CORDIC的離散三角函數發生器。
上傳時間: 2013-12-12
上傳用戶:asddsd
spcomThis component is totally free (along with source code). Small-Pig Team 29/4/97 E-mail: spigteam@vlsi.ice.cycu.edu.tw
標簽: spcomThis component Small-Pig totally
上傳時間: 2016-03-01
上傳用戶:TRIFCT
近20年來,由于超大規模集成(vlsi)和超高速集成電路(VHSIC)、高精度數控機床、計算機輔助設計和制造,以及其他設計和生產的改進,傳感器性能的大大提高,各種面向復雜應用背景的軍用或民用多傳感器信息系統也隨之大量涌現。在多傳感器系統中,信息表現形式的多樣性、信息容量以及信息的處理速度等要求,都大大超過了人腦的信息綜合能力,因此出現了信息融合技術。
標簽:
上傳時間: 2016-05-27
上傳用戶:weixiao99
This paper presents a low-power asynchronous implementation of the 80C51 microcontroller. It was realized in a 0.5 µ m CMOS process and it shows a power advantage of a factor 4 compared to a recent synchronous implementation in the same technology. The chip is fully bit compatible with the synchronous implementation, and timing compatible for external memory access. The circuit is a compiled vlsi-program, using Tangram as vlsi-programming language and the Tangram tool set to compile the design automatically to a standard-cell netlist. This design approach proves to be powerful enough to describe the microcontroller and derive an efficient implementation. Further, it offers the designer the possibility to explore various alternatives in the design space.
標簽: microcontroller implementation asynchronous low-power
上傳時間: 2016-06-07
上傳用戶:冇尾飛鉈
數字系統設計基礎教程 本書將數字系統作為一個整體的系統,并按層次結構對數字系統進行劃分和論述。論題涉及了數字系統技術的各個方面,如:數制、編碼、布爾代數、邏輯門、組合邏輯設計、時序電路、VHDL基本概念、vlsi設計基本概念、CMOS邏輯電路和硅芯片、存儲器部件、計算機原理和計算機體系結構基礎知識等等。本書將傳統的數字電路知識和現代技術相結合,適于大專院校相關專業的學生作教科書之用。
上傳時間: 2013-12-26
上傳用戶:agent