亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

vlsi

  • thesis related to vlsi area, pll and frequency synthesizer

    thesis related to vlsi area, pll and frequency synthesizer

    標簽: synthesizer frequency related thesis

    上傳時間: 2017-08-18

    上傳用戶:1427796291

  • vlsi數(shù)字信號處理-設(shè)計與實現(xiàn) 225頁 3.9M.pdf

    可編程邏輯器件相關(guān)專輯 96冊 1.77Gvlsi數(shù)字信號處理-設(shè)計與實現(xiàn) 225頁 3.9M.pdf

    標簽:

    上傳時間: 2014-05-05

    上傳用戶:時代將軍

  • 數(shù)字vlsi芯片設(shè)計—使用Cadence和Synopsys_CAD工具

    數(shù)字vlsi芯片設(shè)計—使用Cadence和Synopsys_CAD工具 中文版

    標簽: vlsi Cadence Synopsys CAD

    上傳時間: 2016-09-13

    上傳用戶:zwc662

  • Algorithms for vlsi Physical Design Automation, 3E

    Algorithms for vlsi Physical Design Automation, 3E

    標簽: Algorithms Automation Physical Design vlsi for 3E

    上傳時間: 2018-03-14

    上傳用戶:sjjoe

  • 用于vlsi模擬的小尺寸MOS器件模型--理論與實踐

    用于vlsi模擬的小尺寸MOS器件模型--理論與實踐,pdf版本,非常有用

    標簽: vlsi MOS器件

    上傳時間: 2022-01-01

    上傳用戶:

  • vlsi數(shù)字信號處理系統(tǒng):設(shè)計與實現(xiàn) [K.Parhi著][594頁]中文版

    vlsi設(shè)計的經(jīng)典教程,尤其是對于流水線折疊等技術(shù)有深入的介紹,值得學(xué)習(xí)

    標簽: vlsi DSP

    上傳時間: 2022-02-14

    上傳用戶:

  • 原版英文PDF電子書免費下載:Digital Integrated Circuit Design From vlsi Architectures to CMOS Fabrication,891頁

    原版英文PDF電子書免費下載:Digital Integrated Circuit Design From vlsi Architectures to CMOS Fabrication,891頁 本書從架構(gòu)和算法講起,介紹了功能驗證、vhdl建模、同步電路設(shè)計、異步數(shù)據(jù)獲取、能耗與散熱、信號完整性、物理設(shè)計、設(shè)計驗證等必備技術(shù),還講解了vlsi經(jīng)濟運作與項目管理,并簡單闡釋了cmos技術(shù)的基礎(chǔ)知識,全面涵蓋了數(shù)字集成電路的整個設(shè)計開發(fā)過程。 本書既可以作為高等院校微電子、電子技術(shù)等相關(guān)專業(yè)高年級師生和研究生的參考教材,也可供半導(dǎo)體行業(yè)工程師參考。 現(xiàn)代電子系統(tǒng)日益復(fù)雜,隨著半導(dǎo)體工藝水平的提高,單芯片的集成度和功能得以不斷增強,其設(shè)計復(fù)雜度和各種風(fēng)險也隨之變大,甚至影響到投資者對研發(fā)新的更復(fù)雜系統(tǒng)芯片的信心。但是,為了有效降低便攜式移動系統(tǒng)的產(chǎn)品單位成本和能量消耗,同時為了在產(chǎn)品獨特性方面有競爭力,越來越多的電子產(chǎn)品仍然必須采用專用芯片解決方案。因此,深入了解數(shù)字集成電路設(shè)計的基本方法和關(guān)鍵問題,并明確開發(fā)過程的各個實踐環(huán)節(jié)存在的風(fēng)險,就變得十分必要。 本書是一本將超大規(guī)模數(shù)字電路基本概念原理與工程實踐管理相結(jié)合的綜合性教材。作者根據(jù)自己多年的教學(xué)和工程實踐經(jīng)驗,從工程實踐的關(guān)鍵問題出發(fā),對超大規(guī)模數(shù)字電路的全部講授內(nèi)容進行了一次全新的梳理,形成了清晰的解決思路。在數(shù)字集成電路設(shè)計的各個環(huán)節(jié),作者重點闡述了設(shè)計研制中必須考慮的關(guān)鍵因素,在豐富經(jīng)驗基礎(chǔ)上對設(shè)計中常常出現(xiàn)的問題進行了詳盡的討論,可以幫助研究生和資深工程師完善自身的設(shè)計經(jīng)驗和能力,也可以幫助項目管理者明確各個環(huán)節(jié)的工作重點,規(guī)避研發(fā)環(huán)節(jié)的風(fēng)險。 本書和其他數(shù)字集成電路教科書相比,有兩個突出的特點。第一是自頂向下的組織方式,從算法的架構(gòu)設(shè)計開始,討論了同步設(shè)計的各種時鐘技術(shù)、設(shè)計驗證、散熱和封裝問題,還討論了vlsi(超大規(guī)模集成電路)經(jīng)濟學(xué)與項目管理。讀者可以根據(jù)自身需要直接閱讀感興趣的章節(jié),而不需要很多半導(dǎo)體物理與器件方面的知識。第二是實用性。本書用了相當多的篇幅討論了工程實踐的問題,例如給出了一個很好的設(shè)計數(shù)據(jù)組織方法,還有很多檢查列表與提醒。 在目前的集成電路項目里,大量使用了重用的虛擬元件,通常有十幾個到幾十個時鐘,驗證工作量也要占到整個項目周期和投資的50%~70%,關(guān)于虛擬元件、時鐘方案、vlsi經(jīng)濟學(xué)、項目管理、功能驗證、設(shè)計驗證等內(nèi)容的討論都可以直接作為實際項目實踐的參考。總之,本書的內(nèi)容相當全面并有一定深度,基本涵蓋了數(shù)字集成電路設(shè)計的各個方面,非常適合用作學(xué)習(xí)數(shù)字集成電路設(shè)計的高年級本科生與研究生的教科書,也適合作為正在從事數(shù)字集成電路開發(fā)的工程人員的參考書。

    標簽:

    上傳時間: 2022-06-30

    上傳用戶:kristycreasy

  • H264幀間預(yù)測算法研究與FPGA設(shè)計.rar

    隨著數(shù)字化技術(shù)的飛速發(fā)展,數(shù)字視頻信號的傳輸技術(shù)更是受到人們的關(guān)注。相比較其它類型的信息傳輸如文本和數(shù)據(jù),視頻通信需要占用更多的帶寬資源,因此為了實現(xiàn)在帶寬受限的條件下的傳輸,視頻源必須經(jīng)過大量壓縮。盡管現(xiàn)在的網(wǎng)絡(luò)狀況不斷地改善,但相對與快速增長的視頻業(yè)務(wù)而言,網(wǎng)絡(luò)帶寬資源仍然是遠遠不夠的。2003年3月,新一代視頻壓縮標準H.264/AVC的推出,使視頻壓縮研究進入了一個新的層次。H.264標準中包含了很多先進的視頻壓縮編碼方法,與以前的視頻編碼標準相比具有明顯的進步。在相同視覺感知質(zhì)量的情況下,H.264的編碼效率比H.263提高了一倍左右,并且有更好的網(wǎng)絡(luò)友好性。然而,高編碼壓縮率是以很高的計算復(fù)雜度為代價的,H.264標準的計算復(fù)雜度約為H.263的3倍,所以在實際應(yīng)用中必須對其算法進行優(yōu)化以減低其計算復(fù)雜度。 @@ 本文首先介紹了H.264標準的研究背景,分析了國內(nèi)外H.264硬件系統(tǒng)的研究現(xiàn)狀,并介紹了本文的主要工作。 @@ 接著對H.264編碼標準的理論知識、關(guān)鍵技術(shù)分別進行了介紹。 @@ 對H.264塊匹配運動估計算法進行研究,對經(jīng)典的塊匹配運動估計算法通過對比分析,三步、二維等算法在搜索效率上優(yōu)于全搜索算法,而全搜索算法在數(shù)據(jù)流的規(guī)則性和均勻性有著自己的優(yōu)越性。 @@ 針對塊匹配運動估計全搜索算法的vlsi結(jié)構(gòu)的特點,提出改進的塊匹配運動估計全搜索算法。本文基于對數(shù)據(jù)流的分析,對硬件尋址進行了研究。通過一次完整的全搜索數(shù)據(jù)流分析,改進的塊匹配運動估計算法在時鐘周期、PE資源消耗方面得到優(yōu)化。 @@ 最后基于FPGA平臺對整像素運動估計模塊進行了研究。首先對運動估計模塊結(jié)構(gòu)進行了功能子模塊劃分;然后對每個子模塊進行設(shè)計和仿真和對整個運動估計模塊進行聯(lián)合仿真驗證。 @@關(guān)鍵詞:H.264;FPGA;QuartusⅡ;幀間預(yù)測;運動估計;塊匹配

    標簽: H264 FPGA 幀間預(yù)測

    上傳時間: 2013-04-24

    上傳用戶:zttztt2005

  • 基于FPGA的數(shù)字圖像處理的研究.rar

    圖像是人類智能活動重要的信息來源之一,是人類相互交流和認識世界的主要媒體。隨著信息高速公路、數(shù)字地球概念的提出,人們對圖像處理技術(shù)的需求與日劇增,同時vlsi技術(shù)的發(fā)展給圖像處理技術(shù)的應(yīng)用提供了廣闊的平臺。圖像處理技術(shù)是圖像識別和分析的基礎(chǔ),所以圖像處理技術(shù)對整個圖像工程來說就非常重要,對圖像處理技術(shù)的實現(xiàn)的研究也就具有重要的理論意義與實用價值,包括對傳統(tǒng)算法的改進和硬件實現(xiàn)的研究。仿生算法的興起為圖像處理問題的解決提供了一條十分有效的新途徑;FPGA技術(shù)的發(fā)展為圖像處理的硬件實現(xiàn)提供了有效的平臺。 @@ 本文在詳細介紹鄰域圖像處理算法及其數(shù)據(jù)結(jié)構(gòu)、遺傳算法和蟻群算法基本原理的基礎(chǔ)上,將其應(yīng)用于圖像增強和圖像分割的圖像處理問題之中,并將其用FPGA技術(shù)實現(xiàn)。論文中采用遺傳算法自適應(yīng)的確定非線性變換函數(shù)的參數(shù)對圖像進行增強,在采用FPGA來實現(xiàn)的過程中先對系統(tǒng)進行模塊劃分,主要分為初始化模塊、選擇模塊、適應(yīng)度模塊、控制模塊等,然后利用VHDL語言描述各個功能模塊,為了提高設(shè)計效率,利用IP核進行存儲器設(shè)計,利用DSP Builder進行數(shù)學(xué)運算處理。時序控制是整個系統(tǒng)設(shè)計的核心,為盡量避免毛刺現(xiàn)象,各模塊的時序控制都是采用單進程的Moore狀態(tài)機實現(xiàn)的。在圖像分割環(huán)節(jié)中,圖像分割問題轉(zhuǎn)換為求圖像的最大熵問題,采用蟻群算法對改進的最大熵確定的適應(yīng)度函數(shù)進行優(yōu)化,并對基于FPGA和蟻群算法實現(xiàn)圖像分割的各個模塊設(shè)計進行了詳細介紹。 @@ 對實驗結(jié)果進行分析表明遺傳算法和蟻群算法在數(shù)字圖像處理中的使用明顯改善了處理的效果,在利用FPGA實現(xiàn)遺傳算法和蟻群算法的整個設(shè)計過程中由于充分發(fā)揮了FPGA的并行計算能力及流水線技術(shù)的應(yīng)用,大大提高算法的運行速度。 @@關(guān)鍵詞:圖像處理;遺傳算法;蟻群算法;FPGA

    標簽: FPGA 數(shù)字圖像處理

    上傳時間: 2013-06-03

    上傳用戶:小火車啦啦啦

  • 基于FPGA的實時圖像采集與處理系統(tǒng)研究.rar

    隨著數(shù)碼技術(shù)的不斷發(fā)展,數(shù)字圖像處理的應(yīng)用領(lǐng)域不斷擴大,其實時處理技術(shù)成為研究的熱點。vlsi技術(shù)的迅猛發(fā)展為數(shù)字圖像實時處理技術(shù)提供了硬件基礎(chǔ)。其中FPGA(現(xiàn)場可編程門陣列)的特點使其非常適用于進行一些基于像素級的圖像處理。 傳統(tǒng)的圖像顯示系統(tǒng)必須連接到PC才能觀察圖像視頻,存在著高速實時性、穩(wěn)定性問題。本設(shè)計脫離高清晰工業(yè)相機必須與PC連接才可以觀看到高清晰圖像的束縛,實現(xiàn)系統(tǒng)的小型化。針對130萬像素彩色1/2英寸鎂光CMOS圖像傳感器,提出用硬件實現(xiàn)Bayer格式到RGB格式轉(zhuǎn)換的設(shè)計方案,完成由黑白圖像到高清彩色圖像的轉(zhuǎn)換,用SDRAM作緩存,輸出標準VGA信號,可直接連接VGA顯示器、投影儀等設(shè)備進行實時的視頻圖像觀看,與模擬相機740X576分辨率(480線)圖像相比,設(shè)計圖像畫質(zhì)相當于1280X1024分辨率(750線),最高幀率25fps,整個結(jié)構(gòu)應(yīng)用FPGA作為主控制器,用少量的緩存代替?zhèn)鹘y(tǒng)的大容量存儲,加快了運算速率,減小了電路規(guī)模,滿足圖像實時處理的要求,使展現(xiàn)出來的視頻圖像得到質(zhì)的飛躍。可以廣泛應(yīng)用于工業(yè)控制和遠程監(jiān)控等領(lǐng)域。 論文研究的重點是采用altera公司EP2C芯片前端驅(qū)動CMOS圖像傳感器,實時采集Bayer圖像象素,分析研究CFA圖像插值算法,實現(xiàn)了基于FPGA的實時線性插值算法,能夠?qū)斎胧敲肯袼?bit、分辨率為1280×1204的Bayer模式圖像數(shù)據(jù)進行實時重構(gòu),輸出彩色RGB圖像。由端口FIFO作為數(shù)據(jù)緩沖,存儲一幀圖像到高速SDRAM,構(gòu)建VGA顯示控制器,實現(xiàn)對輸入是每像素24bit(RGB101010)、分辨率為640×480、幀頻25HZ彩色圖像進行實時顯示。 整個模塊結(jié)構(gòu)包括電源模塊單元等、CMOS成像單元、FPGA數(shù)據(jù)處理單元、SDRAM控制單元、VGA顯示接口單元。 最后,對系統(tǒng)進行了調(diào)試。經(jīng)實驗驗證,系統(tǒng)達到了實時性,能正確和可靠的工作。整個設(shè)計模塊能夠滿足高幀率和高清晰的實時圖像處理,占用系統(tǒng)資源很少,用較少的時間完成了圖像數(shù)據(jù)的轉(zhuǎn)換,提高了效率。

    標簽: FPGA 實時圖像采集 與處理系統(tǒng)

    上傳時間: 2013-06-08

    上傳用戶:zhengjian

主站蜘蛛池模板: 西林县| 唐河县| 勐海县| 阿巴嘎旗| 什邡市| 通榆县| 阜康市| 哈尔滨市| 庆阳市| 苏州市| 庆阳市| 武陟县| 琼海市| 封丘县| 怀柔区| 凭祥市| 凌海市| 津南区| 沁阳市| 勐海县| 出国| 南靖县| 泌阳县| 伊吾县| 平南县| 昂仁县| 东城区| 杭州市| 清苑县| 霸州市| 闻喜县| 大同县| 浪卡子县| 乌兰察布市| 临江市| 华宁县| 中牟县| 开原市| 夏津县| 遂川县| 德保县|