vlsi數(shù)字信號(hào)處理-設(shè)計(jì)與實(shí)現(xiàn)
標(biāo)簽: vlsi 數(shù)字信號(hào)處理
上傳時(shí)間: 2013-06-03
上傳用戶:eeworm
專輯類-可編程邏輯器件相關(guān)專輯-96冊(cè)-1.77G vlsi數(shù)字信號(hào)處理-設(shè)計(jì)與實(shí)現(xiàn)-225頁(yè)-3.9M.pdf
上傳時(shí)間: 2013-06-13
上傳用戶:vodssv
隨著計(jì)算機(jī)科學(xué)在人機(jī)交互領(lǐng)域的極大發(fā)展,作為人臉信息處理中的一項(xiàng)關(guān)鍵技術(shù),人臉檢測(cè)現(xiàn)在已經(jīng)成為模式識(shí)別,計(jì)算機(jī)視覺和人機(jī)交互領(lǐng)域不可缺少的一部分。但是,人臉檢測(cè)算法存在計(jì)算量大、速度慢等缺點(diǎn)。軟件實(shí)現(xiàn)方式無法達(dá)到實(shí)時(shí)處理要求,而現(xiàn)有的硬件實(shí)現(xiàn)需要占用大量硬件資源。 本文針對(duì)現(xiàn)有人臉檢測(cè)硬件實(shí)現(xiàn)的缺點(diǎn),通過對(duì)Adaboost算法和現(xiàn)有硬件結(jié)構(gòu)的分析,提出了雙流水線硬件檢測(cè)架構(gòu):掃描窗口流水線、特征向量流水線。并在Vertex-II Pro FPGA平臺(tái)驗(yàn)證成功,達(dá)到實(shí)時(shí)檢測(cè)的標(biāo)準(zhǔn)。具體工作和創(chuàng)新點(diǎn)包括如下幾點(diǎn): 介紹了人臉檢測(cè)的原理以及人臉檢測(cè)經(jīng)典算法。其中,詳細(xì)介紹了Adaboost算法。 對(duì)現(xiàn)有的結(jié)構(gòu)進(jìn)行詳細(xì)分析。指出現(xiàn)有各架構(gòu)的缺點(diǎn),即資源占用多,檢測(cè)速度慢。針對(duì)這兩個(gè)問題,本文提出了一個(gè)適合嵌入式應(yīng)用的掃描窗口、特征向量雙流水線檢測(cè)硬件架構(gòu),詳細(xì)說明了該架構(gòu)的工作原理,并在該架構(gòu)基礎(chǔ)上,通過加入預(yù)測(cè)加載技術(shù),進(jìn)一步提高檢測(cè)速度。隨后,采用存儲(chǔ)器訪問效率,架構(gòu)內(nèi)部存儲(chǔ)單元大小,檢測(cè)時(shí)間長(zhǎng)短,運(yùn)算單元數(shù)量四個(gè)標(biāo)準(zhǔn),詳細(xì)比較了新架構(gòu)和現(xiàn)有架構(gòu)的差別,顯示出新架構(gòu)的優(yōu)勢(shì)。 基于提出的架構(gòu),給出了Adaboost人臉檢測(cè)系統(tǒng)的vlsi實(shí)現(xiàn)方案。本文中,采用自頂向下的設(shè)計(jì)方法將人臉檢測(cè)系統(tǒng)分成若干個(gè)子模塊,然后對(duì)每個(gè)子模塊進(jìn)行詳細(xì)的設(shè)計(jì)和說明,給出了每個(gè)子模塊的硬件架構(gòu)、狀態(tài)轉(zhuǎn)換以及verilog實(shí)現(xiàn)后的仿真波形。 采用Xilinx公司的VII Pro FPGA開發(fā)板完成人臉檢測(cè)系統(tǒng)的硬件驗(yàn)證。FPGA驗(yàn)證結(jié)果表明對(duì)于QCIF分辨率的視頻圖像,人臉檢測(cè)系統(tǒng)能夠達(dá)到50fps的檢測(cè)速度,滿足實(shí)時(shí)檢測(cè)的要求。
上傳時(shí)間: 2013-06-15
上傳用戶:1193169035
本論文依據(jù)IEEE802.16a物理層對(duì)RS-CC碼的參數(shù)要求,研究了RS-CC碼的高速編、譯碼的vlsi硬件算法,同時(shí)對(duì)FPGA開發(fā)技術(shù)進(jìn)行了研究,以VerilogHDL為描述語(yǔ)言,在Xilinx公司的FPGA上實(shí)現(xiàn)了高速的RS-CC編、譯碼器。RS譯碼器中,錯(cuò)誤位置多項(xiàng)式和錯(cuò)誤值多項(xiàng)式的求解采用無求逆單元,并具有規(guī)則數(shù)據(jù)流、易于vlsi實(shí)現(xiàn)的改進(jìn)的歐幾里德算法(MEA);CC譯碼器由采用模歸一化路徑度量的全并行的“加比選(ACS)”模塊和具有脈動(dòng)陣列結(jié)構(gòu)的幸存路徑回溯模塊組成。 在實(shí)現(xiàn)RS-CC譯碼器的過程中,分別從算法上和根據(jù)FPGA的結(jié)構(gòu)特點(diǎn)上,對(duì)譯碼器做了一些優(yōu)化工作,降低了硬件資源占有率和提高了譯碼速度。 此外,還搭建了以Xilinx公司40萬等效門的FPGASpartan-Ⅲ400-4PQ208為主體,以Cypress公司的USB2.0芯片CY7C68013為高速數(shù)據(jù)接口的硬件試驗(yàn)平臺(tái),并在此試驗(yàn)平臺(tái)上實(shí)現(xiàn)了文中的高速RS-CC編譯碼系統(tǒng)。
標(biāo)簽: 802.16 RS-CC IEEE FPGA
上傳時(shí)間: 2013-06-03
上傳用戶:lx9076
一種基于FPGA-vlsi的設(shè)計(jì)方案及實(shí)現(xiàn)
標(biāo)簽: FPGA-vlsi 設(shè)計(jì)方案
上傳時(shí)間: 2013-08-26
上傳用戶:zhyiroy
VS1002D ADPCM RECORDING INSTRUCTIONS v 1.0 (C) 2004-09-23 vlsi SOLUTION OY This is a software package to patch VS1002d ADPCM recording capability. It is explained in VS10XX Application Notes, available at http://www.vlsi.fi/download/ See also source code src/microcontrol.c for example.
標(biāo)簽: INSTRUCTIONS RECORDING SOLUTION softwar
上傳時(shí)間: 2014-01-05
上傳用戶:894898248
vlsi系統(tǒng)設(shè)計(jì),內(nèi)容為英文,主要介紹的是布線問題
標(biāo)簽: vlsi 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2014-10-15
上傳用戶:CHENKAI
John Wiley & Sons - JPEG2000 Standard for Image Compression Concepts Algorithms and vlsi Architectures 2005
標(biāo)簽: Compression Architectur Algorithms Concepts
上傳時(shí)間: 2013-12-04
上傳用戶:tyler
vlsi Solution Oy Evaluation MP3 Player Source Code Documentation
標(biāo)簽: Documentation Evaluation Solution Player
上傳時(shí)間: 2013-12-17
上傳用戶:cx111111
vlsi parameters extraction,use pso algorithm to optimize them.
標(biāo)簽: parameters extraction algorithm optimize
上傳時(shí)間: 2015-10-01
上傳用戶:gtf1207
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1