亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

video

<video>是HTML5中的新標(biāo)簽。
  • tw9910 datashhet

    The TW9910 is a multi-standard video decoder and encoder chip that is designed for multimedia applications. It uses the mixed-signal 1.8V CMOS technology to provide a low- power integrated solution.

    標(biāo)簽: datashhet 9910 tw

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):金宜

  • 畫(huà)質(zhì)增強(qiáng)技術(shù)

    本文介紹了目前高清數(shù)字電視視頻處理系統(tǒng)的核心器件視頻處理器(video Processor) 中所采用的主要畫(huà)質(zhì)增強(qiáng)技術(shù),并對(duì)這些技術(shù)進(jìn)行了簡(jiǎn)要的分析

    標(biāo)簽: 畫(huà)質(zhì)

    上傳時(shí)間: 2013-05-28

    上傳用戶(hù):15510133306

  • 基于ARM的高清播放系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

    嵌入式系統(tǒng)是以應(yīng)用為中心,以計(jì)算機(jī)技術(shù)為基礎(chǔ),軟硬件可裁減,適應(yīng)應(yīng)用系統(tǒng),對(duì)功能,可靠性,成本,體積,功耗嚴(yán)格要求的專(zhuān)用計(jì)算機(jī)系統(tǒng)[1]。廣泛應(yīng)用于軍事,信息家電,無(wú)線通信設(shè)備,消費(fèi)類(lèi)電子產(chǎn)品,移動(dòng)計(jì)算平臺(tái)等諸多領(lǐng)域,是當(dāng)今熱門(mén)的計(jì)算機(jī)開(kāi)發(fā)技術(shù)。 隨著科學(xué)技術(shù)發(fā)展,人們生活水平提高,數(shù)字高清電視逐漸普及,在各大賣(mài)場(chǎng),對(duì)銷(xiāo)售過(guò)程中展示設(shè)備也隨之提出了更高的要求。但據(jù)調(diào)查,在中國(guó)現(xiàn)有的高清播放系統(tǒng)普遍存在價(jià)格昂貴,損耗高,壽命短及外部接口少等缺陷,導(dǎo)致無(wú)法普及。 針對(duì)這一現(xiàn)狀,本課題設(shè)計(jì)了一種以嵌入式處理器ARM系列32位嵌入式EM8623芯片為硬件平臺(tái),嵌入式實(shí)時(shí)操作系統(tǒng)uclinux為系統(tǒng)軟件平臺(tái)的高清播放系統(tǒng)。 ARM(Advanced RISC Machines)既是一種處理器架構(gòu),又是公司的名稱(chēng),該公司主要設(shè)計(jì)處理器架構(gòu),并將其技術(shù)授權(quán)給其他芯片廠商。該處理器架構(gòu)具有外型小,性能高等特點(diǎn),多用于便攜式通訊工具,多媒體數(shù)字式消費(fèi)類(lèi)儀器和嵌入式系統(tǒng)解決方案等領(lǐng)域。本課題在充分考慮系統(tǒng)實(shí)用性和開(kāi)發(fā)成本的基礎(chǔ)上,采用EM8623芯片為CPU,片外擴(kuò)展FLASH和SDRAM存儲(chǔ)器。 uclinux系統(tǒng)從Linux2.0/2.4內(nèi)核派生而來(lái),雖然是為了支持沒(méi)有MMU(虛擬內(nèi)存管理單元)的處理器而設(shè)計(jì),但保留了操作系統(tǒng)的所有特性,為硬件平臺(tái)更好地運(yùn)行提供了保證,也降低了軟件設(shè)計(jì)復(fù)雜度,提高了系統(tǒng)的實(shí)時(shí)性和靈活性,縮短了開(kāi)發(fā)周期。 該高清播放系統(tǒng)具有工作時(shí)間長(zhǎng),性能穩(wěn)定等特點(diǎn),采用面向?qū)ο蠛兔嫦蜻^(guò)程綜合編程方法,ASM,C,C++多種語(yǔ)言混合編程方式實(shí)現(xiàn),使系統(tǒng)具有很高的健壯性和可擴(kuò)展性。 基于ARM的高清播放系統(tǒng)在現(xiàn)場(chǎng)運(yùn)行穩(wěn)定可靠,達(dá)到了預(yù)期的效果和實(shí)際要求。而且由于該高清播放系統(tǒng)外接接口豐富(包括常見(jiàn)的HDMI,S-video,VGA,YPbPr,YCbCr),連接使用方便,所以具有很好的市場(chǎng)價(jià)值,可廣泛應(yīng)用于電視銷(xiāo)售柜臺(tái),化妝品展示柜臺(tái),聯(lián)網(wǎng)廣告機(jī)等領(lǐng)域。

    標(biāo)簽: ARM 播放 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):564708051@qq.com

  • CC2430-code

    ZigBee 視頻教程 Z-stack 協(xié)議棧 http://www.fuccesso.com.cn/_d270659962.htm-ZigBee video for Z-stack http

    標(biāo)簽: 2430 code CC

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):huangzchytems

  • DVBH發(fā)射端信道內(nèi)碼和調(diào)制部分的FPGA設(shè)計(jì)和實(shí)現(xiàn)

    數(shù)字電視技術(shù)和超大規(guī)模深亞微米的系統(tǒng)級(jí)芯片設(shè)計(jì)技術(shù)是當(dāng)前信息產(chǎn)業(yè)中最受關(guān)注的兩個(gè)方向。它們的交叉就是數(shù)字電視應(yīng)用中的一系列系統(tǒng)級(jí)芯片和超深亞微米專(zhuān)用集成電路。其中信道處理系統(tǒng)及其相關(guān)芯片更是集中了數(shù)字信號(hào)處理前向糾錯(cuò)編解碼等數(shù)字電視傳輸?shù)暮诵募夹g(shù),成為設(shè)計(jì)和開(kāi)發(fā)整個(gè)數(shù)字電視系統(tǒng)的關(guān)鍵之一。數(shù)字高清晰度電視(Digital HDTV)做為第三代電視標(biāo)準(zhǔn),已成為當(dāng)今世界高技術(shù)競(jìng)爭(zhēng)的焦點(diǎn),本文正是從這個(gè)交叉點(diǎn)上出發(fā)對(duì)DVB-H(Digital video Broadcasting-Handheld)標(biāo)準(zhǔn)中所涉及的信道編碼和調(diào)制部分進(jìn)行了研究,重點(diǎn)分析了信道內(nèi)編碼部分的硬件優(yōu)化實(shí)現(xiàn)。本項(xiàng)目完成了DVB-H傳輸系統(tǒng)信道編碼的FPGA硬件設(shè)計(jì)和實(shí)現(xiàn),系統(tǒng)所有FPGA硬件電路設(shè)計(jì)采用了Veillog HDL語(yǔ)言編寫(xiě)。同時(shí)對(duì)清華大學(xué)數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)DMB-T(Terrestrial Digital Multimedia/TV Broadcasting)中的關(guān)鍵技術(shù)做了研究,與DVB標(biāo)準(zhǔn)中的相關(guān)技術(shù)做了對(duì)比。 本文首先對(duì)DVB.H以及COFDM的相關(guān)理論進(jìn)行介紹和研究。然后針對(duì)DVB-H信道編碼調(diào)制器中的部分核心算法的FPGA設(shè)計(jì)和實(shí)現(xiàn)進(jìn)行了詳細(xì)的研究工作,包括外編碼、內(nèi)編碼(卷積刪余)、內(nèi)交織(包括比特交織和符號(hào)交織)、星座映射、幀形成、OFDM調(diào)制的部分設(shè)計(jì)等。相應(yīng)地對(duì)DVB-H信道解碼解調(diào)器中的部分算法的FPGA設(shè)計(jì)的研究工作做了描述,包括符號(hào)解交織和比特解交織。同時(shí)對(duì)清華大學(xué)數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)DMB-T外接收機(jī)中頻域和時(shí)域解交織模塊的FPGA設(shè)計(jì)實(shí)現(xiàn)做了描述。 筆者在項(xiàng)目中完成的主要工作有: (1)與項(xiàng)目組成員合作制定系統(tǒng)框架,劃分模塊。 (2)對(duì)所負(fù)責(zé)的模塊,包括外編碼、內(nèi)編碼(卷積刪余)、內(nèi)交織(包括比特交織和符號(hào)交織)、星座映射、幀形成、OFDM調(diào)制的算法進(jìn)行研究并加以?xún)?yōu)化,建立軟件仿真模型,進(jìn)行FPGA設(shè)計(jì),仿真和實(shí)現(xiàn)。

    標(biāo)簽: DVBH FPGA 發(fā)射端 信道

    上傳時(shí)間: 2013-06-10

    上傳用戶(hù):rockjablew

  • nettalk

    網(wǎng)絡(luò)視頻電話系統(tǒng) 這個(gè)軟件非常經(jīng)典,這里再次把他放上來(lái)是由于我這里編譯和測(cè)試都通過(guò),代碼運(yùn)行正常,非常難得。-Network video phone system software is v

    標(biāo)簽: nettalk

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):huyiming139

  • P15V330

    P15V330 in video picel-rate switch applications

    標(biāo)簽: P15V330

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):關(guān)外河山

  • 高吞吐量LDPC碼編碼構(gòu)造及其FPGA實(shí)現(xiàn)

    低密度校驗(yàn)碼(LDPC,Low Density Parity Check Code)是一種性能接近香農(nóng)極限的信道編碼,已被廣泛地采用到各種無(wú)線通信領(lǐng)域標(biāo)準(zhǔn)中,包括我國(guó)的數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)、歐洲第二代衛(wèi)星數(shù)字視頻廣播標(biāo)準(zhǔn)(DVB-S2,Digital video Broadcasting-Satellite 2)、IEEE 802.11n、IEEE 802.16e等。它是3G乃至將來(lái)4G通信系統(tǒng)中的核心技術(shù)之一。 當(dāng)今LDPC碼構(gòu)造的主流方向有兩個(gè),分別是結(jié)合準(zhǔn)循環(huán)(QC,Quasi Cyclic)移位結(jié)構(gòu)的單次擴(kuò)展構(gòu)造和類(lèi)似重復(fù)累積(RA,Repeat Accumulate)碼構(gòu)造。相應(yīng)地,主要的LDPC碼編碼算法有基于生成矩陣的算法和基于迭代譯碼的算法?;谏删仃嚨木幋a算法吞吐量高,但是需要較多的寄存器和ROM資源;基于迭代譯碼的編碼算法實(shí)現(xiàn)簡(jiǎn)單,但是吞吐量不高,且不容易構(gòu)造高性能的好碼。 本文在研究了上述幾種碼構(gòu)造和編碼算法之后,結(jié)合編譯碼器綜合實(shí)現(xiàn)的復(fù)雜度考慮,提出了一種切實(shí)可行的基于二次擴(kuò)展(Dex,Duplex Expansion)的QC-LDPC碼構(gòu)造方法,以實(shí)現(xiàn)高吞吐量的LDPC碼收發(fā)端;并且充分利用該類(lèi)碼校驗(yàn)矩陣準(zhǔn)循環(huán)移位結(jié)構(gòu)的特點(diǎn),結(jié)合RU算法,提出了一種新編碼器的設(shè)計(jì)方案。 基于二次擴(kuò)展的QC-LDPC碼構(gòu)造方法,是通過(guò)對(duì)母矩陣先后進(jìn)行亂序擴(kuò)展(Pex,Permutation Expansion)和循環(huán)移位擴(kuò)展(CSEx,Cyclic Shift Expansion)實(shí)現(xiàn)的。在此基礎(chǔ)上,為了實(shí)現(xiàn)可變碼長(zhǎng)、可變碼率,一般編譯碼器需同時(shí)支持多個(gè)亂序擴(kuò)展和循環(huán)移位擴(kuò)展的擴(kuò)展因子。本文所述二次擴(kuò)展構(gòu)造方法的特點(diǎn)在于,固定循環(huán)移位擴(kuò)展的擴(kuò)展因子大小不變,支持多個(gè)亂序擴(kuò)展的擴(kuò)展因子,使得譯碼器結(jié)構(gòu)得以精簡(jiǎn);構(gòu)造得到的碼字具有近似規(guī)則碼的結(jié)構(gòu),便于硬件實(shí)現(xiàn);(偽)隨機(jī)生成的循環(huán)移位系數(shù)能夠提高碼字的誤碼性能,是對(duì)硬件實(shí)現(xiàn)和誤碼性能的一種折中。 新編碼器在很大程度上考慮了資源的復(fù)用,使得實(shí)現(xiàn)復(fù)雜度近似與碼長(zhǎng)成正比??紤]到吞吐量的要求,新編碼器結(jié)構(gòu)完全拋棄了RU算法中串行的前向替換(FS,F(xiàn)orward Substitution)模塊,同時(shí)簡(jiǎn)化了流水線結(jié)構(gòu),由原先RU算法的6級(jí)降低為4級(jí);為了縮短編碼延時(shí),設(shè)計(jì)時(shí)安排每一級(jí)流水線計(jì)算所需的時(shí)鐘數(shù)大致相同。 這種碼字構(gòu)造和編碼聯(lián)合設(shè)計(jì)方案具有以下優(yōu)勢(shì):相比RU算法,新方案對(duì)可變碼長(zhǎng)、可變碼率的支持更靈活,吞吐量也更大;相比基于生成矩陣的編碼算法,新方案節(jié)省了50%以上的寄存器和ROM資源,單位資源下的吞吐量更大;相比類(lèi)似重復(fù)累積碼結(jié)構(gòu)的基于迭代譯碼的編碼算法,新方案使高性能LDPC碼的構(gòu)造更為方便。以上結(jié)果都在Xilinx Virtex II pro 70 FPGA上得到驗(yàn)證。 通過(guò)在實(shí)驗(yàn)板上實(shí)測(cè)表明,上述基于二次擴(kuò)展的QC-LDPC碼構(gòu)造和相應(yīng)的編碼方案能夠?qū)崿F(xiàn)高吞吐量LDPC碼收發(fā)端,在實(shí)際應(yīng)用中具有很高的價(jià)值。 目前,LDPC碼正向著非規(guī)則、自適應(yīng)、信源信道及調(diào)制聯(lián)合編碼方向發(fā)展??鐚勇?lián)合編碼的構(gòu)造方法,及其對(duì)應(yīng)的編碼算法,也必將成為信道編碼理論未來(lái)的研究重點(diǎn)。

    標(biāo)簽: LDPC FPGA 吞吐量 編碼

    上傳時(shí)間: 2013-07-26

    上傳用戶(hù):qoovoop

  • 基于FPGA的HDMI顯示系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

    伴隨著多媒體顯示和傳輸技術(shù)的發(fā)展,人們獲得了越來(lái)越高的視聽(tīng)享受。從傳統(tǒng)的模擬電視,到標(biāo)清、高清、全高清。與顯示技術(shù)發(fā)展結(jié)伴而行的是顯示接口技術(shù)的發(fā)展,從模擬的AV端子,S-video和VGA接口,到數(shù)字顯示的DVI接口,技術(shù)上經(jīng)歷了一個(gè)從模擬到數(shù)字,從并行到串行,從低速到高速的發(fā)展過(guò)程。 HDMI是最新的高清晰度多媒體接口,它的規(guī)范由Silicon Image等七家公司提出,具有帶寬大,尺寸小,傳輸距離長(zhǎng)和支持正版保護(hù)等功能,符合當(dāng)今技術(shù)的發(fā)展潮流,一經(jīng)推出,就獲得了巨大的成功。成為平板顯示器、高清電視等設(shè)備的標(biāo)準(zhǔn)接口之一,并獲得了越來(lái)越廣泛的應(yīng)用。 從上世紀(jì)80年代XILINX發(fā)明第一款FPGA芯片以來(lái),FPGA就以其體系結(jié)構(gòu)和邏輯單元靈活,運(yùn)算速度快,編程方便等優(yōu)點(diǎn)廣泛應(yīng)用與IC設(shè)計(jì)、系統(tǒng)控制、視頻處理、通信系統(tǒng)、航空航天等諸多方面。 本文利用ALTERA的一款高端FPGA芯片EP2S180F1508C3為核心,配合Silicon Image的專(zhuān)用HDMI接收芯片搭建了一個(gè)HDMI的接收顯示平臺(tái)。針對(duì)HDMI帶寬寬,數(shù)據(jù)量大的特點(diǎn),使用了新型的DDR2 SDRAM作為視頻信號(hào)的輸入和輸出緩沖。在硬件板級(jí)設(shè)計(jì)上,針對(duì)HDMI和DDR2的相關(guān)高速電路,采用了一系列的高速電路設(shè)計(jì)方法,有效的避免了信號(hào)的反射,串?dāng)_等不良現(xiàn)象。同時(shí)在對(duì)HDMI規(guī)范和DDR2 SDRAM時(shí)序規(guī)范的深入研究的基礎(chǔ)上,在ALTERA的開(kāi)發(fā)平臺(tái)QUARTUSII上編寫(xiě)了系統(tǒng)的頂層模塊和相關(guān)各功能子模塊,并仿真通過(guò)。 論文的主要工作和創(chuàng)新點(diǎn)表現(xiàn)在以下幾個(gè)方面: 1、論文研究了最新的HDMI接口規(guī)范和新型存儲(chǔ)器件DDR2的時(shí)序規(guī)范。 2、論文搭建的整個(gè)系統(tǒng)相當(dāng)龐大,涉及到相關(guān)的規(guī)范、多種芯片的資料、各種工具軟件的使用、原理圖的繪制和PCB板的布局布線,直至后期的編程仿真,花費(fèi)了作者大量的時(shí)間和精力。 3、論文首次使用FPGA來(lái)處理HDMI信號(hào)且直接驅(qū)動(dòng)顯示器件,區(qū)別于-般的ASIC方案。 4、論文對(duì)高速電路特別是的DDR2布局布線,采用了一系列的專(zhuān)門(mén)措施,具有一定的借鑒價(jià)值。

    標(biāo)簽: FPGA HDMI 顯示系統(tǒng)

    上傳時(shí)間: 2013-06-22

    上傳用戶(hù):784533221

  • 基于FPGA實(shí)現(xiàn)DVBS信道編碼及調(diào)制

    DVB-S(Digital video Broadcasting bv Satellite)調(diào)制器是符合DVB-S協(xié)議的數(shù)字電視前端設(shè)備之一,也滿足我國(guó)數(shù)字電視衛(wèi)星廣播標(biāo)準(zhǔn),該設(shè)備可以廣泛應(yīng)用于數(shù)字電視衛(wèi)星業(yè)務(wù)和相關(guān)數(shù)字電視業(yè)務(wù)。本文主要闡述了基于FPGA實(shí)現(xiàn)DVB-S調(diào)制器的信道編碼和調(diào)制,按功能對(duì)DVB-S信道編碼過(guò)程進(jìn)行模塊分解、模塊接口定義,針對(duì)每個(gè)模塊進(jìn)行工作原理分析、算法分析、HDL描述、時(shí)序仿真及FPGA實(shí)現(xiàn);DVB-S調(diào)制器的核心是信道編碼和調(diào)制部分,利用FPGA在數(shù)字信號(hào)處理方面的優(yōu)勢(shì),本文重點(diǎn)對(duì)其中的幾個(gè)關(guān)鍵模塊,包括RS編碼、卷積交織器和卷積穿孔編碼等的實(shí)現(xiàn)算法進(jìn)行了比較詳細(xì)的分析,并通過(guò)HDL描述和時(shí)序仿真來(lái)驗(yàn)證算法正確性;對(duì)FPGA各模塊的資源進(jìn)行了估計(jì)、利用Altera公司的Cyclone器件的內(nèi)部鎖相環(huán)實(shí)現(xiàn)ASI信號(hào)的接收;最后對(duì)整機(jī)進(jìn)行了測(cè)試,測(cè)試結(jié)果表明,本文設(shè)計(jì)的DVB-S調(diào)制器技術(shù)指標(biāo)滿足設(shè)計(jì)要求。

    標(biāo)簽: FPGA DVBS 信道編碼 調(diào)制

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):gmh1314

主站蜘蛛池模板: 台北县| 瓮安县| 宝山区| 屯昌县| 孟州市| 土默特左旗| 普格县| 兴国县| 长沙县| 青河县| 固阳县| 丹棱县| 卫辉市| 浦东新区| 沽源县| 高密市| 福泉市| 安新县| 绿春县| 曲阳县| 新源县| 雷山县| 叙永县| 宜黄县| 新沂市| 鹿泉市| 叶城县| 哈尔滨市| 岗巴县| 获嘉县| 蕲春县| 湘潭市| 遂昌县| 昌都县| 远安县| 阳泉市| 凤庆县| 资中县| 敦煌市| 芒康县| 鄂托克前旗|