亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

max-plus

  • Fairchild產(chǎn)品資料

    英飛凌科技股份公司近日推出適用于汽車動力總成和底盤應(yīng)用的全新AUDO MAX系列32位微控制器。AUDO MAX系列可為發(fā)動機管理系統(tǒng)滿足歐5和歐6排放標(biāo)準(zhǔn)提供支持,使電動汽車的動力總成功能實現(xiàn)電氣化。AUDO MAX系列的主要特性包括:高達300MHz的最大時鐘頻率、SENT和FlexRay?等高速接口以及利用PRO-SIL?特性為先進安全設(shè)計提供全面支持。此外,這種全新的微控制器適用于在高達170°C*的溫度條件下使用。AUDO MAX系列以TriCore?處理器架構(gòu)為基礎(chǔ),采用90納米工藝制造。

    標(biāo)簽: Fairchild

    上傳時間: 2013-05-24

    上傳用戶:CHINA526

  • 基于ARM的嵌入式測控平臺的設(shè)計及實現(xiàn)

    嵌入式測控系統(tǒng)和測控裝置在工業(yè)生產(chǎn)過程控制、儀器儀表及自動化系統(tǒng)、智能樓宇監(jiān)控等方面得到廣泛的應(yīng)用。由于嵌入式測控系統(tǒng)監(jiān)控對象的多樣性,因此通用性不是很強,傳統(tǒng)的設(shè)計方法都是從底層的硬件設(shè)計開始,再設(shè)計專用的軟件,導(dǎo)致設(shè)計周期長,重復(fù)工作多,成本增加。微電子技術(shù)和計算機技術(shù)的飛速發(fā)展,使得微處理器的性能和功能得到極大的提高,為通用型測控平臺的構(gòu)建奠定了基礎(chǔ)。 本文提出了一種嵌入式測控平臺的設(shè)計思路。采用主板和擴展板相結(jié)合的模塊化設(shè)計,使嵌入式測控系統(tǒng)可以在一個標(biāo)準(zhǔn)化平臺上進行構(gòu)建。平臺主板選用基于32位ARM7TDMI-S內(nèi)核的微控制器LPC2292作為核心,加上以太網(wǎng)芯片、CPLD以及其它外圍電路,構(gòu)成了一個維持系統(tǒng)正常運行的最小系統(tǒng)。擴展功能模塊包括ZigBee無線通信、USB、A/D、D/A、液晶觸摸屏等模塊,通過層疊式結(jié)構(gòu)與主板連接。測控開發(fā)平臺在功能、電路、結(jié)構(gòu)上實現(xiàn)了可裁剪、可擴展,能滿足大多數(shù)嵌入式測控系統(tǒng)的需求。 在實現(xiàn)嵌入式測控開發(fā)平臺硬件設(shè)計的基礎(chǔ)上,嵌入式測控平臺引入了Nucleus Plus實時操作系統(tǒng)來完成系統(tǒng)資源的管理和任務(wù)的調(diào)度。文中提出了啟動代碼模版的概念,簡化了移植操作系統(tǒng)的工作,提高了效率。 基于ARM的嵌入式測控開發(fā)平臺為開發(fā)各種智能化、小型化現(xiàn)代測控系統(tǒng)提供了可重用、高性能、圖形化、網(wǎng)絡(luò)化軟硬件基礎(chǔ)平臺和高效的開發(fā)模式。從而,大大縮短了軟、硬件開發(fā)的周期,具有十分重要的意義。 作為在測控開發(fā)平臺的基礎(chǔ)上構(gòu)建測控系統(tǒng)的實例,研制了氣門彈簧負荷計算機自動分選系統(tǒng)的現(xiàn)場級控制器。

    標(biāo)簽: ARM 嵌入式 測控平臺

    上傳時間: 2013-06-16

    上傳用戶:kkchan200

  • 基于ARM和CPLD的氫氣參數(shù)實時監(jiān)測系統(tǒng)

    在電力現(xiàn)代化建設(shè)中,提高發(fā)電機發(fā)電效率是其中重要的一環(huán),氫氣作為導(dǎo)熱性冷卻介質(zhì)廣泛的應(yīng)用于發(fā)電設(shè)備,作為冷卻劑,它可以有效地提高其發(fā)電效率,但它又是一種易燃易爆氣體,所以使氫氣參數(shù)處于正常范圍,保證發(fā)電機高效、安全正常工作就變得至關(guān)重要,因此對氫氣參數(shù)進行實時監(jiān)測有著重要的意義。 本論文研究和開發(fā)了基于ARM和CPLD的氫氣參數(shù)監(jiān)測系統(tǒng),首先簡要的分析了氫冷發(fā)電機系統(tǒng)對氫氣參數(shù)進行監(jiān)測的必要性以及當(dāng)前電力系統(tǒng)氫氣參數(shù)監(jiān)控系統(tǒng)的發(fā)展情況。然后提出了一種利用無線通信手機短消息業(yè)務(wù)SMS、工控總線Modbus通信協(xié)議和RR485總線、SD卡海量存儲等技術(shù)實現(xiàn)發(fā)電機系統(tǒng)多氫氣參數(shù)的現(xiàn)場實時監(jiān)測系統(tǒng)的設(shè)計方案。該方案以功能強大的ARM處理器作為系統(tǒng)的核心。采用高精度的16位AD轉(zhuǎn)換芯片,并使用兩種濾波算法的結(jié)合對信號進行數(shù)字濾波,滿足系統(tǒng)對氫氣參數(shù)采集精度的要求。同時系統(tǒng)結(jié)合CPLD技術(shù),用于解決系統(tǒng)內(nèi)微控器I/O口不足以及SD卡驅(qū)動的問題,本論文采用一片CPLD擴展I/O口,每一個擴展的I/O口都分配固定的地址,ARM微控器可以通過外部總線控制擴展I/O口的輸出電平。SD卡(Secure Digital Memory Card)中文翻譯為安全數(shù)碼卡,是一種基于半導(dǎo)體快閃記憶器的新一代記憶設(shè)備,具有低成本,大容量的特點,系統(tǒng)的歷史數(shù)據(jù)存儲使用了SD卡作為存儲介質(zhì),系統(tǒng)并沒有直接使用ARM處理器讀寫SD卡,而是使用了擁有1270個邏輯單元的MAXⅡ1270 CPLD來驅(qū)動SD卡,在CPLD中使用VHDL語言設(shè)計了SD卡的總線協(xié)議,外部總線接口,SRAM的讀寫時序等,這樣既可以提高微處理器SD卡的讀寫速度,增強微處理器程序的移植性,又可以簡化微處理器讀寫SD卡的步驟并減少微處理器的負擔(dān)。 本論文的無線數(shù)據(jù)傳輸采用GSM無線通信技術(shù)的SMS業(yè)務(wù)遠傳現(xiàn)場數(shù)據(jù),設(shè)計了GSM模塊的軟件硬件,實現(xiàn)了報警等數(shù)據(jù)的無線傳輸,系統(tǒng)的有線傳輸采用了基于Modbus通信協(xié)議的RS485總線通信方式,采用這兩種通信方式使系統(tǒng)的通信更加靈活、可靠。本論文最后分析了系統(tǒng)的不足并且提出了具體的改進方向。

    標(biāo)簽: CPLD ARM 氫氣 參數(shù)

    上傳時間: 2013-05-26

    上傳用戶:emouse

  • 基于ARM和Linux的嵌入式系統(tǒng)的研究以及打印模塊的實現(xiàn)

    隨著計算機技術(shù)的飛速發(fā)展,嵌入式系統(tǒng)將在人們的生產(chǎn)生活中發(fā)揮越來越重要的作用。一方面,ARM技術(shù)已經(jīng)在當(dāng)今的嵌入式微處理器領(lǐng)域中占據(jù)了領(lǐng)先地位,另一方面,結(jié)構(gòu)清晰、源碼開放的Linux已經(jīng)發(fā)展成為一款非常具有活力的操作系統(tǒng)。近年來,基于ARM和Linux的嵌入式技術(shù)已經(jīng)成為當(dāng)前嵌入式領(lǐng)域研究的一個亮點。便攜式微型熱敏打印機雖然已經(jīng)廣泛應(yīng)用在票據(jù)打印領(lǐng)域,但是其優(yōu)秀的圖形打印能力仍然具有很大的應(yīng)用潛力可以發(fā)掘。在工業(yè)生產(chǎn)中,某些參數(shù),比如環(huán)境的溫度、濕度等,需要被嚴(yán)格掌控。將這些參數(shù)映射到坐標(biāo)系中并使用便攜式熱敏打印機打印出來,能夠讓技術(shù)人員更加方便直觀地觀察到參數(shù)變化情況。 本次設(shè)計的目的是建立一個基于ARM核心處理器和嵌入式Linux操作系統(tǒng)的嵌入式開發(fā)平臺,為嵌入式系統(tǒng)開發(fā)提供一個方便功能擴展的軟硬件環(huán)境。在此基礎(chǔ)上,此次設(shè)計還以VMP01 PLUS便攜式熱敏打印機為對象,利用嵌入式系統(tǒng)的豐富資源,使用串行接口連接該型號打印機,并輔助軟件設(shè)計擴展了坐標(biāo)圖形打印的功能。軟件設(shè)計部分包括了Linux下VMP01 PLUS熱敏打印機的驅(qū)動程序設(shè)計和實現(xiàn)坐標(biāo)圖形打印功能的應(yīng)用程序設(shè)計。驅(qū)動程序和應(yīng)用程序都能夠移植到開發(fā)平臺上正確地運行,打印效果理想。

    標(biāo)簽: Linux ARM 嵌入式系統(tǒng) 打印

    上傳時間: 2013-04-24

    上傳用戶:xc216

  • FPGA在飛機音頻管理組件測試系統(tǒng)中的應(yīng)用研究

    音頻管理組件(Audio Management Unit,AMU)是先進客艙娛樂與服務(wù)系統(tǒng)(Advanced Cabin Entertainment Service System,ACESS)的組成部分,應(yīng)用于飛機上音頻資源的管理與控制。飛機運營對航空機載電子系統(tǒng)準(zhǔn)確性、復(fù)雜性和安全性的高要求,使得其維修維護工作極大地依賴于自動測試設(shè)備(Automatic Testing Equipment,ATE)。本課題來源于實際工程項目, FPGA技術(shù)具備多種優(yōu)點,將其與民航測試設(shè)備結(jié)合研制一個用于檢測AMU故障的自動測試系統(tǒng),該系統(tǒng)將對AMU自動完成部件維修手冊(Comvonent Maintenance Manual,CMM)所規(guī)定的全部功能、性能方面的綜合測試。 本文首先概述音頻管理組件、自動測試系統(tǒng)及其在民航領(lǐng)域的應(yīng)用,并闡述了課題的背景、研究目標(biāo)和相關(guān)技術(shù)要求;文章對可編程邏輯器件CPLD/FPGA的結(jié)構(gòu)原理、硬件描述語言VHDL的特點以及MAXL+plusⅡ軟件的設(shè)計流程進行了說明,重點闡述了基于FPGA的DDS信號發(fā)生器以及數(shù)據(jù)采集卡的設(shè)計實現(xiàn)、并著重闡述了ARINC429總線的傳輸規(guī)范,和基于FPGA的ARINC429總線接口的設(shè)計與實現(xiàn)。在ARINC429接口設(shè)計中采用自頂向下,多層次系統(tǒng)設(shè)計的方法,用VHDL語言進行描述。在發(fā)送器中利用了FPGA內(nèi)部的分布式RAM創(chuàng)建異步FIFO,節(jié)約了FPGA的內(nèi)部資源和提高了數(shù)據(jù)傳輸速度;在接收器中采用了提高抗干擾性的優(yōu)化設(shè)計。測試結(jié)果表明基于FPGA的設(shè)計實現(xiàn)ARINC429總線數(shù)據(jù)通信的要求,使用方便,可靠性好,能夠克服HS-3282芯片中的數(shù)據(jù)格式固定,使用不夠靈活方便,價格昂貴的缺點。

    標(biāo)簽: FPGA 飛機 音頻 測試系統(tǒng)

    上傳時間: 2013-08-06

    上傳用戶:gzming

  • Turbo碼編譯碼以及其FPGA實現(xiàn)的研究

    本文以Turbo碼譯碼器的FPGA實現(xiàn)為目標(biāo),對Turbo碼的迭代譯碼算法及用硬件語言實現(xiàn)其譯碼算法進行了深入研究。 本文首先在理論上對Turbo碼的編譯碼原理進行了深入的研究,并用C語言對其MAP譯碼算法進行了驗證仿真,接著就Turbo碼MAP算法的衍生算法即LOG_MAP和MAX_LOG_MAP算法用C程序做了仿真和測試。隨后本文就一些對MAP譯碼性能起著重要影響的參數(shù)也用C程序做了仿真對比。 最后,考慮到硬件實現(xiàn)的簡化,MAX-Log-MAP算法成為了本文的硬件實現(xiàn)方案。本文采用了模塊化設(shè)計,在對各個模塊進行設(shè)計的基礎(chǔ)上提出了一些改進的方案,對Turbo碼編碼器設(shè)計中的同步問題進行了改進,對分塊并行Turbo碼譯碼算法的硬件實現(xiàn)進行了研究。在設(shè)計中綜合運用了“自頂向下”和“自下而上”的設(shè)計方去,通過功能模塊分割,合理設(shè)置系統(tǒng)參數(shù),并通過模塊之間的參數(shù)傳遞,使Turbo碼編譯碼器具有較好的靈活性。

    標(biāo)簽: Turbo FPGA 編譯碼

    上傳時間: 2013-04-24

    上傳用戶:wengtianzhu

  • Turbo碼譯碼算法研究及其FPGA實現(xiàn)

    在通信系統(tǒng)中,人們一直致力于信息傳輸?shù)挠行院涂煽啃缘难芯?,信道糾錯編碼技術(shù)一直是人們研究的重點。1993年,Turbo碼的提出,以其接近Shannon極限的優(yōu)異的譯碼性能在編碼界引起了轟動,并成為研究糾錯編碼的熱點課題。經(jīng)過十幾年的研究和發(fā)展,目前,Turbo碼已經(jīng)走向了實用化的道路,如何用硬件實現(xiàn)有效的Turbo碼編譯碼器成為了人們研究的重點。 論文以基于FPGA實現(xiàn)Turbo碼譯碼器為研究目標(biāo),首先分析了Turbo碼的基本編譯碼原理和3GPP標(biāo)準(zhǔn)的Turbo碼編碼結(jié)構(gòu)和交織算法。然后重點分析了MAP譯碼算法,Log-MAP譯碼算法和:Max-Log-MAP譯碼算法,并對三種譯碼算法進行了詳細的理論推導(dǎo)和計算復(fù)雜度的定量分析比較,對影響Turbo碼譯碼性能的主要因素進行了MATLB仿真分析。 論文在深入分析比較上述三種譯碼算法的基礎(chǔ)之上,選擇Max-Log-MAP譯碼算法進行了Turbo碼譯碼器的FPGA設(shè)計實現(xiàn)。主要針對FPGA實現(xiàn)的數(shù)據(jù)量化、定點數(shù)據(jù)表示方式、Max-Log-MAP算法子譯碼器關(guān)鍵運算單元的FPGA設(shè)計和基于3GPP標(biāo)準(zhǔn)的Turbo碼譯碼器的內(nèi)交織的FPGA設(shè)計進行了深入研究,完成了固定譯碼長度的Turbo碼譯碼器的FPGA設(shè)計實現(xiàn),并利用ModelSim和MATLAB分別對譯碼器進行了功能時序驗證和FPGA定點仿真測試。

    標(biāo)簽: Turbo FPGA 譯碼 算法研究

    上傳時間: 2013-07-09

    上傳用戶:caixiaoxu26

  • Turbo碼編譯器FPGA設(shè)計與實現(xiàn)

    1993年,Turbo碼的提出,以其接近Shannon極限的優(yōu)異的性能在編碼界引起了轟動,并成為研究的熱點。隨著研究的不斷深入和技術(shù)的發(fā)展,目前,Turbo碼已經(jīng)應(yīng)用到很多實際通信系統(tǒng)中。同時,如何實現(xiàn)Turbo碼編譯碼器成為了人們研究的重點。 論文以基于FPGA實現(xiàn)Turbo碼編譯碼器為研究目標(biāo),首先分析了Turbo碼的基本編譯碼原理和3GPP標(biāo)準(zhǔn)的Turbo碼編碼結(jié)構(gòu)。然后分析了MAP譯碼算法,Log-MAP譯碼算法和Max-Log-MAP譯碼算法,接著仔細分析了對系統(tǒng)性能影響的各個參數(shù)并逐一進行選擇,最后對各個選擇的系統(tǒng)進行仿真,對仿真的結(jié)果進行比較論證,確定滿足系統(tǒng)性能要求的各個參數(shù)。 論文在系統(tǒng)仿真分析論證的基礎(chǔ)之上,進行了Turbo碼編碼器的設(shè)計實現(xiàn)和硬件測試,選擇Max-Log-MAP譯碼算法進行了Turbo碼譯碼器的FPGA設(shè)計實現(xiàn)和硬件測試。最后完成整個通信系統(tǒng)的搭建和調(diào)試。主要針對FPGA實現(xiàn)的數(shù)據(jù)量化、定點數(shù)據(jù)表示方式、Max-Log-MAP算法子譯碼器關(guān)鍵運算單元的FPGA設(shè)計和譯碼的時序控制進行了深入研究,完成了固定譯碼長度的Turbo碼譯碼器的FPGA設(shè)計實現(xiàn),并利用ModelSim和MATLAB分別對譯碼器進行了時序功能驗證和FPGA定點仿真測試。

    標(biāo)簽: Turbo FPGA 編譯器

    上傳時間: 2013-05-30

    上傳用戶:www240697738

  • 基于FPGA的Turbo碼編譯碼器研究與實現(xiàn)

    本文以Turbo碼編譯碼器的FPGA實現(xiàn)為目標(biāo),對Turbo碼的編譯碼算法和用硬件語言將其實現(xiàn)進行了深入的研究。 首先,在理論上對Turbo碼的編譯碼原理進行了介紹,確定了Max-log-MAF算法的譯碼算法,結(jié)合CCSDS標(biāo)準(zhǔn),在實現(xiàn)編碼器時,針對標(biāo)準(zhǔn)中給定的幀長、碼率與交織算法,以及偽隨機序列模塊與幀同步模塊,提出了相應(yīng)解決方案;而在相應(yīng)的譯碼器設(shè)計中,采用了FPGA設(shè)計中“自上而下”的設(shè)計方法,權(quán)衡硬件實現(xiàn)復(fù)雜度與處理時延等因素,優(yōu)先考慮面積因素,提高元件的重復(fù)利用率和降低電路復(fù)雜度,來實現(xiàn)Turbo碼的Max-log-MAP算法譯碼。把整個系統(tǒng)分割成不同的功能模塊,分別闡述了實現(xiàn)過程。 然后,基于Verilog HDL 設(shè)計出12位固點數(shù)據(jù)的Turbo編譯碼器以及仿真驗證平臺,與用Matlab語言設(shè)計的相同指標(biāo)的浮點數(shù)據(jù)譯碼器進行性能比較,得到該設(shè)計的功能驗證。 最后,研究了Tuxbo碼譯碼器幾項最新技術(shù),如滑動窗譯碼,歸一化處理,停止迭代技術(shù)結(jié)合流水線電路設(shè)計,將改進后的譯碼器與先前設(shè)計的譯碼器分別在ISE開發(fā)環(huán)境中針對目標(biāo)器件xilinx Virtex-Ⅱ500進行電路綜合,證實了這些改進技術(shù)能有效地提高譯碼器的吞吐量,減少譯碼時延和存儲器面積從而降低功耗。

    標(biāo)簽: Turbo FPGA 編譯碼器

    上傳時間: 2013-04-24

    上傳用戶:haohaoxuexi

  • 計算機組成實驗平臺的設(shè)計與實現(xiàn)

    《計算機組成原理》是計算機系的一門核心課程。但是它涉及的知識面非常廣,內(nèi)容包括中央處理器、指令系統(tǒng)、存儲系統(tǒng)、總線和輸入輸出系統(tǒng)等方面,學(xué)生在學(xué)習(xí)該課程時,普遍覺得內(nèi)容抽象難于理解。但借助于該計算機組成原理實驗系統(tǒng),學(xué)生通過實驗環(huán)節(jié),可以進一步融會貫通學(xué)習(xí)內(nèi)容,掌握計算機各模塊的工作原理,相互關(guān)系的來龍去脈。 為了增強實驗系統(tǒng)的功能,提高系統(tǒng)的靈活性,降低實驗成本,我們采用FPGA芯片技術(shù)來徹底更新現(xiàn)有的計算器組成原理實驗平臺。該技術(shù)可根據(jù)用戶要求為芯片加載由VHDL語言所編寫出的不同的硬件邏輯,F(xiàn)PGA芯片具有重復(fù)編程能力,使得系統(tǒng)內(nèi)硬件的功能可以像軟件一樣被編程,這種稱為“軟”硬件的全新系統(tǒng)設(shè)計概念,使實驗系統(tǒng)具有極強的靈活性和適應(yīng)性。它不僅使該系統(tǒng)性能的改進和擴充變得十分簡易和方便,而且使學(xué)生自己設(shè)計不同的實驗變?yōu)榭赡?。計算機組成原理實驗的最終目的是讓學(xué)生能夠設(shè)計CPU,但首先,學(xué)生必須知道CPU的各個功能部件是如何工作,以及相互之間是如何配合構(gòu)成CPU的。因此,我們必須先設(shè)計出一個教學(xué)用的以FPGA芯片為核心的硬件平臺,然后在此基礎(chǔ)上開發(fā)出VHDL部件庫及主要邏輯功能,并設(shè)計出一套實驗。 本文重點研究了基于FPGA芯片的VHDL硬件系統(tǒng),由于VHDL的高標(biāo)準(zhǔn)化和硬件描述能力,現(xiàn)代CPU的主要功能如計算,存儲,I/O操作等均可由VHDL來實現(xiàn)。同時設(shè)計實驗內(nèi)容,包括時序電路的組成及控制原理實驗、八位運算器的組成及復(fù)合運算實驗、存儲器實驗、數(shù)據(jù)通路實驗、浮點運算器實驗、多流水線處理器實驗等,這些實驗形成一個相互關(guān)聯(lián)的系統(tǒng)。每個實驗先由教師講解原理及原理圖,學(xué)生根據(jù)教師提供的原理圖,自己用MAX+PLUSII完成電路輸入,學(xué)生實驗實際上是編寫VHDL,不需要寫得很復(fù)雜,只要能調(diào)用接口,然后將程序燒入平臺,這樣既不會讓學(xué)生花太多的時間在畫電路圖上,又能讓學(xué)生更好的理解每個部件的工作原理和工作過程。 論文首先研究分析了FPGA硬件實驗平臺,即實驗系統(tǒng)的硬件組成。系統(tǒng)采用FPGA-XC4010EPC84,62256CPLD以及其他外圍芯片(例如74LS244,74LS275)組成。根據(jù)不同的實驗要求,規(guī)劃不同實驗控制邏輯。用戶可選擇不同的實驗邏輯,通過把實驗邏輯下載到FPGA芯片中構(gòu)成自己的實驗平臺。 其次,論文詳細的闡述了VHDL模塊化設(shè)計,如何運用VHDL技術(shù)來依次實現(xiàn)CPU的各個功能部件。VHDL語言作為一種國際標(biāo)準(zhǔn)化的硬件描述語言,自1987年獲得IEEE批準(zhǔn)以來,經(jīng)過了1993年和2001年兩次修改,至今已被眾多的國際知名電子設(shè)計自動化(EDA)工具研發(fā)商所采用,并隨同EDA設(shè)計工具一起廣泛地進入了數(shù)字系統(tǒng)設(shè)計與研發(fā)領(lǐng)域,目前已成為電子業(yè)界普遍接受的一種硬件設(shè)計技術(shù)。再次,論文針對實驗平臺中遇到的較為棘手的多流水線等問題,也進行了深入的闡述和剖析。學(xué)生需要什么樣的實驗條件,實驗內(nèi)容及步驟才能了解當(dāng)今CPU所采用的核心技術(shù),才能掌握CPU的設(shè)計,運行原理。另外,本論文的背景是需要學(xué)生熟悉基本的VHDL知識或技能,因為實驗是在編寫VHDL代碼的前提下完成的。 本文在基于實驗室的環(huán)境下,基本上較為完整的實現(xiàn)了一個基于FPGA的實驗平臺方案。在此基礎(chǔ)上,進行了部分功能的測試和部分性能方面的分析。本論文的研究,為FPGA在實際系統(tǒng)中的應(yīng)用提供研究思路和參考方案。論文的研究結(jié)果將對FPGA與VHDL標(biāo)準(zhǔn)的進一步發(fā)展具有重要的理論和現(xiàn)實意義。

    標(biāo)簽: 計算機組成 實驗

    上傳時間: 2013-04-24

    上傳用戶:小強mmmm

主站蜘蛛池模板: 绥化市| 桃源县| 永城市| 鹰潭市| 华安县| 珠海市| 周宁县| 达尔| 富阳市| 鹤壁市| 婺源县| 中西区| 栾川县| 华池县| 宾阳县| 德化县| 玉林市| 鹰潭市| 龙南县| 鸡泽县| 杨浦区| 平和县| 通州市| 靖远县| 西安市| 永宁县| 南木林县| 安顺市| 山丹县| 灌阳县| 孙吴县| 龙门县| 奈曼旗| 桂东县| 湘西| 依兰县| 新余市| 舒兰市| 江油市| 临武县| 巢湖市|