亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

ddr2

  • TI達芬奇dm644x各硬件模塊測試代碼

    TI達芬奇dm644x各硬件模塊測試代碼,包括nor flash、nand flsh、ddr2 ram、video loop back等。

    標簽: 644x 644 dm 達芬奇

    上傳時間: 2017-09-16

    上傳用戶:jichenxi0730

  • 碩士論文:基于FPGA的PCIE數據采集卡設計

    廣東工業大學碩士學位論文 (工學碩士) 基于FPGA的PCIE數據采集卡設計數據采集處理技術與傳感器技術、信號處理技術和PC機技術共同構成檢測 技術的基礎,其中數據采集處理技術作為實現自動化檢測的前提,在整個數字化 系統中處于尤為重要的地位。對于核磁共振這樣復雜的系統設備,實現自動化測 試顯得尤為必要,又因為核磁共振成像系統的特殊性,對數據的采集有特殊要求, 需要根據各種脈沖序列的不同要求設置采樣點數和采樣間隔,根據待采信號的不 同帶寬來設置采樣率,將系統成像的數據采集下來進行處理,最后重建圖像和顯 示。因此本文基于現有的采集技術開發專門應用于核磁共振成像的數據采集卡。 該采集卡從軟件與硬件兩個方面對基于FPGA的PCIE數據采集卡進行了研 究,并完成了實物設計。軟件方面以FPGA為核心芯片完成數據采集卡的接口控 制以及數據處理。通過Altera的GXB IP核對數據進行捕捉,同時根據實際需要 設計了傳輸協議,由數據處理模塊將捕捉到的數據通過CIC濾波器進行抽取濾 波,然后將信號存入ddr2 SDRAM存儲芯片中。在傳輸接口設計上采用PCIE 總線接口的數據傳輸模式,并利用FPGA的IP核資源完成接口的邏輯控制。 硬件部分分為FPGA外圍配置電路、ddr2接口電路、PCIE接口電路等模 塊。該采集卡硬件系統由Flash對FPGA進行初始化,通過FPGA配置PCIE總 線,根據FPGA中PCIE通道引腳的要求進行布局布線。ddr2接口電路模塊依 據ddr2芯片驅動和接收端的電平標準、端接方式確定ddr2與FPGA之間通 信的各信號走線。針對各個模塊接口電路的特點分別進行眼圖測試,分析了板卡 的通信質量,對整個原理圖布局進行了設計優化。 通過測試,該數據采集卡實現了通過CPLD對FPGA進行加載,并在FPGA 內部實現了抽取濾波等高速數字信號處理,各種接IsI和控制邏輯以及通過大容量 的ddr2 SDRAM緩存各種數據處理結果正確。經系統成像,該采集卡采集下來 的數字信息可通過圖像重建準確成像,為核磁共振成像系統的工程實現打下了良 好的成像基礎。 

    標簽: 核磁共振 信號處理 FPGA PCIE ddr2

    上傳時間: 2022-06-21

    上傳用戶:fliang

  • Atmel芯片9X25的Linux調試筆記—ARM進階之路

    Atmel芯片的LINUX菜鳥調試之路目標很明確:1.先直接下載官方的.Bin文件運行,看運行效果2.自己編譯官方源碼,得到.bin文件運行,看運行效果是否和官方的.bin文件一致。3.可以自行修改官方源碼,得到自己設計板子的.bin文件并運行成功。其中bootstrap對于VXworks同樣適用如果是自己做的板子,那么就直接從本文檔的第二個階段開始看即可。首先擁有一塊Atmel的開發板,開發板一般可以向廠家申請(沒有開發板也行,只要你有Atmel的任意一款,自己設計的也可以,可以運行操作系統的板子,例如9260,9200,9625,9G45,9X25等等都行,方法都一樣),此處使用的是AT91SAM9X5-EK,開發板的主CPU是AT91SAM9X25。板子是Atmel官方提供的。要調試板子需要一些對應的軟件環境。1CPU核心板可以貼SAM9G15,SAM9G25,SAM9G35,SAM9×25,SAM9X35等幾個PlIN-TO-PIN的片子,他們的管腳PCB封裝兼容2頻率CPU為400MHZ,總線133MHZ3晶振時鐘晶振12MHZ,32.768KHZ4RAM用的是1Gbit=1204/8=128MB的(ddr2)(miro 美光1.8V的MT47H64M16HR,16位的64M*16bit/8=128MB)5NAND用的是2Gbit=2048/8=256MB的FLASH(miro美光3.3V的MT29F2G08AAD,8位的)6Dataflash SPl的Dataflash是32Mbits=32/8=4MB的7EEPROM EEPROM是512Kbits是512/8=64KB的

    標簽: atmel linux arm

    上傳時間: 2022-07-24

    上傳用戶:

  • CYCLONE IV 兼容黑金開發板AC4075

    DDR3等長處理,LVDS差分線等長處理,完整的地平面,足夠的電源去耦電容,核心板尺寸6CMx6CM!FPGA型號:EP4CE75F23C8ddr2:兩片ddr2 2GBitsFLASH:64MBits預留IO:168個單端IOLVDS:可以配置為支持該協議USB接口:可以直接和主機進行USB數據通訊NIOS處理器:可以通過軟核設計支持運行LINUX 操作系統,或者運行NIOS SDKALONE程序

    標簽: cyclone iv 兼容 黑金 開發板 ac4075

    上傳時間: 2022-07-25

    上傳用戶:

  • 超實用【2-16層】高速PCB設計案例分享(原理圖 PCB文件)

    8層全志A80BOX高清機頂盒AXT530124+EMMC-BGA169+AXP806原理圖+PCB 8層飛思卡爾I.MX6x智能家居控制主板MAX8903C+WM8962+MT41K128M16JT 6層瑞芯微RK3288平板方案DSN+BRD 6層安霸A7LA30方案行車記錄儀原理圖和PCB文檔 6層Rockchip_Wireless_HDMI_presentation的pcb+原理圖下載 6層HI3531海思最新最全的硬件設計資料整合包含芯片手冊,SCH和PCB 4層使用AM8252B做的帶WiFi-HDMI功能的手機互聯原理圖和PCB 4層海思HI3535網絡硬盤錄像機PBGA563+QFN64+BGA96+原理圖+PCB文件 4層MT7620A智能路由器(小米同款)原理圖和PCB文件分享下載 2層STM32F107智能家居主板IR0038+SPX1117M3-3.3+CH340G+MOC3063原理圖+PCB文件 2層LCD12864萬年歷(帶原理圖和PCB) 2層ESP8266系統板+CH340G+LM1117-V33+原理圖+PCB文件分享下載 16層官方Xilinx Kintex UltraScale FPGA KCU105+4片DDR4分享下載 14層美高森美SmartFusion2 SOC FPGA開發板FT4232H+TPS51200+USB3340+原理圖+PCB 14層高速板sch和brd文件下載 12層altera的5片ddr2組成72數據位寬 10層英特爾x86atom電腦主板BAYTRAIL+ISL95837HRZ-T+RTL8111GS原理圖與PCB文件

    標簽: 實用電工

    上傳時間: 2013-04-15

    上傳用戶:eeworm

主站蜘蛛池模板: 垦利县| 郸城县| 天等县| 慈利县| 南漳县| 三门县| 嘉鱼县| 阳新县| 松滋市| 莫力| 上饶市| 从江县| 化隆| 大洼县| 收藏| 余干县| 靖远县| 应城市| 北辰区| 虹口区| 恩平市| 岳普湖县| 龙南县| 台州市| 穆棱市| 南宫市| 合作市| 固原市| 资中县| 射洪县| 扶沟县| 宁陕县| 加查县| 望奎县| 铁岭县| 南川市| 珠海市| 贵州省| 阳山县| 固始县| 嵊泗县|