亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

UART-FPGA

  • UART-FPGA完全好用的程序,ISE8.2下打開

    一個完全好用的程序,用ISE 8.2打開就可直接應(yīng)用

    標(biāo)簽: UART-FPGA ISE 8.2 程序

    上傳時間: 2013-08-16

    上傳用戶:sklzzy

  • 用FPGA器件實(shí)現(xiàn)UART核心功能的一種方法

    用FPGA器件實(shí)現(xiàn)UART核心功能的一種方法.doc

    標(biāo)簽: FPGA UART 器件 核心

    上傳時間: 2013-08-14

    上傳用戶:1583060504

  • 用fpga設(shè)計uart的案例

    用fpga設(shè)計uart的案例,word格式

    標(biāo)簽: fpga uart 案例

    上傳時間: 2013-08-15

    上傳用戶:zhangxin

  • FPGA的uart控制器的verilog源程序

    FPGA的uart控制器的verilog源程序,在cyclone II EP2C8Q208上調(diào)試運(yùn)行成功

    標(biāo)簽: verilog FPGA uart 控制器

    上傳時間: 2013-08-15

    上傳用戶:qazxsw

  • 一個UART的FPGA core

    一個UART的FPGA core,附有詳細(xì)的代碼閱讀筆記

    標(biāo)簽: UART FPGA core

    上傳時間: 2013-08-24

    上傳用戶:stella2015

  • FPGA的串行通信UART控制器

    基于FPGA的串行通信UART控制器,采用VHDL語言編寫,包含多個子模塊。\r\n在ISE或FPGA的其它開發(fā)環(huán)境下新建一個工程,然后將文檔中的各個模塊程序添加進(jìn)去,即可運(yùn)行仿真。源程序已經(jīng)過本人的仿真驗證。

    標(biāo)簽: FPGA UART 串行通信 控制器

    上傳時間: 2013-09-03

    上傳用戶:xieguodong1234

  • LPC總線接口UART控制器FPGA實(shí)現(xiàn).rar

    隨著微電子技術(shù)的快速發(fā)展,電子設(shè)備逐漸向著小型化、集成化方向發(fā)展;人們在要求設(shè)備性能不斷提升的同時,還要求設(shè)備功耗低、體積小、重量輕、可靠性高。同樣在我軍武器裝備的研制過程中,也對各武器裝備都提出了新的要求,特別是針對單兵配備的便攜設(shè)備,對體積、功耗、擴(kuò)展性的要求更是嚴(yán)格。 在某手持式設(shè)備的開發(fā)項目中,需要設(shè)計一塊接口板,要求實(shí)現(xiàn)高達(dá)8個串行口擴(kuò)展以及能源管理和數(shù)字輸入輸出接口等功能,該接口板與處理器模塊的連接總線采用LPC總線,整個手持設(shè)備除了對功能有基本的要求以外,對體積及功耗都提出了極高的要求。針對項目的具體設(shè)計要求,經(jīng)過與傳統(tǒng)設(shè)計方法的比較,決定采用FPGA來實(shí)現(xiàn)LPC接口及UART控制器功能。 論文的主要目標(biāo)是完成LPC接口的UART控制在FPGA中的實(shí)現(xiàn)。對于各模塊中的關(guān)鍵的功能部分,文中對其實(shí)現(xiàn)都進(jìn)行了詳細(xì)的說明。整個設(shè)計全部采用硬件描述語言(HDL)實(shí)現(xiàn),并且采用了分模塊的設(shè)計風(fēng)格,具有很好的重用性。 為了在硬件平臺上驗證設(shè)計,還實(shí)做了FPGA驗證平臺,并用C語言編寫了測試程序。經(jīng)過驗證,該方案完全實(shí)現(xiàn)了接口板的功能要求,并且滿足體積和功耗上的要求,取得了良好的效果。 論文通過采用FPGA作為電路設(shè)計的核心,以一種新的數(shù)字電路設(shè)計方法實(shí)現(xiàn)電路功能;旨在通過這種方式,不斷提高設(shè)備的性能并拓展設(shè)計者思想。

    標(biāo)簽: FPGA UART LPC

    上傳時間: 2013-04-24

    上傳用戶:wlyang

  • 基于FPGA的UART控制器的設(shè)計和實(shí)現(xiàn)

    文章介紹了一種在現(xiàn)場可編程門陣列(FPGA)上實(shí)現(xiàn)UART 的方法。UART 的波特率可設(shè)置調(diào)整,工作狀態(tài)可讀取。系統(tǒng)結(jié)構(gòu)進(jìn)行了模塊化分解,使之適應(yīng)自頂向下(Top-Down)的設(shè)計方

    標(biāo)簽: FPGA UART 控制器

    上傳時間: 2013-04-24

    上傳用戶:cjl42111

  • LPC總線接口UART控制器FPGA實(shí)現(xiàn)

    隨著微電子技術(shù)的快速發(fā)展,電子設(shè)備逐漸向著小型化、集成化方向發(fā)展;人們在要求設(shè)備性能不斷提升的同時,還要求設(shè)備功耗低、體積小、重量輕、可靠性高。同樣在我軍武器裝備的研制過程中,也對各武器裝備都提出了新的要求,特別是針對單兵配備的便攜設(shè)備,對體積、功耗、擴(kuò)展性的要求更是嚴(yán)格。 在某手持式設(shè)備的開發(fā)項目中,需要設(shè)計一塊接口板,要求實(shí)現(xiàn)高達(dá)8個串行口擴(kuò)展以及能源管理和數(shù)字輸入輸出接口等功能,該接口板與處理器模塊的連接總線采用LPC總線,整個手持設(shè)備除了對功能有基本的要求以外,對體積及功耗都提出了極高的要求。針對項目的具體設(shè)計要求,經(jīng)過與傳統(tǒng)設(shè)計方法的比較,決定采用FPGA來實(shí)現(xiàn)LPC接口及UART控制器功能。 論文的主要目標(biāo)是完成LPC接口的UART控制在FPGA中的實(shí)現(xiàn)。對于各模塊中的關(guān)鍵的功能部分,文中對其實(shí)現(xiàn)都進(jìn)行了詳細(xì)的說明。整個設(shè)計全部采用硬件描述語言(HDL)實(shí)現(xiàn),并且采用了分模塊的設(shè)計風(fēng)格,具有很好的重用性。 為了在硬件平臺上驗證設(shè)計,還實(shí)做了FPGA驗證平臺,并用C語言編寫了測試程序。經(jīng)過驗證,該方案完全實(shí)現(xiàn)了接口板的功能要求,并且滿足體積和功耗上的要求,取得了良好的效果。 論文通過采用FPGA作為電路設(shè)計的核心,以一種新的數(shù)字電路設(shè)計方法實(shí)現(xiàn)電路功能;旨在通過這種方式,不斷提高設(shè)備的性能并拓展設(shè)計者思想。

    標(biāo)簽: FPGA UART LPC 總線接口

    上傳時間: 2013-05-21

    上傳用戶:poyao

  • 基于FPGA CPLD設(shè)計與實(shí)現(xiàn)UART

    基于FPGA CPLD設(shè)計與實(shí)現(xiàn)UART,一聽名字就知道,不用再說了吧,

    標(biāo)簽: FPGA CPLD UART

    上傳時間: 2013-08-09

    上傳用戶:zcs023047

主站蜘蛛池模板: 抚顺县| 临清市| 宜君县| 长海县| 鄂伦春自治旗| 沈丘县| 新沂市| 通海县| 惠安县| 祁东县| 宜章县| 城口县| 蕲春县| 江安县| 明光市| 观塘区| 阿坝| 南江县| 深水埗区| 丰都县| 特克斯县| 海盐县| 湘西| 星座| 芦溪县| 亳州市| 定安县| 安龙县| 紫阳县| 库车县| 阳江市| 六盘水市| 信宜市| 龙岩市| 方正县| 确山县| 府谷县| 吉安县| 广东省| 平顶山市| 尖扎县|