逆變控制器的發(fā)展經(jīng)歷從分立元件的模擬電路到以專用微處理芯片(DSP/MCU)為核心的電路系統(tǒng),并從數(shù)模混合電路過渡到純數(shù)字控制的歷程。但是,通用微處理芯片是為一般目的而設計,存在一定局限。為此,近幾年來逆變器專用控制芯片(ASIC)實現(xiàn)技術的研究越來越受到關注,已成為逆變控制器發(fā)展的新方向之一。本文利用一個成熟的單相電壓型PWM逆變器控制模型,圍繞逆變器專用控制芯片ASIC的實現(xiàn)技術,依次對專用芯片的系統(tǒng)功能劃分,硬件算法,全系統(tǒng)的硬件設計及優(yōu)化,流水線操作和并行化,芯片運行穩(wěn)定性等問題進行了初步研究。首先引述了單相電壓型PWM逆變器連續(xù)時間和離散時間的數(shù)學模型,以及基于極點配置的單相電壓型PWM逆變器電流內(nèi)環(huán)電壓外環(huán)雙閉環(huán)控制系統(tǒng)的設計過程,同時給出了仿真結(jié)果,仿真表明此系統(tǒng)具有很好的動、靜態(tài)性能,并且具有自動限流功能,提高了系統(tǒng)的可靠性。緊接著分析了FPGA器件的特征和結(jié)構。在給出本芯片應用目標的基礎上,制定了FPGA目標器件的選擇原則和芯片的技術規(guī)格,完成了器件選型及相關的開發(fā)環(huán)境和工具的選取。然后系統(tǒng)闡述了復雜FPGA設計的設計方法學,詳細介紹了基于FPGA的ASIC設計流程,概要介紹了僅使用QuartusII的開發(fā)流程,以及Modelsim、SynplifyPro、QuartusII結(jié)合使用的開發(fā)流程。在此基礎上,進行了芯片系統(tǒng)功能劃分,針對:DDS標準正弦波發(fā)生器,電壓電流雙環(huán)控制算法單元,硬件PI算法單元,SPWM產(chǎn)生器,三角波發(fā)生器,死區(qū)控制器,數(shù)據(jù)流/控制流模塊等逆變器控制硬件算法/控制單元,研究了它們的硬件算法,完成了模塊化設計。分析了全數(shù)字鎖相環(huán)的結(jié)構和模型,以此為基礎,設計了一種應用于逆變器的,用比例積分方法替代傳統(tǒng)鎖相系統(tǒng)中的環(huán)路濾波,用相位累加器實現(xiàn)數(shù)控振蕩器(DCO)功能的高精度二階全數(shù)字鎖相環(huán)(DPLL)。分析了“流水線操作”等設計優(yōu)化問題,并針對逆變器控制系統(tǒng)中,控制系統(tǒng)算法呈多層結(jié)構,且層與層之間還有數(shù)據(jù)流聯(lián)系,其執(zhí)行順序和數(shù)據(jù)流的走向較為復雜,不利于直接采用流水線技術進行設計的特點,提出一種全新的“分層多級流水線”設計技術,有效地解決了復雜控制系統(tǒng)的流水線優(yōu)化設計問題。本文最后對芯片運行穩(wěn)定性等問題進行了初步研究。指出了設計中的“競爭冒險”和飽受困擾之苦的“亞穩(wěn)態(tài)”問題,分析了產(chǎn)生機理,并給出了常用的解決措施。
上傳時間: 2013-05-28
上傳用戶:ice_qi
溫度的測量在工業(yè)領域最為常見,隨著電子技術、計算機技術的飛速發(fā)展,對現(xiàn)場溫度的測量也由過去的模擬刻度溫度計、指針溫度計向數(shù)字顯示的智能溫度計發(fā)展,而且,對測量的精度要求也越來越高。目前,盡管市場上也有高精度的溫度測量儀,但一般價格都很昂貴。傳統(tǒng)的8位單片機已經(jīng)越來越不能適應日漸復雜的應用需求。友好的交互界面、網(wǎng)絡互聯(lián)功能、智能化的軟件、高效的數(shù)據(jù)處理幾乎成了智能化系統(tǒng)的共同需求。隨著嵌入式系統(tǒng)的迅猛發(fā)展,這種應用系統(tǒng)正逐步取代傳統(tǒng)的以PC為中心的應用,成為未來智能化儀表中的主力軍。本文立足于設計一種通用性強的測溫系統(tǒng),可以在軟硬件兩方面適應多種測溫元件,為系統(tǒng)日后升級帶來方便。 本論文以對通用Linux操作系統(tǒng)在32位ARM微處理器上進行移植并對其實時性進行了改造。研制了鉑熱電阻高精度溫度監(jiān)測系統(tǒng),闡述了其具體技術指標及相關實現(xiàn)方法。系統(tǒng)以S3C2410為硬件核心,開發(fā)了主板及數(shù)據(jù)采集調(diào)理電路。構建了以微處理器S3C2410、閃存FLASH、存儲器SRAM、A/D、鍵盤、顯示器為一體的溫度監(jiān)測的硬件平臺。在此硬件平臺上嵌入RT—Linux嵌入式實時操作系統(tǒng),構建系統(tǒng)的多任務管理,最終完成了本課題的設計開發(fā)。
標簽: Linux ARM 高精度 測溫系統(tǒng)
上傳時間: 2013-06-07
上傳用戶:ghostparker
音圈電機(VoiceCoilMotor,簡稱VCM)是特種直線電機,其工作原理與揚聲器的音圈類似。其最突出的特點是體積小、重量輕,動作速度快,可以達到很高的定位精度,推力均勻。自從問世以來,廣泛的應用在計算機存儲設備、航天儀器(例如航天制冷機)、精密測距儀器(例如霍爾位移測量裝置)、精密車床以及移動電話中。目前,生產(chǎn)出的VCM電機廣泛應用于消費類和生產(chǎn)類市場,特別是高檔家用電器和計算機中。 針對目前我國VCM結(jié)構設計的不足及工藝的落后,本文結(jié)合現(xiàn)有的加工工藝,研究永磁VCM的設計及結(jié)構優(yōu)化,具體內(nèi)容如下: 首先,介紹VCM工作原理,以及內(nèi)磁式與外磁式、長音圈與短音圈、動圈式與動鐵式、直線式與搖臂式等不同結(jié)構VCM及相應特點,闡述了力矩常數(shù)的意義及其對電機性能的影響,并詳細介紹了VCM在光盤驅(qū)動器、硬盤驅(qū)動器,以及在電刷試驗臺(提供靜壓力)中的典型應用。 其次,從電機電磁場的基本理論出發(fā),介紹有限元及其在電磁場仿真計算中的應用,并采用有限元軟件ANSYS,結(jié)合實際算例,對VCM進行建模和仿真。 再次,文中詳細介紹了永磁VCM的設計過程,提出了設計方法以供參考,其中包含了定量計算,包括了永磁體材料的選擇、體積的計算,音圈的設計(匝數(shù)計算及選型),以及電機整體的機械結(jié)構設計。 最后,結(jié)合設計VCM應當遵循的原則,提出了若干結(jié)構優(yōu)化設計方案。在理論推導和分析的基礎上,結(jié)合仿真軟件ANSYS,對幾種結(jié)構分別進行了電機電磁場以及電機性能的仿真分析,其中包括:采用釹鐵硼永磁的單勵磁結(jié)構VCM與傳統(tǒng)鐵氧體VCM的性能差異;增加極靴對VCM性能影響;增加短路環(huán)及變換結(jié)構對VCM動態(tài)響應速度的影響等。
上傳時間: 2013-06-10
上傳用戶:wanghui2438
比例-積分-微分(PID)是過程控制中最常用的一種控制算法。算法簡單而且容易理解,應用十分廣泛。但由于應用領域的不同,功能上差別很大,系統(tǒng)的控制要求及關心的控制對象也不相同。數(shù)字PID控制比連續(xù)PID控制更為優(yōu)越,因為計算機程序的靈活性,很容易克服連續(xù)PID控制中存在的問題,經(jīng)修正而得到更完善的數(shù)字PID算法。本文以三相全控整流橋阻性負載為實際電路,控制主電路電壓,旨在提出一種智能數(shù)字PID控制系統(tǒng)的設計思路,并給出了詳細的硬件設計及初步軟件設計思路。 PID控制系統(tǒng)采用高性能、低功耗的ARM微處理器S3C44BO作為核心處理單元,內(nèi)部的10位ADC作為信號采集模塊,采用了矩陣鍵盤和640*480的液晶作為人機接口;串口作為通信模塊實現(xiàn)了上位機的監(jiān)控。采用芯片內(nèi)部自帶的PWM模塊,輸出16M Hz PWM信號并經(jīng)過一階低通濾波器得到0~5V的控制信號用于觸發(fā)主電路控制器,實現(xiàn)PID整定。 軟件方面,分析和研究了uC/OSⅡ的內(nèi)核源碼,實現(xiàn)了其在32位微處理器上的移植,作為管理各個子程序執(zhí)行的系統(tǒng)軟件。選用了圖形處理軟件uC/GUI用于完成LCD顯示及控制。PID算法采用了增量式數(shù)字PID算法,采用規(guī)一化算法進行參數(shù)選取。上位機部分采用了C#語言進行編寫。另外,采用了RTC(Real Time Clock)作為系統(tǒng)時鐘,可以實現(xiàn)系統(tǒng)的定時運行、定時模式切換等。在上位機上也可以方便的控制程序的執(zhí)行,實現(xiàn)遠程監(jiān)控。 在論文的最后詳細的介紹了智能PID控制系統(tǒng)在三相全控橋主電路中的具體應用。總結(jié)了調(diào)試中遇到的問題,對今后工作中需要進一步改善和探索的地方進行了展望。
標簽: ARM PID 控制系統(tǒng)
上傳時間: 2013-08-01
上傳用戶:lvzhr
本文介紹了在非死卡爾智能賽車競賽中的一份技術報告:模糊PID控制算法在賽車中的應用
上傳時間: 2013-07-13
上傳用戶:feilinhan
UM71系列(包括ZPW-2000A)無絕緣軌道電路已成為我國鐵路的主流制式,軌道電路的正常工作對行車安全意義重大。軌道信號失真或者受到噪聲污染有可能導致鐵路信號設備錯誤動作進而發(fā)生行車事故。通過對鐵路信號做出監(jiān)測以及判斷,可以幫助信號設備維護人員對故障設備進行及時修復從而避免事故發(fā)生。 本文設計了一種基于ARM/DSP雙核結(jié)構的鐵路信號測試儀,用以幫助設備維護人員及時檢修故障設備。其中,DSP芯片選用TI公司的32位浮點處理器TMS320VC33作為信號分析與處理的核心,實現(xiàn)信號的解調(diào)、頻譜分析和細化處理等功能。本測試儀作為一種實時的信號檢測設備,充分利用了浮點DSP芯片高效靈活以及系統(tǒng)可裁減的特性,因而更適合于現(xiàn)場環(huán)境的應用。本測試儀主要針對目前使用較為廣泛的UM71、ZPW-2000A系統(tǒng)以及站內(nèi)25Hz相敏軌道電路,實現(xiàn)對移頻信號的數(shù)字解調(diào)、區(qū)間載波頻率檢測、信號幅度檢測、站內(nèi)軌道信號的相位角及其幅度檢測等功能。 本文著重分析了頻譜細化技術中的ZFFT算法在實時信號分析中的應用,采用ZFFT算法可以在保證運算效率的同時提高頻譜的分辨率。在此基礎上,本文就這種算法提出了若干改進措施并且通過MATLAB對該算法及其改進措施進行了軟件仿真。同時本文完成了基于這種算法的DSP軟件設計:為了提高系統(tǒng)實時性,DSP算法均采用匯編語言實現(xiàn)。理論分析和實驗表明調(diào)制頻率的分辨率可以達到0.03Hz,滿足實際應用要求。此外,本文設計了測試儀的硬件結(jié)構,主要是VC33的外圍器件及其與雙口RAMCY7C028的接口電路,以及基于這個接口電路的通信規(guī)程。
上傳時間: 2013-06-29
上傳用戶:qazwsxedc
FPGA.技術在許多領域均有廣泛的應用,特別是在無線通信領域里,越來越多的工程師在進行數(shù)字集成電路的設計時選擇FPGA。而采用VHDL進行設計輸入的設計方法有著不依賴器件,移植容易,能加快設計的特點。因而,VHDL。和FPGA器件結(jié)合,能大大提高設計的靈活性與效率,縮短了產(chǎn)品開發(fā)的周期,加快產(chǎn)品上市時間。 本課題來源于海信TETRA終端項目的一部分,設計并實現(xiàn)了TETRA終端基帶電路與射頻電路的接口模塊設計,內(nèi)容包括邏輯端口、SPI總線、VCO、旋鈕模塊以及時鐘/同步脈沖接口模塊的設計,實現(xiàn)了主處理器對外設的控制接口擴展。本文首先詳細介紹了FPGA技術及其發(fā)展現(xiàn)狀和趨勢以及本課題所選用的現(xiàn)場可編程器件,同時較詳細的介紹了VHDL語言及特點以及開發(fā)所用到的ISE軟件。詳細論述了FPGA各接口模塊的設計、時序仿真波形的截取、FPGA的配置、各功能模塊的集成以及總體測試結(jié)果和結(jié)論。
上傳時間: 2013-07-04
上傳用戶:xoxoliguozhi
數(shù)字信號處理是信息科學中近幾十年來發(fā)展最為迅速的學科之一.目前,數(shù)字信號處理廣泛應用于通信、雷達、聲納、語音與圖像處理等領域.而數(shù)字信號處理算法的硬件實現(xiàn)一般來講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以由用戶編程的FPGA芯片.隨著微電子技術的發(fā)展,采用現(xiàn)場可編程門陣列FPGA進行數(shù)字信號處理得到了飛速發(fā)展,FPGA正在越來越多地代替ASIC和PDSP用作前端數(shù)字信號處理的運算.該文主要探討了基于FPGA數(shù)字信號處理的實現(xiàn).首先詳細闡述了數(shù)字信號處理的理論基礎,重點討論了離散傅立葉變換算法原理,由于快速傅立葉變換算法在實際中得到了廣泛的應用,該文給出了基-2FFT算法原理、討論了按時間抽取FFT算法的特點.該論文對硬件描述語言的描述方法和風格做了一定的探討,介紹了硬件描述語言的開發(fā)環(huán)境MAXPLUSII.在此基礎上,該論文詳細闡述了數(shù)字集成系統(tǒng)的高層次設計方法,討論了數(shù)字系統(tǒng)設計層次的劃分和數(shù)字系統(tǒng)的自頂向下的設計方法,探討了數(shù)字集成系統(tǒng)的系統(tǒng)級設計和寄存器傳輸級設計,描述了數(shù)字集成系統(tǒng)的高層次綜合方法.最后該文描述了數(shù)字信號處理系統(tǒng)結(jié)構的實現(xiàn)方法,指出常見的高速、實時信號處理系統(tǒng)的四種結(jié)構;由于FFT算法在數(shù)字信號處理中占有重要的地位,所以該文提出了用FPGA實現(xiàn)FFT的一種設計思想,給出了總體實現(xiàn)框圖;重點設計實現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設計實現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復雜度.
標簽: FPGA 數(shù)字信號處理 中的應用
上傳時間: 2013-07-19
上傳用戶:woshiayin
JPEG2000是新一代的靜態(tài)圖像壓縮標準,它相比JPEG有很多新的特性,如漸進傳輸和感興趣區(qū)域編碼等,因而它具有廣闊的應用前景,特別是在數(shù)碼相機、PDA等便攜式設備中。 JPEG2000的核心主要包括小波變換和基于最優(yōu)化截斷點的嵌入式塊編碼(EBCOT)算法,其計算復雜度遠遠高于JPEG,完全采用軟件方案實現(xiàn)將會占用大量的處理器時間和內(nèi)存開銷,而且速度較慢,實時處理的能力較差。為了推廣JPEG2000在便攜式產(chǎn)品、消費類電子產(chǎn)品中的應用,打開巨大的潛在市場,研究硬件實現(xiàn)的算法實時處理方案具有重要的應用價值。 EBCOT算法是一個兩層的編碼引擎,其中的上下文編碼的運算量約占到總運算量的50%,是提高編碼速度的關鍵算法之一。由于上下文編碼大部分都是邏輯運算,沒有復雜的數(shù)學運算,但邏輯控制流程復雜繁瑣,對存儲器訪問頻繁,采用DSP或者其他的通用處理器通過指令控制實現(xiàn)該算法,未能顯著提高編碼速度。本文采用FPGA芯片,以電路邏輯的方式來實現(xiàn)該算法并進行優(yōu)化,在研究和分析了上下文編碼算法運算特點的基礎上,設計了列判斷和交錯存儲相結(jié)合的硬件實現(xiàn)方案,并采用硬件描述語言Verilog在寄存器傳輸級描述了相應的硬件電路。通過功能仿真和邏輯綜合后,所獲得的上下文編碼模塊最大時鐘頻率為101MHz,且能在130ms內(nèi)完成對一幅512×512灰度圖像的編碼,性能比Jasper軟件中的實現(xiàn)方案提高了75%。 JPEG2000的一個重要特性是其具有漸進傳輸?shù)哪芰Γa流組織是獲得漸進傳輸特性的技術關鍵。碼流組織通過在輸出碼流中安排數(shù)據(jù)包的先后順序來實現(xiàn)漸進傳輸?shù)哪康摹1疚膶PEG2000中實現(xiàn)漸進傳輸?shù)臋C制進行了分析,并研究了碼流組織的算法實現(xiàn)。 為了對JPEG2000算法實現(xiàn)進行驗證,本文設計了基于FPGA和ARM的驗證實驗平臺,其中FPGA主要完成算法中運算量較大的小波變換、上下文編碼和算術編碼,而ARM處理器則完成碼流組織、數(shù)據(jù)打包以及和PC機的通信。本文在該平臺上對所設計的上下文編碼算法和碼流組織模塊的設計進行了驗證,實驗結(jié)果表明本文設計的算法模塊功能正確,并在一定程度上提高了編碼速度。
上傳時間: 2013-04-24
上傳用戶:獨孤求源
本論文討論的是如何對符合DVB-T標準的數(shù)字圖像無線監(jiān)控系統(tǒng)中的MPEG2圖像實現(xiàn)底層硬件的實時加/解密.數(shù)字圖像無線監(jiān)控系統(tǒng)是某公司研發(fā)的符合DVB-T標準的實時圖像語音無線傳輸系統(tǒng),通過對實時采集的圖像等信息的發(fā)射與接收實現(xiàn)對遠程現(xiàn)場的無線監(jiān)控.為了保證圖像數(shù)據(jù)在傳輸中的保密性,設計了基于FPGA的實時MPEG2圖像加/解密系統(tǒng).該系統(tǒng)由加/解密算法模塊和密鑰管理模塊組成.加/解密算法模塊完成發(fā)射機及接收機中的實時數(shù)據(jù)流的加/解密,該模塊是基于FPGA的,采用美國國家標準DES(Dara Encryption Standard)算法,實現(xiàn)了對MPEG2 TS流的硬件加/解密.密鑰管理模塊完成加/解密模塊的密鑰產(chǎn)生、管理、控制、輸入等功能.本論文首先介紹了密碼學的基本知識及幾種典型的加密體制和算法.接著介紹了DVB-T數(shù)字廣播標準和數(shù)字圖像無線監(jiān)控系統(tǒng)的原理和系統(tǒng)結(jié)構.然后對圖像加解密器的系統(tǒng)設計原理及實現(xiàn)做了詳細介紹.在此基礎上,介紹了FPGA中的加密算法的仿真及實現(xiàn)和密鑰管理模塊的實現(xiàn).最后介紹了系統(tǒng)的硬件電路和整個系統(tǒng)的軟硬件調(diào)試.本人的工作主要包括:1.查閱資料,了解密碼學及DVB系統(tǒng)相關領域知識.2.根據(jù)項目要求設計基于FPGA的實時MPEG2圖像加/解密系統(tǒng)方案.3.基于FPGA完成MPEG2圖像的底層硬件加密及解密邏輯程序設計,并設計各個控制程序和驅(qū)動.4.設計系統(tǒng)原理圖及電路板,完成系統(tǒng)的軟硬件調(diào)試和與全系統(tǒng)的聯(lián)調(diào).
上傳時間: 2013-06-30
上傳用戶:jiiszha