宏晶 STC15F2K60S2開(kāi)發(fā)板配套軟件源碼 基礎(chǔ)例程30例/**********************基于STC15F2K60S2系列單片機(jī)C語(yǔ)言編程實(shí)現(xiàn)使用如下頭文件,不用另外再包含"REG51.H"#include <STC15F2K60S2.h>***********************/#include "STC15F2K60S2.H"//#include "REG51.H" //sfr P4 = 0xC0;#define uint unsigned int #define uchar unsigned char /**********************引腳別名定義***********************/sbit SEL=P4^3; // LED和數(shù)碼管選擇引腳 高:LED有效 低:數(shù)碼管有效 // SEL連接的單片機(jī)引腳必須為帶有上拉電阻的引腳 或?qū)⑵渲苯舆B接VCC#define data P2 // 數(shù)據(jù)輸入定義 /**********************函數(shù)名稱:Delay_1ms功能描述:延時(shí)入口參數(shù):unsigned int t 表示要延時(shí)t個(gè)1ms 出口參數(shù):無(wú)備注:通過(guò)參數(shù)t,控制延時(shí)的時(shí)間長(zhǎng)短***********************/void Delay_1ms(uint t){ uchar j; for(;t>0;t--) for(j=110;j>0;j--) ;}/**********************函數(shù)名稱:Led_test功能描述:對(duì)8個(gè)二極管進(jìn)行測(cè)試,依次輪流點(diǎn)亮8個(gè)二極管入口參數(shù):無(wú)出口參數(shù):無(wú)備注: ***********************/void Led_test(){ uchar G_value=0x01; // 給變量賦初值 SEL=1; //高電平LED有效 while(1) { data=G_value; Delay_1ms(10000); G_value=G_value<<1; if(G_value==0x00) { data=G_value; Delay_1ms(10000); G_value=0x01; } }}/***********************主函數(shù)************************/void main(){ ///////////////////////////////////////////////// //注意: STC15W4K32S4系列的芯片,上電后所有與PWM相關(guān)的IO口均為 // 高阻態(tài),需將這些口設(shè)置為準(zhǔn)雙向口或強(qiáng)推挽模式方可正常使用 //相關(guān)IO: P0.6/P0.7/P1.6/P1.7/P2.1/P2.2 // P2.3/P2.7/P3.7/P4.2/P4.4/P4.5 ///////////////////////////////////////////////// P4M1=0x00; P4M0=0x00; P2M0=0xff; P2M1=0x00; //將P2設(shè)為推挽 Led_test(); }
標(biāo)簽: STC15F2K60S2
上傳時(shí)間: 2022-05-03
上傳用戶:
常用4000系列標(biāo)準(zhǔn)數(shù)字電路的中文名稱資料 型號(hào) 器件名稱 廠牌 備注 CD4000 雙3輸入端或非門+單非門 TI CD4001 四2輸入端或非門 HIT/NSC/TI/GOL CD4002 雙4輸入端或非門 NSC CD4006 18位串入/串出移位寄存器 NSC CD4007 雙互補(bǔ)對(duì)加反相器 NSC CD4008 4位超前進(jìn)位全加器 NSC CD4009 六反相緩沖/變換器 NSC CD4010 六同相緩沖/變換器 NSC CD4011 四2輸入端與非門 HIT/TI CD4012 雙4輸入端與非門 NSC CD4013 雙主-從D型觸發(fā)器 FSC/NSC/TOS CD4014 8位串入/并入-串出移位寄存器 NSC CD4015 雙4位串入/并出移位寄存器 TI CD4016 四傳輸門 FSC/TI CD4017 十進(jìn)制計(jì)數(shù)/分配器 FSC/TI/MOT CD4018 可預(yù)制1/N計(jì)數(shù)器 NSC/MOT CD4019 四與或選擇器 PHI CD4020 14級(jí)串行二進(jìn)制計(jì)數(shù)/分頻器 FSC CD4021 08位串入/并入-串出移位寄存器 PHI/NSC CD4022 八進(jìn)制計(jì)數(shù)/分配器 NSC/MOT CD4023 三3輸入端與非門 NSC/MOT/TI CD4024 7級(jí)二進(jìn)制串行計(jì)數(shù)/分頻器 NSC/MOT/TI CD4025 三3輸入端或非門 NSC/MOT/TI CD4026 十進(jìn)制計(jì)數(shù)/7段譯碼器 NSC/MOT/TI CD4027 雙J-K觸發(fā)器 NSC/MOT/TI CD4028 BCD碼十進(jìn)制譯碼器 NSC/MOT/TI CD4029 可預(yù)置可逆計(jì)數(shù)器 NSC/MOT/TI CD4030 四異或門 NSC/MOT/TI/GOL CD4031 64位串入/串出移位存儲(chǔ)器 NSC/MOT/TI CD4032 三串行加法器 NSC/TI CD4033 十進(jìn)制計(jì)數(shù)/7段譯碼器 NSC/TI CD4034 8位通用總線寄存器 NSC/MOT/TI CD4035 4位并入/串入-并出/串出移位寄存 NSC/MOT/TI CD4038 三串行加法器 NSC/TI CD4040 12級(jí)二進(jìn)制串行計(jì)數(shù)/分頻器 NSC/MOT/TI CD4041 四同相/反相緩沖器 NSC/MOT/TI CD4042 四鎖存D型觸發(fā)器 NSC/MOT/TI CD4043 4三態(tài)R-S鎖存觸發(fā)器("1"觸發(fā)) NSC/MOT/TI CD4044 四三態(tài)R-S鎖存觸發(fā)器("0"觸發(fā)) NSC/MOT/TI CD4046 鎖相環(huán) NSC/MOT/TI/PHI CD4047 無(wú)穩(wěn)態(tài)/單穩(wěn)態(tài)多諧振蕩器 NSC/MOT/TI CD4048 4輸入端可擴(kuò)展多功能門 NSC/HIT/TI CD4049 六反相緩沖/變換器 NSC/HIT/TI CD4050 六同相緩沖/變換器 NSC/MOT/TI CD4051 八選一模擬開(kāi)關(guān) NSC/MOT/TI
上傳時(shí)間: 2022-05-05
上傳用戶:
JLink_V9.5 固件生成工具復(fù)制最新的JLinkARM.dll到這個(gè)目錄,然后運(yùn)行makev9fw.exe,完成之后J-Link V9 ALL.bin就是最新的固件了,這個(gè)固件需要寫入mcu的0x08000000地址
標(biāo)簽: jlink
上傳時(shí)間: 2022-05-22
上傳用戶:shjgzh
嵌入式Linux系統(tǒng)開(kāi)發(fā):基于Yocto Project 魯?shù)婪?J. 斯特雷夫(Rudolf J. Streif) 著,中文版,清晰非掃描
上傳時(shí)間: 2022-05-28
上傳用戶:bluedrops
電子焊接加工工藝標(biāo)準(zhǔn)文檔本標(biāo)準(zhǔn)是由 IPC 產(chǎn)品保證委員會(huì)制訂的關(guān)于電子組件質(zhì)量目視檢驗(yàn)接受條件的文件。本翻譯版本如與英語(yǔ)版本出現(xiàn)沖突時(shí),以英文版本為優(yōu)先。本文件闡述有關(guān)電子制造與電子組裝的可接受條件。從歷史角度看,電子組裝標(biāo)準(zhǔn)包括更為全面的有關(guān)原則和技術(shù)的指導(dǎo)性闡述。為更全面理解本標(biāo)準(zhǔn)的內(nèi)容和要求,請(qǐng)同時(shí)使用本標(biāo)準(zhǔn)的關(guān)聯(lián)文件 IPC-HDBK001,IPC-HDBK-610 和 IPC/EIA J-STD-001。本標(biāo)準(zhǔn)條件的目的不在于定義完成組裝操作過(guò)程的工藝或批準(zhǔn)客戶產(chǎn)品的修理/更改。例如: 對(duì)粘接條件的規(guī)定并不意味/批準(zhǔn)/要求粘接的應(yīng)用,引腳繞線順時(shí)針?lè)较虻拿枋霾⒉灰馕?批準(zhǔn)/要求所有的引腳繞線都要順時(shí)針?lè)较蚶p繞。IPC-A-610 包括了 IPC/EIA J-STD-001 范圍以外有關(guān)操作方法、機(jī)械性能以及其它工藝方面的標(biāo)準(zhǔn)。
標(biāo)簽: 電子焊接
上傳時(shí)間: 2022-06-07
上傳用戶:
本文利用python編寫了分子動(dòng)力學(xué)模擬程序,并利用該程序?qū)e分子體系進(jìn)行了詳細(xì)研究。分別研究了不同初始條件,不同邊界條件,截?cái)帱c(diǎn)位置等的研究。在分子數(shù)為500,分子初速度為500的初始條件下,體系最終經(jīng)過(guò)2.25e-11s發(fā)展成為麥克斯韋平衡體系。分別研究周期性邊界條件與剛性邊界對(duì)系統(tǒng)發(fā)展的影響,研究發(fā)現(xiàn)周期性邊界條件與剛性邊界條件最終對(duì)系統(tǒng)的發(fā)展沒(méi)有明顯影響。對(duì)截?cái)帱c(diǎn)進(jìn)行研究后發(fā)現(xiàn),必須選取大于1.1*sigma(sigma為L(zhǎng)-J勢(shì)能中的常數(shù),由實(shí)驗(yàn)可測(cè)定)作為截?cái)?如果小于該值,體系由于數(shù)值誤差將偏離物理實(shí)際。同時(shí)研究發(fā)現(xiàn)勢(shì)函數(shù)對(duì)于體系的發(fā)展也具有重要影響。
標(biāo)簽: python
上傳時(shí)間: 2022-06-19
上傳用戶:shjgzh
人工電磁材料由于其特殊的電磁特性,一直是近幾年的研究熱點(diǎn)。美國(guó)Science雜志更將這種材料評(píng)為2003年世界十大突破之一。隨著科技和生產(chǎn)技術(shù)的提高,電磁材料被應(yīng)用于各式各樣的電磁器件當(dāng)中,推動(dòng)了電磁器件的發(fā)展。本文主要運(yùn)用現(xiàn)有的有限元仿真軟件Comsol,成功設(shè)計(jì)和仿真了多種電磁器件,討論了電磁材料的電磁特性參數(shù)對(duì)其性能的影響,并論證了所設(shè)計(jì)出的電磁器件的有效性和正確性。論文主要內(nèi)容有以下五部分:首先,對(duì)整體的坐標(biāo)變換理論進(jìn)行概括,大致介紹了幾種能夠獲取某些電磁材料的坐標(biāo)變換的方法。隨后介紹了Comsol仿真軟件優(yōu)勢(shì),及其在電磁器件上的應(yīng)用。接著,根據(jù)不同的坐標(biāo)變換理論,設(shè)計(jì)并仿真出了各類電磁器件:包括在一般直角坐標(biāo)系下的波束分束器,在折疊變換下的外斗篷電磁隱身,和在共形變換下的共形透鏡。論述了這些器件的應(yīng)用價(jià)值。最后,根據(jù)倏逝波和金屬表面的等離子共振效應(yīng),設(shè)計(jì)出了鍍金膜錐形光纖傳感,對(duì)其傳感性能進(jìn)行研究,為設(shè)計(jì)高靈敏度傳感器提供了理論依據(jù)。關(guān)鍵詞:電磁材料:Comsol:坐標(biāo)變換;電磁器件區(qū)J
上傳時(shí)間: 2022-06-19
上傳用戶:zhaiyawei
疊層芯片封裝技術(shù),簡(jiǎn)稱3D.是指在不改變封裝體外型尺J的前提下,在同一個(gè)封裝體內(nèi)于垂直方向疊放兩個(gè)以上的芯片的封裝技術(shù),它起源于快閃存儲(chǔ)器(NCYNA\D)及SURAM的疊層封裝。由于疊層芯片封裝技術(shù)具有大容量、多功能、小尺寸、低成本的特點(diǎn),2005年以來(lái)3D技術(shù)研究逐漸成為主流。TSOP封裝因其具有低成本、后期加工的柔韌而在快閃存儲(chǔ)器領(lǐng)域得到廣泛應(yīng)用,因此,基于TSP的3D封裝研究顯得非常重要。由TSOP3D封裝技術(shù)的實(shí)用性極強(qiáng),研究方法主要以實(shí)驗(yàn)為主。在具體實(shí)驗(yàn)的基礎(chǔ)上,成功地掌握了TSP疊層封裝技術(shù),并且找到了三種不同流程的TSP疊層芯片封裝的工藝。另外,還通過(guò)大量的實(shí)驗(yàn)研究,成功地解決了疊層芯片封裝中的關(guān)鍵問(wèn)題。目前,TSP疊層芯片技術(shù)已經(jīng)用于生產(chǎn)實(shí)踐并且?guī)?lái)了良好的經(jīng)濟(jì)效益。
上傳時(shí)間: 2022-06-25
上傳用戶:zhanglei193
使用編譯環(huán)境:MDK4.72A IAR6.30使用硬件環(huán)境:STM32F103RBT6使用函數(shù)庫(kù)版本:STM32F10x_StdPeriph_Driver V3.50工程概要: 完成是MCU通過(guò)SPI2對(duì)w5500的讀寫操作,完成對(duì)IP,mac,gateway等的操作, 內(nèi)網(wǎng)測(cè)試,請(qǐng)保證W5500的IP與測(cè)試PC機(jī)在同一網(wǎng)段內(nèi),且不沖突 如果是用網(wǎng)線跟PC機(jī)直連,請(qǐng)?jiān)O(shè)置PC機(jī)本地連接地址IP為靜態(tài)IP調(diào)試說(shuō)明:此例程適用的調(diào)試下載器是J-link-ob,也可以用過(guò)串口下載調(diào)試程序,(請(qǐng)將串口線插在板子J1口 上,并打開(kāi)超級(jí)終端或串口助手,配置波特率115200,8位,一個(gè)停止位,無(wú)校驗(yàn)位。
標(biāo)簽: stm32 w5500 tcp keil
上傳時(shí)間: 2022-06-26
上傳用戶:
1.1首先安裝J-Link驅(qū)動(dòng)>開(kāi)發(fā)軟件\Setup_JLinkARM_V468,雙擊要安裝的“Setup JLinkARMV468.exe",>安裝過(guò)程全選“next”直到安裝成功,>將JLINK插接到電腦的USB口,即可在我的電腦\管理\設(shè)備管理器\通用串行總線控制器中看到一個(gè)J-Link driver。舵機(jī)是一種位置(角度)伺服的驅(qū)動(dòng)器,適用于需要角度不斷變化并可以保持的控制系統(tǒng)。舵機(jī)是一種俗稱,其實(shí)是一種伺服馬達(dá)。控制信號(hào)由接收機(jī)的通道進(jìn)入信號(hào)調(diào)制芯片,獲得直流偏置電壓。內(nèi)部有一個(gè)基準(zhǔn)電路,產(chǎn)生周期為20ms,寬度為1.5ms的基準(zhǔn)信號(hào),將獲得的直流偏置電壓與電位器的電壓比較,獲得電壓差輸出。電壓差的正負(fù)輸出到電機(jī)驅(qū)動(dòng)芯片決定電機(jī)的正反轉(zhuǎn)。當(dāng)電機(jī)轉(zhuǎn)速一定時(shí),通過(guò)級(jí)聯(lián)減速齒輪帶動(dòng)電位器旋轉(zhuǎn),使得電壓差為0,電機(jī)停止轉(zhuǎn)動(dòng)。
標(biāo)簽: stm32 驅(qū)動(dòng)
上傳時(shí)間: 2022-07-05
上傳用戶:
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1