有用_二維離散余弦變換的VLSI實現(xiàn)及IP軟核設(shè)計
標(biāo)簽: VLSI 二維離散余弦變換 IP軟核
上傳時間: 2016-05-07
上傳用戶:水中浮云
基于FPGA自適應(yīng)高速RS編譯碼器的IP核設(shè)計
標(biāo)簽: FPGA 高速RS編譯碼器 IP核
上傳時間: 2016-05-10
上傳用戶:asdkin
一個SRAM控制器的IP核,很不錯,有興趣的朋友可以下去
標(biāo)簽: SRAM IP核 控制器
上傳時間: 2014-12-20
上傳用戶:ddddddos
xilinx的cpri的IP核,用fpga實現(xiàn),有pdf說明文檔
標(biāo)簽: xilinx cpri IP核
上傳時間: 2013-12-21
上傳用戶:hopy
來自于OpenCores組織的開放IP核,非常專業(yè),大牛編寫。
標(biāo)簽: OpenCores IP核
上傳時間: 2014-08-23
上傳用戶:問題問題
上傳時間: 2016-05-19
上傳用戶:dengzb84
altera i2c slave ip核verilog 編寫
標(biāo)簽: verilog altera slave i2c
上傳時間: 2013-12-09
上傳用戶:nanxia
如題所示.可復(fù)用SPI模塊IP核的設(shè)計與驗證
標(biāo)簽: SPI 可復(fù)用 IP核 模塊
上傳時間: 2014-01-12
上傳用戶:sevenbestfei
用與生成ISE的IP核的COE文件,一些具體的參數(shù)要自己設(shè)置一下!
標(biāo)簽: ISE COE IP核
上傳時間: 2016-06-07
上傳用戶:cylnpy
15個IP核,很難找到的東西,找了很久得東西
標(biāo)簽: IP核
上傳時間: 2016-06-09
上傳用戶:qweqweqwe
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1