亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

FPGA開發(fā)(fā)全攻略

  • VerilogHDL的SPWM全數(shù)字算法的FPGA實現(xiàn)

    該文檔為VerilogHDL的SPWM全數(shù)字算法的FPGA實現(xiàn)講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………

    標簽: verilog hdl spwm fpga

    上傳時間: 2022-02-18

    上傳用戶:得之我幸78

  • 基于FPGA的全數(shù)字化移相PWM控制器設計

    文檔為基于FPGA的全數(shù)字化移相PWM控制器設計總結文檔,是一份不錯的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,

    標簽: fpga

    上傳時間: 2022-06-27

    上傳用戶:

  • 基于ARM和FPGA的全彩獨立視頻LED系統(tǒng)總結

    該文檔為基于ARM和FPGA的全彩獨立視頻LED系統(tǒng)總結文檔,是一份不錯的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,,,,

    標簽: arm fpga led

    上傳時間: 2022-07-27

    上傳用戶:默默

  • 基于ARM和FPGA的全彩獨立視頻LED系統(tǒng)

    該文檔為基于ARM和FPGA的全彩獨立視頻LED系統(tǒng)精講文檔,是一份不錯的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,,,,

    標簽: arm fpga LED

    上傳時間: 2022-07-27

    上傳用戶:jiabin

  • 華為FPGA設計全套,17份精華資料整理,全網最全!

    華為硬件工程師手冊目前最全版本(159頁) -2019-11-13 16:37 華為大規(guī)模邏輯電路設計指導書 -2019-11-13 16:37 華為同步電路設計規(guī)范(密碼:openfree) -2019-11-13 16:37 華為以太網時鐘同步技術_時鐘透傳技術白皮書 -2019-11-13 16:37 華為專利——一種將異步時鐘域轉換成同步時鐘域的方法 -2019-11-13 16:37 華為coding style -2019-11-13 16:37 華為VHDL設計風格和實現(xiàn) -2019-11-13 16:37 華為FPGA設計規(guī)范.doc 131KB2019-11-13 16:37 華為FPGA設計流程指南 -2019-11-13 16:37 Verilog典型電路設計 華為.pdf 310KB2019-11-13 16:37 Verilog HDL 華為入門教程.pdf 281KB2019-11-13 16:37 Synplify工具使用指南(華為文檔)[1].rar___20074616444853030 -2019-11-13 16:37 HuaWei Verilog 約束.pdf 111KB2019-11-13 16:37 FPGA設計高級技巧 Xilinx篇.pdf 2.9M2019-11-13 16:37 靜態(tài)時序分析與邏輯[1] -2019-11-13 16:37 華為面經

    標簽:

    上傳時間: 2013-05-24

    上傳用戶:eeworm

  • FPGA設計全流程.rar

    FPGA設計參考資料,描述了FPGA設計的整個流程 。 供參考、下載!

    標簽: FPGA 流程

    上傳時間: 2013-04-24

    上傳用戶:rockjablew

  • 1553B總線接口技術研究及FPGA實現(xiàn).rar

    本論文在詳細研究MIL-STD-1553B數(shù)據(jù)總線協(xié)議以及參考國外芯片設計的基礎上,結合目前新興的EDA技術和大規(guī)模可編程技術,提出了一種全新的基于FPGA的1553B總線接口芯片的設計方法。 從專用芯片實現(xiàn)的具體功能出發(fā),結合自頂向下的設計思想,給出了總線接口的總體設計方案,考慮到電路的具體實現(xiàn)對結構進行模塊細化。在介紹模擬收發(fā)器模塊的電路設計后,重點介紹了基于FPGA的BC、RT、MT三種類型終端設計,最終通過工作方式選擇信號以及其他控制信號將此三種終端結合起來以達到通用接口的功能。同時給出其設計邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結果。為了資源的合理利用,對其中相當部分模塊進行復用。在設計過程中采用自頂向下、碼型轉換中的全數(shù)字鎖相環(huán)、通用異步收發(fā)器UART等關鍵技術。本設計使用VHDL描述,在此基礎之上采用專門的綜合軟件對設計進行了綜合優(yōu)化,在FPGA芯片EP1K100上得以實現(xiàn)。通過驗證證明該設計能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強的檢錯能力。 最后設計了總線接口芯片測試系統(tǒng),選擇TMS320LF2407作為主處理器,測試主要包括主處理器的自發(fā)自收驗證,加入RS232串口調試過程提高測試數(shù)據(jù)的直觀性。驗證的結果表明本文提出的設計方案是合理的。

    標簽: 1553B FPGA 總線接口

    上傳時間: 2013-06-04

    上傳用戶:ayfeixiao

  • 基于FPGA函數(shù)信號發(fā)生器的設計與實現(xiàn).rar

    任意波形發(fā)生器已成為現(xiàn)代測試領域應用最為廣泛的通用儀器之一,代表了信號源的發(fā)展方向。直接數(shù)字頻率合成(DDS)是二十世紀七十年代初提出的一種全數(shù)字的頻率合成技術,其查表合成波形的方法可以滿足產生任意波形的要求。由于現(xiàn)場可編程門陣列(FPGA)具有高集成度、高速度、可實現(xiàn)大容量存儲器功能的特性,能有效地實現(xiàn)DDS技術,極大的提高函數(shù)發(fā)生器的性能,降低生產成本。 本文首先介紹了函數(shù)波形發(fā)生器的研究背景和DDS的理論。然后詳盡地敘述了用FPGA完成DDS模塊的設計過程,接著分析了整個設計中應處理的問題,根據(jù)設計原理就功能上進行了劃分,將整個儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個部分來實現(xiàn)。最后就這三個部分分別詳細地進行了闡述。 在實現(xiàn)過程中,本設計選用了Altera公司的EP2C35F672C6芯片作為產生波形數(shù)據(jù)的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用了三星公司的上S3C2440作為控制芯片。本設計中,F(xiàn)PGA芯片的設計和與控制芯片的接口設計是一個難點,本文利用Altera的設計工具QuartusⅡ并結合Verilog—HDL語言,采用硬件編程的方法很好地解決了這一問題。論文最后給出了系統(tǒng)的測量結果,并對誤差進行了一定分析,結果表明,可輸出步進為0.01Hz,頻率范圍0.01Hz~20MHz的正弦波、三角波、鋸齒波、方波,或0.01Hz~20KHz的任意波。通過實驗結果表明,本設計達到了預定的要求,并證明了采用軟硬件結合,利用FPGA技術實現(xiàn)任意波形發(fā)生器的方法是可行的。

    標簽: FPGA 函數(shù)信號發(fā)生器

    上傳時間: 2013-08-03

    上傳用戶:1079836864

  • H264幀間預測算法研究與FPGA設計.rar

    隨著數(shù)字化技術的飛速發(fā)展,數(shù)字視頻信號的傳輸技術更是受到人們的關注。相比較其它類型的信息傳輸如文本和數(shù)據(jù),視頻通信需要占用更多的帶寬資源,因此為了實現(xiàn)在帶寬受限的條件下的傳輸,視頻源必須經過大量壓縮。盡管現(xiàn)在的網絡狀況不斷地改善,但相對與快速增長的視頻業(yè)務而言,網絡帶寬資源仍然是遠遠不夠的。2003年3月,新一代視頻壓縮標準H.264/AVC的推出,使視頻壓縮研究進入了一個新的層次。H.264標準中包含了很多先進的視頻壓縮編碼方法,與以前的視頻編碼標準相比具有明顯的進步。在相同視覺感知質量的情況下,H.264的編碼效率比H.263提高了一倍左右,并且有更好的網絡友好性。然而,高編碼壓縮率是以很高的計算復雜度為代價的,H.264標準的計算復雜度約為H.263的3倍,所以在實際應用中必須對其算法進行優(yōu)化以減低其計算復雜度。 @@ 本文首先介紹了H.264標準的研究背景,分析了國內外H.264硬件系統(tǒng)的研究現(xiàn)狀,并介紹了本文的主要工作。 @@ 接著對H.264編碼標準的理論知識、關鍵技術分別進行了介紹。 @@ 對H.264塊匹配運動估計算法進行研究,對經典的塊匹配運動估計算法通過對比分析,三步、二維等算法在搜索效率上優(yōu)于全搜索算法,而全搜索算法在數(shù)據(jù)流的規(guī)則性和均勻性有著自己的優(yōu)越性。 @@ 針對塊匹配運動估計全搜索算法的VLSI結構的特點,提出改進的塊匹配運動估計全搜索算法。本文基于對數(shù)據(jù)流的分析,對硬件尋址進行了研究。通過一次完整的全搜索數(shù)據(jù)流分析,改進的塊匹配運動估計算法在時鐘周期、PE資源消耗方面得到優(yōu)化。 @@ 最后基于FPGA平臺對整像素運動估計模塊進行了研究。首先對運動估計模塊結構進行了功能子模塊劃分;然后對每個子模塊進行設計和仿真和對整個運動估計模塊進行聯(lián)合仿真驗證。 @@關鍵詞:H.264;FPGA;QuartusⅡ;幀間預測;運動估計;塊匹配

    標簽: H264 FPGA 幀間預測

    上傳時間: 2013-04-24

    上傳用戶:zttztt2005

  • 基于FPGA的通用異步收發(fā)器的設計.rar

    通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時支持短距離和長距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應用于微機和外設之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點是數(shù)據(jù)傳輸速率比較慢,難以滿足高速率數(shù)據(jù)傳輸?shù)膱龊希匾木褪撬鼈兌季哂胁豢梢浦残裕虼艘眠@些芯片來實現(xiàn)PC機和FPGA芯片之間的通信,勢必會增加接口連線的復雜程度以及降低整個系統(tǒng)的穩(wěn)定性和有效性。 本課題就是針對UART的特點以及FPGA設計具有可移植性的優(yōu)勢,提出了一種基于FPGA芯片的嵌入式UART設計方法,其中主要包括狀態(tài)機的描述形式以及自頂向下的設計方法,利用硬件描述語言來編制UART的各個子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內部,這樣不僅能解決傳統(tǒng)UART芯片的缺點而且同時也使整個系統(tǒng)變得更加具有緊湊性以及可靠性。 本課題所設計的LIART支持標準的RS-232C傳輸協(xié)議,主要設計有發(fā)送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個獨立的數(shù)據(jù)緩沖區(qū)FIFO模塊。該模塊具有可變的波特率、數(shù)據(jù)幀長度以及奇偶校驗方式,還有多種中斷源、中斷優(yōu)先級、較強的抗干擾數(shù)據(jù)接收能力以及芯片內部自診斷的能力,模塊內分開的接收和發(fā)送數(shù)據(jù)緩沖寄存器能實現(xiàn)全雙工通信。除此之外最重要的是利用IP模塊復用技術設計數(shù)據(jù)緩沖區(qū)FIFO,采用兩種可選擇的數(shù)據(jù)緩沖模式。這樣既可以應用于高速的數(shù)據(jù)傳輸環(huán)境,也能適合低速的數(shù)據(jù)傳輸場合,因此可以達到資源利用的最大化。 在具體的設計過程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開發(fā)環(huán)境中對各個功能模塊進行綜合優(yōu)化、仿真驗證以及下載實現(xiàn)。各項數(shù)據(jù)結果表明,本課題中所設計的UART滿足預期設計目標。

    標簽: FPGA 異步收發(fā)器

    上傳時間: 2013-08-02

    上傳用戶:rocketrevenge

主站蜘蛛池模板: 进贤县| 安图县| 镶黄旗| 慈溪市| 枝江市| 威海市| 丰台区| 苏尼特左旗| 天峨县| 东乡族自治县| 黔江区| 兰坪| 湖南省| 虎林市| 峨眉山市| 张家界市| 日喀则市| 阳谷县| 延寿县| 绥阳县| 闸北区| 林州市| 朝阳市| 崇明县| 离岛区| 蒙自县| 苍山县| 夏津县| 苏尼特左旗| 博野县| 葵青区| 乐都县| 柳林县| 文成县| 大名县| 姚安县| 乾安县| 涟源市| 招远市| 东兰县| 阜阳市|