亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

FPGA開發(fā)(fā)全攻略

  • 全數(shù)字OQPSK解調(diào)算法的研究及FPGA實(shí)現(xiàn)

    隨著各種通信系統(tǒng)數(shù)量的日益增多,為了充分地利用有限的頻譜資源,高頻譜利用率的調(diào)制技術(shù)不斷被應(yīng)用。偏移正交相移鍵控(OQPSK: Offset QuadraturePhase Shift Keying)是一種恒包絡(luò)調(diào)制技術(shù),具有較高的頻譜利用率和功率利用率,廣泛應(yīng)用于衛(wèi)星通信系統(tǒng)和地面移動通信系統(tǒng)。因此,對于OQPSK全數(shù)字解調(diào)技術(shù)的研究具有一定的理論價值。 本文以軟件無線電和全數(shù)字解調(diào)的相關(guān)理論為指導(dǎo),成功設(shè)計并實(shí)現(xiàn)了基于FPGA的OQPSK全數(shù)字解調(diào)。論文介紹了OQPSK全數(shù)字接收解調(diào)原理和基于軟件無線電設(shè)計思想的全數(shù)字接收機(jī)的基本結(jié)構(gòu),詳細(xì)闡述了當(dāng)今OQPSK數(shù)字解調(diào)中載波頻率同步、載波相位同步、時鐘同步和數(shù)據(jù)幀同步的一些常用算法,并選擇了相應(yīng)算法構(gòu)建了三種系統(tǒng)級的實(shí)現(xiàn)方案。通過MATLAB對解調(diào)方案的仿真和性能分析,確定了FPGA中的系統(tǒng)實(shí)現(xiàn)方案。在此基礎(chǔ)上,本文采用VerilogHDL硬件描述語言在Altera公司的Quartus II開發(fā)平臺上設(shè)計了同步解調(diào)系統(tǒng)中的各個模塊,還對各模塊和整個系統(tǒng)在ModelSim中進(jìn)行了時序仿真驗(yàn)證,并對設(shè)計中出現(xiàn)的問題進(jìn)行了修正。最后,經(jīng)過FPGA調(diào)試工具嵌入式邏輯分析儀SignalTapⅡ的硬件實(shí)際測試,本文對系統(tǒng)方案進(jìn)行了最終的改進(jìn)與調(diào)整。 實(shí)際測試結(jié)果表明,本文的設(shè)計最終能夠達(dá)到了預(yù)期的指標(biāo)和要求。本課題設(shè)計經(jīng)過時序和資源優(yōu)化后還可以向ASIC和系統(tǒng)級SOC轉(zhuǎn)化,以進(jìn)一步縮小系統(tǒng)體積、降低成本和提高電路的可靠性,因此具有良好的實(shí)際應(yīng)用價值。

    標(biāo)簽: OQPSK FPGA 全數(shù)字 解調(diào)

    上傳時間: 2013-07-14

    上傳用戶:aappkkee

  • 基于FPGA的全數(shù)字控制系統(tǒng)設(shè)計

    基于FPGA的全數(shù)字控制系統(tǒng)設(shè)計基于FPGA的全數(shù)字控制系統(tǒng)設(shè)計

    標(biāo)簽: FPGA 全數(shù)字 控制系統(tǒng)設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:dct灬fdc

  • 應(yīng)用VHDL技術(shù)設(shè)計嵌入式全數(shù)字鎖相環(huán)路的方法

    介紹了應(yīng)用VHDL技術(shù)設(shè)計嵌入式全數(shù)字鎖相環(huán)路的方法,詳細(xì)敘述了其工作原理和設(shè)計思想,并用可編程邏輯器件FPGA實(shí)現(xiàn)。

    標(biāo)簽: VHDL 嵌入式 全數(shù)字 鎖相環(huán)路

    上傳時間: 2013-08-11

    上傳用戶:yare

  • FPGA編程實(shí)現(xiàn)串口通信

    FPGA編程實(shí)現(xiàn)串口通信,源代碼全。包括仿真程序。

    標(biāo)簽: FPGA 編程實(shí)現(xiàn) 串口通信

    上傳時間: 2013-08-15

    上傳用戶:zhangzhenyu

  • 針對嵌入式系統(tǒng)的底層網(wǎng)絡(luò)接口給出了一種由FPGA實(shí)現(xiàn)的以太網(wǎng)控制器的設(shè)計方法

    針對嵌入式系統(tǒng)的底層網(wǎng)絡(luò)接口給出了一種由FPGA實(shí)現(xiàn)的以太網(wǎng)控制器的設(shè)計方法.該控制器能支持10Mbps和100Mbps的傳輸速率以及半雙工和全雙工模式,同時可提供MII接口,可并通過外接以太網(wǎng)物理層(PHY)芯片來實(shí)現(xiàn)網(wǎng)絡(luò)接入\r\n

    標(biāo)簽: FPGA 嵌入式系統(tǒng) 以太網(wǎng)控制器 底層

    上傳時間: 2013-08-18

    上傳用戶:青春給了作業(yè)95

  • FPGA設(shè)計常用資料大全

    FPGA設(shè)計常用資料大全,內(nèi)含一些代碼,還算比較全吧

    標(biāo)簽: FPGA 常用資料

    上傳時間: 2013-08-18

    上傳用戶:Togetherheronce

  • FPGA神經(jīng)網(wǎng)絡(luò)設(shè)計(影印本)

    FPGA神經(jīng)網(wǎng)絡(luò)設(shè)計(影印本),全英文,很有用

    標(biāo)簽: FPGA 神經(jīng)網(wǎng)絡(luò)

    上傳時間: 2013-08-20

    上傳用戶:rologne

  • FPGA Verilog

    FPGA Verilog,雙向端口的研究,比較全,由ASSIGN和ALWAYS模塊組成,測試可用

    標(biāo)簽: Verilog FPGA

    上傳時間: 2013-08-22

    上傳用戶:longlong12345678

  • fpga cpld 常見模塊設(shè)計

    fpga cpld 常見模塊設(shè)計,包括基于fpga 的全數(shù)字鎖向環(huán),基于fpga cpld 的半整數(shù)分頻器的設(shè)計等,很有用

    標(biāo)簽: fpga cpld 模塊設(shè)計

    上傳時間: 2013-08-30

    上傳用戶:mhp0114

  • 計PLD/FPGA時通常采用幾種時鐘類型

    無淪是用離散邏輯、可編程邏輯,還是用全定制硅器件實(shí)現(xiàn)的任何數(shù)字設(shè)計,為了成功地操\r\n作,可靠的時鐘是非常關(guān)鍵的。設(shè)計不良的時鐘在極限的溫度、電壓或制造工藝的偏差情況下將\r\n導(dǎo)致錯誤的行為,并且調(diào)試?yán)щy、花銷很大。 在設(shè)計PLD/FPGA時通常采用幾種時鐘類型。時鐘可\r\n分為如下四種類型:全局時鐘、門控時鐘、多級邏輯時鐘和波動式時鐘。多時鐘系統(tǒng)能夠包括上\r\n述四種時鐘類型的任意組合。

    標(biāo)簽: FPGA PLD 時鐘

    上傳時間: 2013-09-04

    上傳用戶:yelong0614

主站蜘蛛池模板: 普洱| 淮安市| 洪雅县| 秭归县| 乌拉特前旗| 乐安县| 普兰县| 日喀则市| 庄河市| 崇州市| 南和县| 安塞县| 大安市| 桐庐县| 万安县| 乾安县| 班玛县| 福州市| 乐东| 乌审旗| 遂川县| 涞源县| 阳新县| 大渡口区| 达拉特旗| 日土县| 沙河市| 潼关县| 绵阳市| 仙桃市| 梁山县| 花垣县| 阜康市| 朝阳市| 石楼县| 绩溪县| 闻喜县| 伊川县| 龙胜| 闻喜县| 瑞丽市|