亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

FPGA的數據采集系統

  • 基于Actel FPGA的雙端口RAM設計

    基于Actel FPGA 的雙端口RAM 設計雙端口RAM 芯片主要應用于高速率、高可靠性、對實時性要求高的場合,如實現DSP與PCI 總線芯片之間的數據交換接口電路等。但普通雙端口RAM 最大的缺點是在兩個CPU發生競爭時,有一方CPU 必須等待,因而降低了訪問效率。IDT 公司推出的專用雙端口RAM 芯片解決了普通雙端口RAM 內部競爭問題,并融合了中斷、旗語、主從功能。它具有存取速度快、功耗低、可完全異步操作、接口電路簡單等優點,但缺點也非常明顯,那就是價格太昂貴。為解決IDT 專用雙端口RAM 芯片的價格過高問題,廣州致遠電子有限公司推出了一種全新的基于Actel FPGA 的雙端口RAM 的解決方案。該方案采用Actel FPGA 實現,不僅具有IDT 專用雙端口RAM 芯片的所有性能特點,更是在價格上得到了很大改善,以A3P060雙端口RAM 為例,在相同容量(2K 字節)下,其價格僅為IDT 專用芯片的六分之一。

    標簽: Actel FPGA RAM 雙端口

    上傳時間: 2013-10-19

    上傳用戶:18165383642

  • 基于Actel FPGA的多串口擴展設計

    基于Actel FPGA 的多串口擴展設計采用了Actel 公司高集成度,小體積,低功耗,低系統成本,高安全性和可靠性的小容量FPGA—A3P030 進行設計,把若干接口電路的功能集成到A3P030 中,實現了三路以上的串口擴展。該設計靈活性高,可根據需求靈活實現并行總線擴展三路UART 或者SPI 擴展三路UART,波特率可以靈活設置。

    標簽: Actel FPGA 多串口 擴展設計

    上傳時間: 2013-11-03

    上傳用戶:924484786

  • AES中SubBytes算法在FPGA的實現

    介紹了AES中,SubBytes算法在FPGA的具體實現.構造SubBytes的S-Box轉換表可以直接查找ROM表來實現.通過分析SubBytes算法得到一種可行性硬件邏輯電路,從而實現SubBytes變換的功能.

    標簽: SubBytes FPGA AES 算法

    上傳時間: 2014-07-10

    上傳用戶:lacsx

  • 基于FPGA 的低成本長距離高速傳輸系統的設計與實現

    為解決目前高速信號處理中的數據傳輸速度瓶頸以及傳輸距離的問題,設計并實現了一種基于FPGA 的高速數據傳輸系統,本系統借助Altera Cyclone III FPGA 的LVDS I/O 通道產生LVDS 信號,穩定地完成了數據的高速、遠距離傳輸。系統所需的8B/10B 編解碼、數據時鐘恢復(CDR)、串/并行轉換電路、誤碼率計算模塊均在FPGA 內利用VHDL 語言設計實現,大大降低了系統互聯的復雜度和成本,提高了系統集成度和穩定性。

    標簽: FPGA 高速傳輸

    上傳時間: 2013-11-25

    上傳用戶:爺的氣質

  • 基于FPGA的光纖通信系統中幀同步頭檢測設計

     為實現設備中存在的低速數據光纖通信的同步復接/ 分接,提出一種基于FPGA 的幀同步頭信號提取檢測方案,其中幀頭由7 位巴克碼1110010 組成,在數據的接收端首先從復接數據中提取時鐘信號,進而檢測幀同步信號,為數字分接提供起始信號,以實現數據的同步分接。實驗表明,此方案成功地在光纖通信系統的接收端檢測到幀同步信號,從而實現了數據的正確分接。

    標簽: FPGA 光纖通信系統 幀同步 檢測

    上傳時間: 2013-10-22

    上傳用戶:rnsfing

  • 基于FPGA的新型高性能永磁同步電機驅動系統設計

    為了研制高性能的全數字永磁同步電機驅動系統,本文提出了一種基于FPGA的單芯片驅動控制方案。它采用硬件模塊化的現代EDA設計方法,使用VHDL硬件描述語言,實現了永磁同步電機矢量控制系統的設計。方案包括矢量變換、空間矢量脈寬調制(SVPWM)、電流環、速度環以及串行通訊等五部分。經過仿真和實驗表明,系統具有良好的穩定性和動態性能,調節轉速的范圍可以達到0.5r/min~4200r/min,對干擾誤差信號具有較強的容錯性,能夠滿足高性能的運動控制領域對永磁同步電機驅動系統的要求。

    標簽: FPGA 性能 永磁同步 電機驅動

    上傳時間: 2015-01-02

    上傳用戶:921005047

  • 基于FPGA的K9F4G08Flash控制器設計

    設計了一種能使FPGA的主狀態機直接管理Flash的控制器,該控制器具有自己的指令集和中斷管理方式。用戶可以根據FPGA的系統時鐘對控制器進行操作,無需關心Flash對指令和數據的時序要求。控制器建立了自己的壞塊管理機制,合并了一些Flash的常用關聯指令,方便了用戶對FPGA主狀態機的設計。

    標簽: Flash FPGA G08 9F

    上傳時間: 2013-10-28

    上傳用戶:wangzhen1990

  • 基于FPGA的數字三相鎖相環的優化設計

    數字三相鎖相環中含有大量乘法運算和三角函數運算,占用大量的硬件邏輯資源。為此,提出一種數字三相鎖相環的優化實現方案,利用乘法模塊復用和CORDIC算法實現三角函數運算,并用Verilog HDL硬件描述語言對優化前后的算法進行了編碼實現。仿真和實驗結果表明,優化后的數字三相鎖相環大大節省了FPGA的資源,并能快速、準確地鎖定相位,具有良好的性能。

    標簽: FPGA 數字 三相 優化設計

    上傳時間: 2013-10-22

    上傳用戶:emhx1990

  • 基于FPGA 的單精度浮點數乘法器設計

    設計了一個基于FPGA的單精度浮點數乘法器.設計中采用改進的帶偏移量的冗余Booth3算法和跳躍式Wallace樹型結構,并提出對Wallace樹產生的2個偽和采用部分相加的方式,提高了乘法器的運算速度;加入對特殊值的處理模塊,完善了乘法器的功能.本設計在Altera DE2開發板上進行了驗證.

    標簽: FPGA 精度 浮點數 乘法器設計

    上傳時間: 2013-10-13

    上傳用戶:yl1140vista

  • 基于FPGA的多通道HDLC通信系統設計與實現

    為了滿足某測控平臺的設計要求,設計并實現了基于FPGA的六通道HDLC并行通信系統。該系統以FPGA為核心,包括FPGA、DSP、485轉換接口等部分。給出了系統的電路設計、關鍵模塊及軟件流程圖。測試結果表明,系統通訊速度為1 Mb/s,并且工作穩定,目前該設計已經成功應用于某樣機中。

    標簽: FPGA HDLC 多通道 通信

    上傳時間: 2013-10-12

    上傳用戶:as275944189

主站蜘蛛池模板: 西和县| 江都市| 桂东县| 隆昌县| 库尔勒市| 沙洋县| 泌阳县| 玉龙| 柳州市| 本溪市| 韩城市| 平潭县| 临城县| 兴业县| 水城县| 六枝特区| 凤冈县| 化州市| 邻水| 南涧| 武定县| 黔江区| 苍山县| 宜宾市| 大港区| 遂宁市| 合肥市| 马山县| 炉霍县| 金乡县| 仁怀市| 汝南县| 婺源县| 华池县| 宁明县| 大安市| 肇庆市| 金阳县| 文成县| 翁源县| 竹山县|