本文詳細(xì)介紹了有關(guān)FPGA的開發(fā)流程,對初學(xué)者會有很大的指導(dǎo)作用。
標(biāo)簽: Quest Time FPGA 開發(fā)流程
上傳時間: 2013-11-12
上傳用戶:lps11188
介紹了一種基于DSP和FPGA的磁鐵電源控制器的設(shè)計方案,闡述了該控制器硬件系統(tǒng)的組成,包括信號調(diào)理電路、中間數(shù)據(jù)處理部分、后端的驅(qū)動電路。同時給出了DSP和FPGA之間通過SPI接口通信的具體流程和輸出PWM波形死區(qū)部分的控制流程。設(shè)計的磁鐵電源控制器有很好的控制和運(yùn)算能力,同時具有很好的靈活性和可靠性。
標(biāo)簽: FPGA DSP 磁鐵 電源控制器
上傳時間: 2013-11-16
上傳用戶:1051290259
為了實(shí)現(xiàn)對非相干雷達(dá)的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設(shè)計了一種基于FPGA的DSU硬件實(shí)現(xiàn)方法。實(shí)驗結(jié)果表明基于FPGA的DSU方法可以提高程序的執(zhí)行效率和系統(tǒng)的實(shí)時性,可實(shí)現(xiàn)非相參雷達(dá)的相參化功能。
標(biāo)簽: FPGA 數(shù)字穩(wěn)定校正
上傳時間: 2013-11-23
上傳用戶:shengyj12345
基于FPGA的FFT算法實(shí)現(xiàn)
標(biāo)簽: FPGA FFT 算法
上傳時間: 2013-11-06
上傳用戶:LP06
基于FPGA的循環(huán)冗余校驗算法實(shí)現(xiàn)
標(biāo)簽: FPGA 循環(huán)冗余 校驗算法
上傳時間: 2013-10-09
上傳用戶:黃蛋的蛋黃
基于FPGA的FIR數(shù)字濾波器算法實(shí)現(xiàn)
標(biāo)簽: FPGA FIR 數(shù)字濾波器 算法
上傳時間: 2015-01-02
上傳用戶:Shaikh
《基于Xilinx FPGA的OFDM通信系統(tǒng)基帶設(shè)計》附帶的代碼
標(biāo)簽: Xilinx FPGA OFDM 通信系統(tǒng)
上傳時間: 2013-12-21
上傳用戶:王慶才
基于高速FPGA 的PCB 設(shè)計技巧 如果高速PCB 設(shè)計能夠像連接原理圖節(jié)點(diǎn)那樣簡單,以及像在計算機(jī)顯示器上所看到的那樣優(yōu)美的話,那將是一件多么美好的事情。然而,除非設(shè)計師初入PCB 設(shè)計,或者是極度的幸運(yùn),實(shí)際的PCB 設(shè)計通常不像他們所從事的電路設(shè)計那樣輕松。在設(shè)計最終能夠正常工作、有人對性能作出肯定之前,PCB設(shè)計師都面臨著許多新的挑戰(zhàn)。這正是目前高速PCB設(shè)計的現(xiàn)狀–設(shè)計規(guī)則和設(shè)計指南不斷發(fā)展,如果幸運(yùn)的話,它們會形成一個成功的解決方案。
標(biāo)簽: FPGA PCB 設(shè)計技巧
上傳時間: 2013-11-08
上傳用戶:ly1994
基于單片機(jī)和FPGA的程控型邏輯分析儀設(shè)計與實(shí)現(xiàn)
標(biāo)簽: FPGA 單片機(jī) 程控 邏輯分析儀
上傳時間: 2013-11-05
上傳用戶:daguda
基于FPGA的傳統(tǒng)DDS方法優(yōu)化設(shè)計
標(biāo)簽: FPGA DDS 優(yōu)化設(shè)計
上傳時間: 2013-11-09
上傳用戶:ydd3625
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1