亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

FPGA的數(shù)據(jù)采集系統(tǒng)

  • 用VerilogHDL實(shí)現(xiàn)基于FPGA的通用分頻器的設(shè)計(jì)

    用VerilogHDL實(shí)現(xiàn)基于FPGA的通用分頻器的設(shè)計(jì)

    標(biāo)簽: VerilogHDL FPGA 分頻器

    上傳時(shí)間: 2015-01-02

    上傳用戶:oooool

  • 基于FPGA的DDS IP核設(shè)計(jì)方案

    以Altera公司的Quartus Ⅱ 7.2作為開發(fā)工具,研究了基于FPGA的DDS IP核設(shè)計(jì),并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測(cè)試結(jié)果。將設(shè)計(jì)的DDS IP核封裝成為SOPC Builder自定義的組件,結(jié)合32位嵌入式CPU軟核Nios II,構(gòu)成可編程片上系統(tǒng)(SOPC),利用極少的硬件資源實(shí)現(xiàn)了可重構(gòu)信號(hào)源。該系統(tǒng)基本功能都在FPGA芯片內(nèi)完成,利用 SOPC技術(shù),在一片 FPGA 芯片上實(shí)現(xiàn)了整個(gè)信號(hào)源的硬件開發(fā)平臺(tái),達(dá)到既簡(jiǎn)化電路設(shè)計(jì)、又提高系統(tǒng)穩(wěn)定性和可靠性的目的。

    標(biāo)簽: FPGA DDS IP核 設(shè)計(jì)方案

    上傳時(shí)間: 2013-12-22

    上傳用戶:forzalife

  • 基于FPGA的小數(shù)分頻實(shí)現(xiàn)方法

    基于FPGA的小數(shù)分頻實(shí)現(xiàn)方法

    標(biāo)簽: FPGA 小數(shù)分頻 實(shí)現(xiàn)方法

    上傳時(shí)間: 2013-11-05

    上傳用戶:feifei0302

  • Alter FPGA的設(shè)計(jì)流程以及DSP設(shè)計(jì)

    Alter FPGA的設(shè)計(jì)流程以及DSP設(shè)計(jì).

    標(biāo)簽: Alter FPGA DSP 設(shè)計(jì)流程

    上傳時(shí)間: 2013-11-07

    上傳用戶:dudu1210004

  • 賽靈思如何讓7系列FPGA的功耗減半

    賽靈思采用專為 FPGA 定制的芯片制造工藝和創(chuàng)新型統(tǒng)一架構(gòu),讓 7 系列 FPGA 的功耗較前一代器件降低一半以上。

    標(biāo)簽: FPGA 賽靈思 功耗

    上傳時(shí)間: 2013-10-10

    上傳用戶:sklzzy

  • WP374 Xilinx FPGA的部分重配置

    WP374 Xilinx FPGA的部分重配置

    標(biāo)簽: Xilinx FPGA 374 WP

    上傳時(shí)間: 2013-11-03

    上傳用戶:文993

  • FPGA的基本結(jié)構(gòu)

    首先得掌握FPGA的芯片結(jié)構(gòu)

    標(biāo)簽: FPGA 基本結(jié)構(gòu)

    上傳時(shí)間: 2013-10-13

    上傳用戶:xianglee

  • 基于FPGA的時(shí)鐘跟蹤環(huán)路的設(shè)計(jì)

    提出了一種基于FPGA的時(shí)鐘跟蹤環(huán)路的設(shè)計(jì)方案,該方案簡(jiǎn)化了時(shí)鐘跟蹤環(huán)路的結(jié)構(gòu),降低了時(shí)鐘調(diào)整電路的復(fù)雜度。實(shí)際電路測(cè)試結(jié)果表明,該方案能夠使接收機(jī)時(shí)鐘快速準(zhǔn)確地跟蹤發(fā)射機(jī)時(shí)鐘的變化,且時(shí)鐘抖動(dòng)小、穩(wěn)準(zhǔn)度高、工作穩(wěn)定可靠。

    標(biāo)簽: FPGA 時(shí)鐘 跟蹤環(huán)路

    上傳時(shí)間: 2015-01-02

    上傳用戶:bhqrd30

  • 基于FPGA的手持設(shè)備MPU功耗解決方案

    在基于ASIC或FPGA的設(shè)計(jì)中,設(shè)計(jì)人員必須認(rèn)真考慮某些性能標(biāo)準(zhǔn),他們面臨的挑戰(zhàn)主要體現(xiàn)在面積、速度和功耗方面。  與ASIC一樣,供應(yīng)商在FPGA設(shè)計(jì)中也需要應(yīng)對(duì)面積和速度的挑戰(zhàn)。隨著門數(shù)不斷增加,F(xiàn)PGA需要更大的面積和尺寸來適應(yīng)更多的應(yīng)用,設(shè)計(jì)工具需要采用更好的算法以便更有效地利用面積。不斷演進(jìn)的FPGA技術(shù)也給設(shè)計(jì)人員帶來一系列新的挑戰(zhàn),電源利用率就是其中之一,這對(duì)于為手持或便攜式設(shè)備設(shè)計(jì)基于FPGA的嵌入式系統(tǒng)來說是急需解決的問題。

    標(biāo)簽: FPGA MPU 手持設(shè)備 功耗

    上傳時(shí)間: 2013-11-23

    上傳用戶:xaijhqx

  • 基于FPGA的光纖光柵解調(diào)系統(tǒng)的研究

     波長(zhǎng)信號(hào)的解調(diào)是實(shí)現(xiàn)光纖光柵傳感網(wǎng)絡(luò)的關(guān)鍵,基于現(xiàn)有的光纖光柵傳感器解調(diào)方法,提出一種基于FPGA的雙匹配光纖光柵解調(diào)方法,此系統(tǒng)是一種高速率、高精度、低成本的解調(diào)系統(tǒng),并且通過引入雙匹配光柵有效地克服了雙值問題同時(shí)擴(kuò)大了檢測(cè)范圍。分析了光纖光柵的測(cè)溫原理并給出了該方案軟硬件設(shè)計(jì),綜合考慮系統(tǒng)的解調(diào)精度和FPGA的處理速度給出了基于拉格朗日的曲線擬合算法。 Abstract:  Sensor is one of the most important application of the fiber grating. Wavelength signal demodulating is the key techniques to carry out fiber grating sensing network, based on several existing methods of fiber grating sensor demodulation inadequate, a two-match fiber grating demodulation method was presented. This system is a high-speed, high precision, low-cost demodulation system. And by introducing a two-match grating effectively overcomes the problem of double value while expands the scope of testing. This paper analyzes the principle of fiber Bragg grating temperature and gives the software and hardware design of the program. Considering the system of demodulation accuracy and processing speed of FPGA,this paper gives the curve fitting algorithm based on Lagrange.

    標(biāo)簽: FPGA 光纖光柵 解調(diào)系統(tǒng)

    上傳時(shí)間: 2013-10-10

    上傳用戶:zxc23456789

主站蜘蛛池模板: 伽师县| 武安市| 乌兰浩特市| 永德县| 信阳市| 红桥区| 二连浩特市| 绥滨县| 开原市| 北辰区| 浦城县| 崇义县| 缙云县| 扶风县| 广东省| 扬中市| 汉川市| 白河县| 太保市| 全椒县| 瑞金市| 文登市| 岢岚县| 南充市| 如东县| 治多县| 甘泉县| 镇沅| 慈利县| 扬州市| 三门县| 阜平县| 惠东县| 清苑县| 鲁甸县| 炉霍县| 武汉市| 玉树县| 县级市| 南通市| 灵丘县|