針對廣泛使用電池供電的系統(tǒng),由于電源電壓監(jiān)控的要求,系統(tǒng)復位電路的可靠性對整個系統(tǒng)的穩(wěn)定性起著非常重要的作用,本文研究并設計一種低功耗,高性能的復位芯片,可以在系統(tǒng)上電,掉電的情況下向微處理器提供復位信號。當電源電壓低于預設的門檻電壓時,輸出復位信號并在電源電壓恢復到門檻電壓以上繼續(xù)持續(xù)復位一段時間,實現(xiàn)整個系統(tǒng)的平穩(wěn)恢復,復位信號低電平有效。該芯片采用CMSC035標準CMOS工藝實現(xiàn),采用Cadence Spectre仿真,工作電流僅為10 μA。該芯片已成功應用于工業(yè)類控制系統(tǒng)中。
上傳時間: 2014-12-24
上傳用戶:Late_Li
Prakash Rashinkar has over 15 years experience in system design and verificationof embedded systems for communication satellites, launch vehicles and spacecraftground systems, high-performance computing, switching, multimedia, and wirelessapplications. Prakash graduated with an MSEE from Regional Engineering College,Warangal, in India. He lead the team that was responsible for delivering themethodologies for SOC verification at Cadence Design Systems. Prakash is anactive member of the VSIA Functional Verification DWG. He is currently Architectin the Vertical Markets and Design Environments Group at Cadence.
上傳時間: 2014-01-24
上傳用戶:xinhaoshan2016
解壓密碼:www.elecfans.com 隨著微電子技術的迅速發(fā)展以及集成電路規(guī)模不斷提高,對電路性能的設計 要求越來越嚴格,這勢必對用于大規(guī)模集成電路設計的EDA 工具提出越來越高的 要求。自1972 年美國加利福尼亞大學柏克萊分校電機工程和計算機科學系開發(fā) 的用于集成電路性能分析的電路模擬程序SPICE(Simulation Program with IC Emphasis)誕生以來,為適應現(xiàn)代微電子工業(yè)的發(fā)展,各種用于集成電路設計的 電路模擬分析工具不斷涌現(xiàn)。HSPICE 是Meta-Software 公司為集成電路設計中 的穩(wěn)態(tài)分析,瞬態(tài)分析和頻域分析等電路性能的模擬分析而開發(fā)的一個商業(yè)化通 用電路模擬程序,它在柏克萊的SPICE(1972 年推出),MicroSim公司的PSPICE (1984 年推出)以及其它電路分析軟件的基礎上,又加入了一些新的功能,經(jīng) 過不斷的改進,目前已被許多公司、大學和研究開發(fā)機構廣泛應用。HSPICE 可 與許多主要的EDA 設計工具,諸如Candence,Workview 等兼容,能提供許多重要 的針對集成電路性能的電路仿真和設計結果。采用HSPICE 軟件可以在直流到高 于100MHz 的微波頻率范圍內對電路作精確的仿真、分析和優(yōu)化。在實際應用中, HSPICE能提供關鍵性的電路模擬和設計方案,并且應用HSPICE進行電路模擬時, 其電路規(guī)模僅取決于用戶計算機的實際存儲器容量。 The HSPICE Integrator Program enables qualified EDA vendors to integrate their products with the de facto standard HSPICE simulator, HSPICE RF simulator, and WaveView Analyzer™. In addition, qualified HSPICE Integrator Program members have access to HSPICE integrator application programming interfaces (APIs). Collaboration between HSPICE Integrator Program members will enable customers to achieve more thorough design verification in a shorter period of time from the improvements offered by inter-company EDA design solutions.
上傳時間: 2013-11-10
上傳用戶:123312
0RCAD全能混合電路仿真:第一部分 0rCAD環(huán)境與Capture第l章 OrCAD PSpice簡介1—1 SPICE的起源1—2 OrCAD PSpice的特點1—3 評估版光盤的安裝1—4 評估版的限制1—4—1 Capture CIS 9.0評估版的限制1—4—2 PSpiceA/D9.0評估版限制1—5 系統(tǒng)需求1—6 PSpice可執(zhí)行的仿真分析1—6—1 基本分析1—6—2 高級分析1—7 Capture與PSpice名詞解釋1—7—1 文件與文件編輯程序1—7—2 對象、電氣對象與屬性1—7—3 元件、元件庫與模型1—7—4 繪圖頁、標題區(qū)與邊框1—7—5 繪圖頁文件夾、設計、設計快取內存1—7—6 項目與項目管理程序
上傳時間: 2013-11-05
上傳用戶:lunshaomo
ORCAD在使用的時候總會出現(xiàn)這樣或那樣的問題…但下這個問題比較奇怪…在ORCAD中無法輸出網(wǎng)表…彈出下面的錯誤….這種問題很是奇怪…Netlist Format: tango.dllDesign Name: D:\EDA_PROJECT\PROTEL99SE\YK\SV3200\MAIN.DSNERROR [NET0021] Cannot get part.[FMT0024] Ref-des not found. Possible Logical/Physical annotation conflict.[FMT0018] Errors processing intermediate file找了一天沒找到問題…終于在花了N多時間后發(fā)現(xiàn)問題所在…其實這個問題就是不要使用ORCAD PSPICE 庫里面的元件來畫電路圖…實際中我是用了PSPICE里面和自己制作的二種電阻和電容混合在一起…就會出現(xiàn)這種問題…
上傳時間: 2013-11-21
上傳用戶:zaocan888
pads綠色版
上傳時間: 2013-11-16
上傳用戶:hebmuljb
16.6 版本出來將近半年了,一直想和大家分享一下OrCAD 在16.6 上面的表現(xiàn)。今天終于可以坐下來說一下了。今天要討論的是Capture 非常有用的一個更新,原理圖與SI 分析的完美結合結合。
標簽: OrCAD_Capture_CIS Cadence 16.6
上傳時間: 2014-03-26
上傳用戶:YYRR
adence_SPB_15.51基本知識
標簽: Cadence_SPB 15.51 基本知識
上傳時間: 2013-11-14
上傳用戶:manga135
Allegro16.6 破解過程詳解 1. 安裝 licensemanager ( 可以安裝到任何盤 ) ,最后問選擇 license 路徑時,單擊cancel ,然后finish ,安裝完成后重新啟動電腦。
上傳時間: 2013-10-20
上傳用戶:netwolf
cadence16.5基本規(guī)則設置。
上傳時間: 2013-12-26
上傳用戶:王成林。