schematic常用快捷鍵 x:檢查并存盤 s:存盤 [:縮小 ]:放大 F:整圖居中顯示 u:撤銷上一次操作 Esc:清楚剛鍵入的命令 c:復(fù)制 m:移動
標(biāo)簽: cadence 操作 快捷鍵
上傳時間: 2013-11-21
上傳用戶:王楚楚
制作此教程的目的旨在學(xué)習(xí), 網(wǎng)上也有很多講的比較好的教程,此做并不是想跟他們比什么,希望此教程能對大家學(xué)習(xí)有所幫助。每個教程講的內(nèi)容不盡相同,希望此教程能夠幫助大家快速學(xué)習(xí)Alitum Designer、PADS 和Cadence。
標(biāo)簽: Layout PCB 圖文教程
上傳時間: 2014-01-14
上傳用戶:q986086481
cadence
標(biāo)簽: Cadence_SPB 16.2 教程
上傳時間: 2013-11-10
上傳用戶:ddddddd
Cadence入門的很好教程
標(biāo)簽: Cadence_SPB 16.2 PCB 入門教程
上傳時間: 2013-10-11
上傳用戶:愛死愛死
清華大學(xué)微電子所,PPT轉(zhuǎn)PDF,共122頁
標(biāo)簽: cadence 講義 清華大學(xué) 微電子所
上傳時間: 2013-12-21
上傳用戶:xiaojie
電子產(chǎn)品功能越來越強(qiáng)大的同時,對便攜的要求也越來越高,小型化設(shè)計成為很多電子設(shè)計公司的研究課題。本文以小型化設(shè)計的方法、挑戰(zhàn)和趨勢為主線,結(jié)合Cadence SPB16.5在小型化設(shè)計方面的強(qiáng)大功能,全面剖析小型化設(shè)計的工程實現(xiàn)。主要包括以下內(nèi)容:小型化設(shè)計的現(xiàn)狀和趨勢,以及現(xiàn)在主流的HDI加工工藝,介紹最新的ANYLAYER(任意階)技術(shù)的設(shè)計方法以及工藝實現(xiàn),介紹埋阻、埋容的應(yīng)用,埋入式元器件的設(shè)計方法以及工藝實現(xiàn)。同時介紹Cadence SPB16.5軟件對小型化設(shè)計的支持。最后介紹HDI設(shè)計在高速中的應(yīng)用以及仿真方法,HDI在通信系統(tǒng)類產(chǎn)品中的應(yīng)用,HDI和背鉆的比較等。
標(biāo)簽:
上傳時間: 2014-01-18
上傳用戶:yph853211
從網(wǎng)上收集的資料,感覺不錯。
標(biāo)簽: Cadence 學(xué)習(xí)手冊
上傳時間: 2013-12-20
上傳用戶:sc965382896
上傳時間: 2014-12-24
上傳用戶:shen1230
我從網(wǎng)上找到的資料,感覺不錯。
上傳時間: 2013-10-18
上傳用戶:eastgan
allegro教程,給有需要的人士!
標(biāo)簽: cadence allegro EDA 中興
上傳時間: 2014-10-30
上傳用戶:nshark
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1