介紹了外置式USB無損圖像采集卡的設(shè)計和實現(xiàn)方案,它用于特殊場合的圖像處理及其相關(guān)領(lǐng)域。針對圖像傳輸?shù)奶攸c,結(jié)合FPCA/CPLd和USB技術(shù),給出了硬件實現(xiàn)框圖,同時給出了PPGA/CPLd內(nèi)部時序控制圖和USB程序流程圖,結(jié)合框圖和部分程序源代碼,具體講述了課題中遇到的難點和相應(yīng)的解決方案。
上傳時間: 2013-10-29
上傳用戶:qw12
為了在CDMA系統(tǒng)中更好地應(yīng)用QDPSK數(shù)字調(diào)制方式,在分析四相相對移相(QDPSK)信號調(diào)制解調(diào)原理的基礎(chǔ)上,設(shè)計了一種QDPSK調(diào)制解調(diào)電路,它包括串并轉(zhuǎn)換、差分編碼、四相載波產(chǎn)生和選相、相干解調(diào)、差分譯碼和并串轉(zhuǎn)換電路。在MAX+PLUSⅡ軟件平臺上,進行了編譯和波形仿真。綜合后下載到復(fù)雜可編程邏輯器件EPM7128SLC84-15中,測試結(jié)果表明,調(diào)制電路能正確選相,解調(diào)電路輸出數(shù)據(jù)與QDPSK調(diào)制輸入數(shù)據(jù)完全一致,達到了預(yù)期的設(shè)計要求。 Abstract: In order to realize the better application of digital modulation mode QDPSK in the CDMA system, a sort of QDPSK modulation-demodulation circuit was designed based on the analysis of QDPSK signal modulation-demodulation principles. It included serial/parallel conversion circuit, differential encoding circuit, four-phase carrier wave produced and phase chosen circuit, coherent demodulation circuit, difference decoding circuit and parallel/serial conversion circuit. And it was compiled and simulated on the MAX+PLUSⅡ software platform,and downloaded into the CPLd of EPM7128SLC84-15.The test result shows that the modulation circuit can exactly choose the phase,and the output data of the demodulator circuit is the same as the input data of the QDPSK modulate. The circuit achieves the prospective requirement of the design.
標(biāo)簽: QDPSK CPLd 調(diào)制解調(diào) 電路設(shè)計
上傳時間: 2013-10-28
上傳用戶:jyycc
文章詳細(xì)介紹了一種以Xilinx 公司生產(chǎn)的CPLd 器件XC9536 為核心來產(chǎn)生電機繞組參考電流, 進而實現(xiàn)具有繞組電流補償功能的兩相混合式步進電動機10 細(xì)分和50 細(xì)分運行方式的方法。實踐證明, 該方法可以有效地提高兩相混合式步進電動機系統(tǒng)的運行效果。
標(biāo)簽: CPLd 器件 中的應(yīng)用 步進電動
上傳時間: 2013-11-16
上傳用戶:trepb001
摘要:介紹了一種利用CPLd芯片設(shè)計的數(shù)字鐘電路,該系統(tǒng)采用自頂向下的層次模塊化 設(shè)計手段構(gòu)建電路,代表了BDA的發(fā)展趨勢。文中結(jié)合實例詳盡介紹了原理圖設(shè)計輸入方 式以及設(shè)計過程。
標(biāo)簽: CPLd 器件 數(shù)字系統(tǒng) 設(shè)計方法
上傳時間: 2013-10-09
上傳用戶:15736969615
用Xilinx CPLd作為電機控制器
上傳時間: 2013-10-16
上傳用戶:macarco
本書主要介紹了基于CPLd/fpga的數(shù)字通信系統(tǒng)的設(shè)計原理與建模方法。從通信系統(tǒng)的組成、eda概述及建模的概念開始(第1~2章),圍繞數(shù)字通信系統(tǒng)的vhdl設(shè)計與建模兩條主線,講述了常用基本電路的建模與vhdl編程設(shè)計(第3章),詳細(xì)地介紹了數(shù)字通信基帶信號的編譯碼、復(fù)接與分接、同步信號提取、數(shù)字通信基帶和頻帶收發(fā)信系統(tǒng)、偽隨機序列與誤碼檢測等的原理、建模與vhdl編程設(shè)計方法(第4~9章)。全書主要是基于CPLd/fpga芯片和利用vhdl語言實現(xiàn)對數(shù)字通信單元及系統(tǒng)的建模與設(shè)計。 全書內(nèi)容新穎,循序漸進,概念清晰,針對性和應(yīng)用性強,既可作為高等院校通信與信息專業(yè)的高年級本科生教材或研究生的參考書,也可供科研人員及工程技術(shù)人員參考。
標(biāo)簽: CPLd FPGA 數(shù)字通信 系統(tǒng)建模
上傳時間: 2014-01-03
上傳用戶:tiantian
設(shè)計了基于CPLd的低功耗溫度存儲式測試系統(tǒng);運用鎢錸熱電偶溫度傳感器匹配先進的電源管理模塊,并結(jié)合動態(tài)存儲測試技術(shù),能夠應(yīng)用于環(huán)境條件比較差的惡劣環(huán)境中,在可靠可信、微功耗的基礎(chǔ)上能得到較好的實驗數(shù)據(jù)。
標(biāo)簽: CPLd 低功耗 溫度測試系統(tǒng)
上傳時間: 2013-11-02
上傳用戶:huyiming139
本設(shè)計的基本要求是以復(fù)雜可編程邏輯器件CPLd為基礎(chǔ),通過在EDA系統(tǒng)軟件ispDesignExpert System 環(huán)境下進行數(shù)字系統(tǒng)設(shè)計,熟練掌握該環(huán)境下的功能仿真,時間仿真,管腳鎖定和芯片下載。 本系統(tǒng)基本上比較全面的模擬了計數(shù)式數(shù)字頻率計,廣泛應(yīng)用于工業(yè)、民用等各個領(lǐng)域,具有一定的開發(fā)價值。
上傳時間: 2015-01-11
上傳用戶:王慶才
嵌入式可編程器件CPLd的典型實例 壓縮包,共計43個源碼文件。 使用ALTERA的 Muxplus 軟件即可編輯仿真 相關(guān)軟件可在教育網(wǎng)ftp下載[天網(wǎng)查詢,有很多站點提供]
上傳時間: 2015-01-14
上傳用戶:894898248
ov7620的CPLd采集程序,VHDL語言
上傳時間: 2014-01-17
上傳用戶:hasan2015
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1